KR100749489B1 - 플라즈마 표시 장치 및 그 구동 장치 - Google Patents

플라즈마 표시 장치 및 그 구동 장치 Download PDF

Info

Publication number
KR100749489B1
KR100749489B1 KR1020060050056A KR20060050056A KR100749489B1 KR 100749489 B1 KR100749489 B1 KR 100749489B1 KR 1020060050056 A KR1020060050056 A KR 1020060050056A KR 20060050056 A KR20060050056 A KR 20060050056A KR 100749489 B1 KR100749489 B1 KR 100749489B1
Authority
KR
South Korea
Prior art keywords
voltage
transistor
electrode
inductor
panel capacitor
Prior art date
Application number
KR1020060050056A
Other languages
English (en)
Inventor
아가왈 판카즈
김우섭
채수용
조보형
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020060050056A priority Critical patent/KR100749489B1/ko
Priority to US11/687,586 priority patent/US20070279405A1/en
Priority to JP2007130725A priority patent/JP2007323065A/ja
Priority to EP07109261A priority patent/EP1863000A3/en
Priority to CNB2007101054808A priority patent/CN100520881C/zh
Application granted granted Critical
Publication of KR100749489B1 publication Critical patent/KR100749489B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge

Abstract

본 발명은 플라즈마 표시 장치 및 그 구동 장치에 관한 것이다. 전력 회수 회로와 유지 공급 회로를 포함하는 유지 방전 구동 회로에서, 서로 커플링되는 변압기 코일를 사용한다. 변압기의 1차측 코일을 패널 커패시터와 병렬로 연결함으로써, 인덕터에 인가되는 전압의 변화를 크게하여, 전압의 상승 및 하강 기간을 단축시키며, 이러한 스위치의 도통시간의 저감으로 스위치의 전력 소모를 줄인다. 또한 초기 인덕터의 전류 축적으로 유지방전 전압 인가시 하드 스위칭을 줄이고 소자를 보호한다.
PDP, 유지 방전, 전력 회수 회로, 변압기, 병렬 연결

Description

플라즈마 표시 장치 및 그 구동 장치{PLASMA DISPLAY PANEL AND DRIVING DEVICE THEREOF}
도 1은 종래 기술에 따른 유지 방전 구동 회로의 한 유형이다.
도 2는 종래 기술에 따른 유지 방전 구동 회로의 다른 유형이다.
도 3은 본 발명의 실시예에 따른 플라즈마 표시 장치를 나타내는 도면이다.
도 4는 본 발명의 실시예에 따른 플라즈마 표시 장치의 구동 파형을 나타내는 도면이다.
도 5는 본 발명의 제1 실시예에 따른 유지 방전 구동 회로의 도면이다.
도 6은 도 4의 구동 파형을 생성하기 위한 유지 방전 구동 회로의 신호 타이밍을 나타낸 도면이다.
도 7a 내지 도 7d는 각각 도 6의 신호 타이밍에 따른 도 5의 유지 방전 구동 회로의 동작을 단순화하여 나타낸 도면이다.
도 8은 본 발명의 제2 실시예에 따른 유지 방전 구동 회로의 도면이다.
도 9은 도 4의 구동 파형을 생성하기 위한 유지 방전 구동 회로의 신호 타이밍을 나타낸 도면이다.
도 10a 내지 도 10d는 각각 도 9의 신호 타이밍에 따른 도 8의 유지 방전 구동 회로의 동작을 단순화하여 나타낸 도면이다.
본 발명은 플라즈마 표시 장치 및 그 구동 장치에 관한 것이다.
플라즈마 표시 장치는 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 평면 표시 장치로서, 그 크기에 따라 수백 만개 이상의 방전 셀(이하, "셀"이라 함)이 매트릭스 형태로 배열되어 있다.
일반적으로 플라즈마 표시 장치에서는 1 프레임이 각각의 휘도 가중치를 가지는 복수의 서브필드로 나누어져 구동되며, 서브필드의 조합에 의해 계조가 표현된다. 일반적으로 각 서브필드는 리셋 기간, 어드레스 기간, 유지 기간으로 이루어진다.
리셋 기간은 어드레스 방전을 안정적으로 수행하기 위해 셀을 초기화하는 역할을 한다. 어드레스 기간은 복수의 셀 중 켜질 셀과 켜지지 않을 셀을 선택하는 기간이다. 유지 기간은 어드레스 기간에서 선택된 셀을 해당 서브필드의 가중치에 해당하는 기간 동안 유지방전을 시키는 기간이다.
이러한 유지방전은 두 전극에 교대로 유지방전 펄스가 인가되어서 일어난다. 이때, 두 전극은 용량성 부하(이하, 패널 커패시터라 함)로 작용하기 때문에 두 전극에 유지방전 펄스를 인가하기 위해서는 유지방전을 위한 전력 이외에 무효 전력이라고 통칭되는 패널의 충방전 전력이 필요하다. 따라서, 유지방전 구동 회로는 패널의 충방전 전력을 회수하여 재사용하는 전력 회수 회로를 일반적으로 포함한 다.
도 1은 종래 기술에 따른 유지 방전 구동 회로의 한 유형(WEBER 특허)이다. 도 1에서 보는 바와 같이, 유지 방전 구동 회로는 주사 전극 구동부(40)와 유지 전극 구동부(50)를 포함한다.
먼저, 주사 전극 구동부(40)는 전력 회수 회로(41) 및 유지 전압 공급부(42)를 포함한다. 전력 회수 회로(41)는 트랜지스터(Xr, Xf), 인덕터(L), 다이오드(D1, D2) 및 전력 회수용 커패시터(C1)를 포함한다.
인덕터(L1)의 제1단이 패널 커패시터(Cp)의 유지 전극(X)에 연결되고, 인덕터(L1)의 제2단은 다이오드(D1)의 캐소드 및 다이오드(D2)의 애노드에 연결된다. 다이오드(D1)의 애노드는 트랜지스터(Xr)의 소스에 연결되며 트랜지스터(Xr)의 드레인이 전력 회수용 커패시터(C1)와 연결된다. 다이오드(D2)의 캐소드는 트랜지스터(Xf)의 드레인에 연결되며, 트랜지스터(Xf)의 소스는 전력 회수용 커패시터(C1)와 연결된다. 이때, 전력회수용 커패시터(C1)에는 Vs 전압과 0V 전압의 차의 대략 절반에 해당하는 전압(Vs/2)이 충전되어 있다. 이와 같이 연결된 전력 회수 회로(41)는 패널 커패시터(Cp)의 전압을 Vs 전압으로 충전시키거나 접지 전압으로 방전시키는 역할을 한다.
유지 전압 공급부(42)는 패널 커패시터(Cp)의 유지 전극(X)에 연결되며, 두 개의 트랜지스터(Xs, Xg)를 포함한다. 트랜지스터(Xs)는 유지방전 전압(Vs)을 공급하는 전원과 패널 커패시터(Cp)의 유지 전극(X) 사이에 연결되어 있으며, 트랜지스 터(Xg)는 접지 전압을 공급하는 전원과 패널 커패시터(Cp) 사이에 연결되어 있다. 이 트랜지스터(Xs, Xg)는 패널 커패시터(Cp)에 Vs 전압과 접지 전압을 각각 공급한다.
유지 전극 구동부(50)는 주사 전극 구동부(40)와 마찬가지로 전력 회수 회로(51) 및 유지 전압 공급부(52)를 포함하며, 그 구성과 기능은 주사 전극 구동부(40)와 동일하므로, 이에 대한 상세한 설명은 생략하기로 한다.
도 2는 종래 기술에 따른 유지 방전 구동 회로의 다른 유형(NEC 특허)이다. 도 2에서 보는 바와 같이, 유지 방전 구동 회로는 주사 전극 구동부(40')와 유지 전극 구동부(50')를 포함한다. 이때, 주사 전극 구동부(40')는 전력 회수 회로(41') 및 유지 전압 공급부(42')를 포함하며, 유지 전극 구동부(50')는 유지 전압 공급부(52')만을 포함한다.
이때, 도 2에 나타낸 유지 방전 구동 회로는 전력 회수용 커패시터를 사용하지 않고, 패널 커패시터(Cp)에 인가되는 전압을 이용하여 전력을 공급 및 회수한다는 점을 제외하면 도 1과 동일하므로 이에 대한 상세한 설명은 생략하기로 한다.
한편, 패널 커패시터(Cp)의 양단에 걸리는 전압은 Weber의 경우 패널의 기생 저항 성분, 스위치 소자의 on drop 성분등을 고려시에 다음의 수학식 1과 같다.
Figure 112006039346522-pat00001
Figure 112006039346522-pat00002
,
수학식 1로부터 공진 주파수에 해당하는 ω 값은
Figure 112006039346522-pat00003
의 형태로 나타남을 알 수 있으며, Weber의 경우 반주기 공진을 하게 되므로 이러한 공진 주파수 값에 따라 전압 상승 또는 하강 기간이 결정된다.
한편, 대화면 고화질 패널 개발에 따라 패널 등가 용량이 커지게 될 경우, 유지 기간에 할당된 시간이 한정되어 있기 때문에, 고속 구동 적용시 인덕턴스 값을 작게 해야 안정적으로 영상 표현을 할 수 있다. 그러나, 도 1 및 도 2와 같은 유지 방전 구동 회로를 사용할 경우, 유지 기간에서 전압 상승 또는 하강하는데 걸리는 기간을 줄이는데에는 한계가 있다.
본 발명이 이루고자 하는 기술적 과제는 유지 기간에서 전압 상승 시간 및 하강 시간을 감소할 수 있는 플라즈마 표시 장치를 제공하는 것이다.
상기한 목적을 달성하기 위한 본 발명의 특징에 따르면, 복수의 제1 전극 및 상기 복수의 제1 전극에 대응하는 복수의 제2 전극을 포함하고, 상기 복수의 제1 전극 및 복수의 제2 전극에 의해 형성되는 용량성 부하인 패널 커패시터를 포함하는 플라즈마 표시 장치가 제공된다. 이 플라즈마 표시 장치는, 제1단이 제1 전압을 공급하는 제1 전원에 연결되고, 제2단이 상기 제1 전극에 연결되는 제1 트랜지스 터; 제1단이 상기 제1 전극에 연결되고, 제2단이 상기 제1 전압보다 낮은 제2 전압을 공급하는 제2 전원에 연결되는 제2 트랜지스터; 제1단이 상기 제1 트랜지스터의 제2단에 연결되어 있는 1차 코일; 제1단이 상기 1차 코일의 제2단에 연결되며, 턴온시에 상기 패널 커패시터의 양단에 걸리는 전압이 감소하도록 동작하는 제3 트랜지스터; 제1단이 상기 1차 코일의 제2단에 연결되며, 턴온시에 상기 패널 커패시터의 양단에 걸리는 전압이 증가하도록 동작하는 제4 트랜지스터; 상기 제1 전극에 제1단이 연결되며, 상기 1차 코일과 커플링되는 2차 코일; 제1단이 상기 2차 코일의 제2단에 연결되어 있는 인덕터; 제1단이 상기 인덕터의 제2단에 연결되며, 턴온시에 상기 패널 커패시터의 양단에 걸리는 전압이 감소하도록 동작하는 제5 트랜지스터; 및 제1단이 상기 인덕터의 제2단에 연결되며, 턴온시에 상기 패널 커패시터의 양단에 걸리는 전압이 증가하도록 동작하는 제6 트랜지스터를 포함한다.
본 발명의 다른 특징에 따르면, 플라즈마 표시 장치의 구동 장치가 제공된다. 이 플라즈마 표시 장치의 구동 장치는, 복수의 제1 전극 및 상기 복수의 제1 전극에 대응하는 복수의 제2 전극에 의해 형성되는 용량성 부하인 패널 커패시터; 상기 제1 전극에 연결되어, 턴온시 상기 제1 전극에 제1 전압을 인가하는 제1 트랜지스터; 상기 제1 전극에 연결되어, 턴온시 상기 제1 전극에 상기 제1 전압보다 낮은 제2 전압을 인가하는 제2 트랜지스터; 상기 제2 전극에 연결되어, 턴온시 상기 제2 전극에 상기 제1 전압을 인가하는 제3 트랜지스터; 상기 제2 전극에 연결되어, 턴온시 상기 제2 전극에 상기 제2 전압을 인가하는 제4 트랜지스터; 제1단이 상기 제1 전극에 연결되어 있는 인덕터; 제1단이 상기 인덕터의 제2단에 연결되어 있는 제5 트랜지스터; 제1단이 상기 인덕터의 제2단에 연결되어 있는 제6 트랜지스터; 제1단이 상기 제5 트랜지스터의 제2단에 연결되어 있는 제7 트랜지스터; 제1단이 상기 제6 트랜지스터의 제2단에 연결되어 있는 제8 트랜지스터; 상기 제7 트랜지스터의 제2단 및 상기 제8 트랜지스터의 제2단의 접점과 상기 제1 트랜지스터의 제1단 사이에 연결되어 있는 1차 코일; 및 상기 1차 코일과 커플링되며, 상기 제1 전극과 상기 인덕터의 제1단 사이에 연결되어 있는 2차 코일을 포함한다. 이때, 상기 제1 코일과 상기 패널 커패시터는 병렬 연결되어 있다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다.
명세서 전체에서, 어떤 부분이 다른 부분과 "연결"되어 있다고 할 때, 이는 "직접적으로 연결"되어 있는 경우뿐 아니라, 그 중간에 다른 소자를 사이에 두고 "전기적으로 연결"되어 있는 경우도 포함한다. 또한 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
그리고 명세서 전체에서 전압을 유지한다는 표현은 특정 2점간의 전위 차가 시간 경과에 따라 변화하여도 그 변화가 설계상 허용될 수 있는 범위 내이거나 변 화의 원인이 당업자의 설계 관행에서는 무시되고 있는 기생 성분에 의한 경우를 포함한다. 또한 방전 전압에 비해 반도체 소자(트랜지스터, 다이오드 등)의 문턱 전압이 매우 낮으므로 문턱 전압이 매우 낮으므로 문턱 전압을 0V로 간주하고 근사 처리한다.
먼저, 본 발명의 실시예에 따른 플라즈마 표시 장치에 대하여 도 3을 참고로 하여 상세하게 설명한다. 도 3은 본 발명의 실시예에 따른 플라즈마 표시 장치를 나타내는 도면이다.
도 3에 나타낸 바와 같이, 본 발명의 실시예에 따른 플라즈마 표시 장치는 플라즈마 표시 패널(100), 제어부(200), 어드레스 구동부(300), 유지전극 구동부(400), 주사전극 구동부(500)를 포함한다. 플라즈마 표시 패널(100)은 열 방향으로 뻗어 있는 복수의 어드레스 전극(A1-Am), 행방향으로 뻗어 있는 복수의 유지 전극(X1-Xn) 및 복수의 주사 전극(Y1-Yn)을 포함한다. 복수의 주사 전극(Y1-Yn) 및 유지 전극(X1-Xn)은 서로 쌍을 이루며 배열되어 있다. 그리고 인접하는 주사 전극과 유지 전극 및 이를 교차하는 어드레스 전극에 의해 방전 셀이 형성된다.
제어부(200)는 외부로부터 영상신호를 수신하여 어드레스 구동 제어신호, 유지전극 구동 제어신호 및 주사전극 구동 제어신호를 출력한다. 그리고 제어부(200)는 하나의 프레임을 복수의 서브필드로 분할하여 구동하고 각 서브필드는 시간적인 동작 변화로 표현하면, 리셋 기간, 어드레스 기간 및 유지 기간으로 이루어진다. 어드레스 구동부(300)는 제어부(200)로부터 어드레스 구동 제어신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 각 어드레스 전극에 인가한다.
주사 전극 구동부(400)는 제어부(200)로부터 주사 전극 구동 제어신호를 수신하여 주사 전극에 구동 전압을 인가한다. 유지 전극 구동부(500)는 제어부(200)로부터 유지 전극 구동 제어신호를 수신하여 유지 전극에 구동 전압을 인가한다.
도 4는 본 발명의 실시예에 따른 플라즈마 표시 장치의 구동 파형을 나타내는 도면이다. 도 4에서는 유지 기간에서의 구동 파형만을 도시하였다.
도 4에 나타낸 바와 같이, 유지 기간에서는 주사 전극과 유지 전극에 하이 레벨 전압(Vs 전압)과 로우 레벨 전압(0V 전압)을 교대로 가지는 유지 방전 펄스를 반대 위상으로 인가한다. 이러한 유지 방전 펄스가 해당 서브필드가 표시하는 가중치에 대응하는 횟수만큼 반복적으로 주사 전극과 유지 전극에 인가된다. 즉, 주사 전극에 Vs 전압이 인가될 때 유지 전극에 0V 전압이 인가되고, 유지 전극에 Vs 전압이 인가될 때 주사 전극에 0V 전압이 인가된다. 이와 같이 하면, 각 패널 커패시터(Cp)의 주사 전극과 각 유지 전극의 전압 차가 Vs 전압과 -Vs 전압을 교대로 가지며, 이에 따라 켜질 방전 셀에서 유지 방전이 소정 횟수만큼 반복하여 일어난다.
한편, 본 발명의 실시예에서는 X 전극과 Y 전극에 하이 레벨 전압과 로우 레벨 전압을 교대로 가지는 유지 방전 펄스를 반대 위상으로 인가하는 경우에 대해서 설명하였지만, 이와 달리 X 전극과 Y 전극 중 어느 하나의 전극에만 유지 방전 펄스가 인가될 수도 있다.
도 5는 본 발명의 제1 실시예에 따른 유지 방전 구동 회로의 도면이다.
도 5에 도시된 바와 같이, 본 발명의 제1 실시예에 따른 유지 방전 구동 회 로는 도 2에 나타낸 회로를 개선한 것으로서, 주사 전극 구동부(400)와 유지 전극 구동부(500)를 포함한다.
주사 전극 구동부(400)는 유지 전압 공급부(420)만을 포함하며, 유지 전극 구동부(500)는 전력 회수 회로(510) 및 유지 전압 공급부(520)를 포함한다.
이때, 유지 방전 구동 회로는 패널 커패시터(Cp)에 병렬로 연결된 변압기의 1차 코일(L1), 그리고 1차 코일(L1)에 커플링되며 패널 커패시터(Cp)에 직렬로 연결된 변압기의 2차 코일(L2)을 더 포함한다는 점을 제외하면 도 2와 동일하므로 중복되는 설명은 생략하기로 한다.
도 5에서 보는 바와 같이, 주사 전극 구동부의 유지 전압 공급부(420)와 유지 전극 구동부의 유지 전압 공급부(520)에 대하여 패널 커패시터(Cp)와 병렬 연결이 되도록 변압기의 1차 코일(L1)을 연결한다. 따라서, 트랜지스터(S1)의 소스와 트랜지스터(S3)의 소스에 1차 코일(L1)의 양단을 연결한다.
그리고, 1차 코일(L1)에 커플링되는 2차 코일(L2)을 인덕터(L3)와 패널 커패시터(Cp) 사이에 연결한다.
따라서, 1차 코일(L1)과 2차 코일(L2)에 각각 감겨있는 코일의 권선비에 따라 2차측 코일(L2)에 연결되어 있는 인덕터(L3)에 걸리는 전압의 크기가 결정된다.
즉, 권선비를 크게 하면 인덕터(L3)에 인가되는 전압의 변화비가 증가되므로 전력 공급 및 회수 동작시 전압의 상승 또는 하강 기간을 감소시킬 수 있다.
다음으로, 도 5의 유지 방전 구동 회로의 동작에 대해서 도 6, 도 7a내지 도 7d를 참조하여 상세하게 설명한다.
도 6은 도 4의 구동 파형을 생성하기 위한 유지 방전 구동 회로의 신호 타이밍을 나타낸 도면이며, 도 7a 내지 도 7d는 각각 도 6의 신호 타이밍에 따른 도 5의 유지 방전 구동 회로의 동작을 단순화하여 나타낸 도면이다. 먼저 모드 1이 시작되기 전에 트랜지스터(S1,S4)는 턴온 상태이고, 트랜지스터(S2,S3,S5,S6)은 턴오프상태이므로, 패널 커패시터의 양단에 걸리는 전압 Vcp는 Vs 전압을 유지하고 있다고 가정한다. 그리고, 패널 커패시터(Cp)의 Y 전극에 비하여 X 전극의 전압이 Vcp 전압만큼 높은 것으로 가정하고, 인덕터(L3)에 흐르는 전류(IL3)는 인덕터(L3)에서 2차 코일(L2)로 흐르는 방향을 양(+)의 방향으로 가정한다.
도 6 및 도 7a 를 보면, 모드 1 (t0 ≤ t ≤ t1)에서 트랜지스터(S1,S4)는 턴오프되고, 트랜지스터(S5)가 턴온되어, 도 7a에 나타낸 바와 같이 패널 커패시터(Cp)의 X 전극, 2차 코일(L2), 인덕터(L3), 다이오드(D1), 트랜지스터(S5) 및 패널 커패시터(Cp)의 Y 전극의 경로를 통하여 공진이 발생한다(①).
또한, 패널 커패시터(Cp)의 X 전극, 1차 코일(L1) 및 패널 커패시터(Cp)의 Y 전극을 통하여 전류 경로를 형성한다(②).
이어서, 모드 2 (t1 ≤ t ≤ t2)에서 트랜지스터(S2,S3)가 턴온되어, 도 7b에 나타낸 바와 같이, 패널 커패시터의 X 전극, 1차 코일(L1), 트랜지스터(S3) 및 전원(Vs)의 전류 경로를 형성한다(③). 그리고 트랜지스터(S2), 2차 코일(L2), 인덕터(L3), 다이오드(D1), 다이오드(D3) 및 전원(Vs)의 전류 경로를 형성한다(④). 또한 트랜지스터(S5), 트랜지스터(S3) 및 전원(Vs)의 전류 경로를 형성하여(⑤), 패 널 커패시터의 양단에 걸리는 전압(Vcp)는 -Vs 전압이 유지된다.
이때, 인덕터(L3)에 흐르는 전류(IL3)의 크기는 전류 경로(③,④)에 의하여 선형적으로 증가하게 된다.
그리고, 인덕터에 걸리는 전압은 아래의 수학식 2에 나타낸 값과 같이 (n+1)Vs 전압이 된다.
Figure 112006039346522-pat00004
따라서, 수학식 2에 나타난 바와 같이, 1차 코일(L1)과 2차 코일(L2)에 감겨 있는 권선비(1:n)가 클수록 인던터(L3)의 양단에 걸리는 전압이 커져, 인덕터(L3)에 흐르는 전류(IL3)의 크기는 0까지 증가한다.
인덕터(L3)에 흐르는 전류(IL3)의 크기가 0이 되면, 모드 3 (t2 ≤ t ≤ t3)에서는 도7c와 같이 다이오드(D4), 인덕터(L3), 2차 코일(L2) 및 트랜지스터(S2)의 전류 경로가 형성된다(⑥). 동시에 전원(Vs), 트랜지스터(S3), 1차 코일(L1) 및 트랜지스터(S2)의 전류 경로가 형성된다(⑦). 이때, 도 6 및 도 7c에서 보는 바와 같이, 인덕터(L3)에 흐르는 전류(IL3)의 크기는 변압기 역할을 하는 1차 코일(L1)과 2차 코일(L2)에 의해 증폭되어 선형적으로 증가한다.
이어서, 모드 4 (t3 ≤ t ≤ t4)에서 트랜지스터(S5)가 턴오프되어, 도 6 및 도 7d에 나타낸 바와 같이, 인덕터(L3)에 흐르는 전류(IL3)의 크기는 선형적으로 증가한다.
모드 4가 종료되면, 모드 1 내지 모드 4와 동일한 방법에 의하여 패널 커패시터의 전압은 Vs 전압까지 상승된 후, Vs 전압이 인가된다.
또한, 1차 코일(L1)을 패널 커패시터(Cp)에 대하여 병렬 연결하여 공진 주파수를 (n+1)배 만큼 증가시켜, 패널 커패시터(Cp)의 전압을 빠른 속도로 하강 또는 상승시킬 수 있다.
한편, 도 6에 나타낸 바와 같이, 인덕터(L3)에 흐르는 전류(IL3)의 크기는 연속적으로 도통하게 되어, 전류 소모량이 커져 효율성이 떨어지는 문제점이 있다.
이와 같은 문제점을 해결하기 위하여, 도 8과 같은 유지 방전 구동 회로를 제안한다.
도 8은 본 발명의 제2 실시예에 따른 유지 방전 구동 회로의 도면이다.
도 8에 도시된 바와 같이, 본 발명의 제2 실시예에 따른 유지 방전 구동 회로는 도 1에 나타낸 회로를 개선한 것으로서, 주사 전극 구동부(400')와 유지 전극 구동부(500')를 포함한다.
주사 전극 구동부(400')는 전력 회수 회로(410') 및 유지 전압 공급부(420')를 포함하며, 유지 전극 구동부(500') 역시 전력 회수 회로(510') 및 유지 전압 공급부(520')를 포함한다.
이때, 유지 방전 구동 회로는 패널 커패시터(Cp)에 병렬로 연결된 변압기의 1차 코일(L1), 그리고 1차 코일(L1)에 커플링되며 패널 커패시터(Cp)에 직렬로 연결된 변압기의 2차 코일(L2)을 더 포함한다는 점을 제외하면 도 1과 동일하므로 중복되는 설명을 생략하기로 한다.
다음으로, 도 8의 유지 방전 구동 회로의 동작에 대해서 도 9, 도 10a 내지 도 10d를 참조하여 상세하게 설명한다.
도 9은 도 4의 구동 파형을 생성하기 위한 유지 방전 구동 회로의 신호 타이밍을 나타낸 도면이며, 도 10a 내지 도 10d는 각각 도 9의 신호 타이밍에 따른 도 8의 유지 방전 구동 회로의 동작을 단순화하여 나타낸 도면이다. 먼저 모드 1(M1)이 시작되기 전에 트랜지스터(S2,S3)는 턴온 상태이고, 나머지 트랜지스터(S1,S4,S5,S6,S7,S8)은 턴오프 상태이므로, 패널 커패시터의 양단에 걸리는 전압 Vcp는 -Vs 전압을 유지하고 있다고 가정한다. 제1 실시예와 마찬가지로, 패널 커패시터(Cp)의 Y 전극에 비하여 X 전극의 전압이 Vcp 전압만큼 높은 것으로 가정한다.
도 9 및 도 10a 를 보면, 모드 1(t0 ≤ t ≤ t1)에서 트랜지스터(S6,S8)가 턴온되어, 도 10a에 나타낸 바와 같이 전원(Vs), 트랜지스터(S3), 트랜지스터(S8), 다이오드(D4), 1차 코일(L1), 트랜지스터(S2) 및 전원(0V)의 경로를 형성한다(①).
또한, 전원(Vs), 트랜지스터(S3), 트랜지스터(S6), 다이오드(D2), 인덕터(L3), 2차 코일(L2), 트랜지스터(S2) 및 전원(0V)의 전류 경로를 형성한다(②).
이때, 2차 코일(L2)에는 1차 코일(L1)로부터 증폭된 전류가 흐르며,이에 따라 인덕터(L3)에 저장되는 전류량이 증가한다. 따라서, 인덕터(L3)에 저장되는 전 류 Io는 아래의 수학식 3과 같다.
Figure 112006039346522-pat00005
따라서, 도 9에서와 같이, Io에 의하여 인덕터(L3)에 흐르는 전류(IL3)의 크기는 선형적으로 증가한다. 모드 1에서 IL3 의 전류를 build up 하는 것은 실제 회로에서 나타나는 기생 성분과 전압 drop 등을 고려했을 때, 상승하는 전압이 Vs 수준까지 도달하여 유지 전압 인가시의 하드스위칭을 억제하기 위함이다.
이어서, 모드 2(t1 ≤ t ≤ t2)에서 트랜지스터(S2,S3)가 턴오프되어, 도 10b에 나타낸 바와 같이, 패널 커패시터(Cp)의 Y 전극, 트랜지스터(S6), 다이오드(D2), 인덕터(L3), 2차 코일(L2) 및 패널 커패시터(Cp)의 X 전극의 경로로 공진이 발생하여(③), 인덕터(L3)에 저장된 전류가 패널 커패시터(Cp)로 공급되면서 패널 커패시터의 양단에 걸리는 전압 Vcp는 -Vs 전압에서 Vs 전압까지 상승한다.
또한, 패널 커패시터(Cp)의 Y 전극, 트랜지스터(S8), 다이오드(D4), 1차 코일(L1) 및 패널 커패시터(Cp)의 X 전극의 경로를 형성한다(④).
이때, 전류 경로(③)에 의해, 아래의 수학식 4와 같은 회로의 방정식을 표현할 수 있다.
Figure 112006039346522-pat00006
그리고, 수학식 4에서 초기치 조건(IL3 = Io, Vcp = -Vs)을 대입하면, 아래의 수학식 5와 같이 Vcp 값을 구할 수 있다.
Figure 112006039346522-pat00007
수학식 5에 나타난 바와 같이 Vcp의 주파수는 (n+1)ω0 가 되므로, 수학식 1에 나타낸 공진 주파수에 비하여 (n+1)배가 증가하여, 공진 주기가 짧아짐을 알 수 있다. 따라서, 패널 커패시터(Cp)의 전압의 상승 또는 하강하는 기간은 크게 단축될 수 있다.
이어서, 모드 3(t2 ≤ t ≤ t3)에서 트랜지스터(S1,S4)가 턴온되어, 도 10c에 나타낸 바와 같이, 전원(Vs), 트랜지스터(S1), 패널 커패시터(Cp), 트랜지스터(S4) 및 전원(0V)의 전류 경로를 형성하여(⑤), 패널 커패시터의 양단에 걸리는 전압 Vcp는 Vs 전압이 유지된다.
한편, 인덕터(L3)에 흐르는 전류(IL3)의 크기는 아래의 수학식 6과 같이 선형적으로 감소하게 된다.
Figure 112006039346522-pat00008
인덕터(L3)에 흐르는 전류(IL3)의 크기가 0이 되면, 모드 4(t3 ≤ t ≤ t4)에서는 도 10d와 같이 트랜지스터(S6,S8)가 턴오프되어 전류 경로(⑤)만이 형성된다.
따라서, 모드 4에서는 인덕터(L3)에는 전류가 흐르지 않게 된다. 즉, 본 발명의 제1 실시예와 달리, 본 발명의 제2 실시예에서는 패널 커패시터(Cp)의 전압이 상승 또는 하강하는 기간에만 인덕터(L3)에 전류가 흐르고, Vs 전압이 인가되는 동안에는 인덕터(L3)에는 전류가 흐르지 않게 된다.
따라서, 본 발명의 제1 실시예와 달리 패널 커패시터(Cp)에 Vs 전압 또는 -Vs 전압 인가시에 인덕터(L3)에는 전류가 흐르지 않도록 하여, 전력 소모를 줄일 수 있다.
또한, 본 발명의 제2 실시예에서 모드 4가 종료되면, 모드 1 내지 모드 4와 동일한 방법에 의하여 패널 커패시터의 전압은 -Vs 전압까지 상승하여 -Vs 전압이 인가된다.
이상에서 본 발명의 실시 예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
이상에서 설명한 바와 같이 본 발명에 의하면, 유지 방전 구동 회로에서, 변압기의 1차측 코일을 패널 커패시터와 병렬로 연결함으로써, 전압의 상승 및 하강 기간을 단축시키며, 이에 따른 스위치의 도통 시간이 줄어듦에 따라 소비전력을 저감시킨다. 또한 유지 전압의 교번시에는 초기에 인덕터에 전류를 인가하여 인덕터에 축적된 에너지를 이용함으로써, 유지 전압 인가시 하드 스위칭을 줄임으로써 소자를 보호하고, 유지 방전시 발생하는 전력 소모를 줄일 수 있다.

Claims (15)

  1. 복수의 제1 전극 및 상기 복수의 제1 전극에 대응하는 복수의 제2 전극을 포함하고, 상기 복수의 제1 전극 및 복수의 제2 전극에 의해 형성되는 용량성 부하인 패널 커패시터를 포함하는 플라즈마 표시 장치에 있어서,
    제1단이 제1 전압을 공급하는 제1 전원에 연결되고, 제2단이 상기 제1 전극에 연결되는 제1 트랜지스터;
    제1단이 상기 제1 전극에 연결되고, 제2단이 상기 제1 전압보다 낮은 제2 전압을 공급하는 제2 전원에 연결되는 제2 트랜지스터;
    제1단이 상기 제1 트랜지스터의 제2단에 연결되어 있는 1차 코일;
    제1단이 상기 1차 코일의 제2단에 연결되며, 턴온시에 상기 패널 커패시터의 양단에 걸리는 전압이 감소하도록 동작하는 제3 트랜지스터;
    제1단이 상기 1차 코일의 제2단에 연결되며, 턴온시에 상기 패널 커패시터의 양단에 걸리는 전압이 증가하도록 동작하는 제4 트랜지스터;
    상기 제1 전극에 제1단이 연결되며, 상기 1차 코일과 커플링되는 2차 코일;
    제1단이 상기 2차 코일의 제2단에 연결되어 있는 인덕터;
    제1단이 상기 인덕터의 제2단에 연결되며, 턴온시에 상기 패널 커패시터의 양단에 걸리는 전압이 감소하도록 동작하는 제5 트랜지스터; 및
    제1단이 상기 인덕터의 제2단에 연결되며, 턴온시에 상기 패널 커패시터의 양단에 걸리는 전압이 증가하도록 동작하는 제6 트랜지스터를 포함하는 플라즈마 표시 장치.
  2. 제1항에 있어서,
    상기 제3 트랜지스터의 제2단 및 제4 트랜지스터의 제2단의 접점과 상기 제5 트랜지스터의 제2단 및 제6 트랜지스터의 제2단의 접점은 전기적으로 연결되어 있는 플라즈마 표시 장치.
  3. 제2항에 있어서,
    제1단이 상기 제1 전원에 연결되고, 제2단이 상기 제2 전극에 연결되는 제7 트랜지스터; 및
    제1단이 상기 제2 전극에 연결되고, 제2단이 상기 제2 전원에 연결되는 제8 트랜지스터를 더 포함하는 플라즈마 표시 장치.
  4. 제3항에 있어서,
    상기 제5 트랜지스터의 제1단에 캐소드가 연결되고, 상기 인덕터의 제2단에 애노드가 연결되어 있는 제1 다이오드;
    상기 인덕터의 제2단에 캐소드가 연결되고, 상기 제6 트랜지스터의 제1단에 애노드가 연결되어 있는 제2 다이오드;
    상기 제3 트랜지스터의 제1단에 캐소드가 연결되고, 상기 1차 코일의제2단에 애노드가 연결되어 있는 제3 다이오드; 및
    상기 1차 코일의 제2단에 캐소드가 연결되고, 상기 제4 트랜지스터의 제1단에 애노드가 연결되어 있는 제4 다이오드를 더 포함하는 플라즈마 표시 장치.
  5. 제4항에 있어서,
    상기 제1 코일과 상기 패널 커패시터는 병렬 연결되어 있는 플라즈마 표시 장치.
  6. 제4항에 있어서,
    상기 제2 및 제7 트랜지스터를 턴온하여 상기 패널 커패시터의 양단에 걸리는 전압이 상기 제2 전압보다 낮은 제3 전압이 되도록 하고,
    상기 제4 및 제6 트랜지스터를 턴온하여 상기 패널 커패시터의 양단에 걸리는 전압을 점진적으로 증가시키고,
    상기 제1 및 제8 트랜지스터를 턴온하여 상기 패널 커패시터의 양단에 걸리는 전압이 상기 제1 전압이 되도록 하고,
    상기 제3 및 제5 트랜지스터를 턴온하여 상기 패널 커패시터의 양단에 걸리는 전압이 점진적으로 감소되도록 하는 플라즈마 표시 장치.
  7. 제6항에 있어서,
    상기 제1 전압은 유지 방전 전압인 플라즈마 표시 장치.
  8. 제6항에 있어서,
    상기 제2 전압은 접지 전압인 플라즈마 표시 장치.
  9. 제6항에 있어서,
    상기 제3 전압은 상기 제1 전압과 크기가 같고 위상이 반대인 플라즈마 표시 장치.
  10. 복수의 제1 전극 및 상기 복수의 제1 전극에 대응하는 복수의 제2 전극에 의해 형성되는 용량성 부하인 패널 커패시터;
    상기 제1 전극에 연결되어, 턴온시 상기 제1 전극에 제1 전압을 인가하는 제1 트랜지스터;
    상기 제1 전극에 연결되어, 턴온시 상기 제1 전극에 상기 제1 전압보다 낮은 제2 전압을 인가하는 제2 트랜지스터;
    상기 제2 전극에 연결되어, 턴온시 상기 제2 전극에 상기 제1 전압을 인가하는 제3 트랜지스터;
    상기 제2 전극에 연결되어, 턴온시 상기 제2 전극에 상기 제2 전압을 인가하는 제4 트랜지스터;
    제1단이 상기 제1 전극에 연결되어 있는 인덕터;
    제1단이 상기 인덕터의 제2단에 연결되어 있는 제5 트랜지스터;
    제1단이 상기 인덕터의 제2단에 연결되어 있는 제6 트랜지스터;
    제1단이 상기 제5 트랜지스터의 제2단에 연결되어 있는 제7 트랜지스터;
    제1단이 상기 제6 트랜지스터의 제2단에 연결되어 있는 제8 트랜지스터;
    상기 제7 트랜지스터의 제2단 및 상기 제8 트랜지스터의 제2단의 접점과 상기 제1 트랜지스터의 제1단 사이에 연결되어 있는 1차 코일; 및
    상기 1차 코일과 커플링되며, 상기 제1 전극과 상기 인덕터의 제1단 사이에 연결되어 있는 2차 코일을 포함하는 플라즈마 표시 장치의 구동 장치.
  11. 제10항에 있어서,
    상기 제5 트랜지스터의 제1단에 캐소드가 연결되고, 상기 인덕터의 제2단에 애노드가 연결되어 있는 제1 다이오드;
    상기 인덕터의 제2단에 캐소드가 연결되고, 상기 제6 트랜지스터의 제1단에 애노드가 연결되어 있는 제2 다이오드;
    상기 제7 트랜지스터의 제2단에 캐소드가 연결되고, 상기 1차 코일에 애노드가 연결되어 있는 제3 다이오드; 및
    상기 1차 코일에 캐소드가 연결되고, 상기 제4 트랜지스터의 제2단에 애노드가 연결되어 있는 제4 다이오드를 더 포함하는 플라즈마 표시 장치의 구동 장치.
  12. 제10항에 있어서,
    상기 제1 코일과 상기 패널 커패시터는 병렬 연결되어 있는 플라즈마 표시 장치의 구동 장치.
  13. 제12항에 있어서,
    상기 제2 및 제3 트랜지스터를 턴온하여 상기 제1 전극에는 상기 제2 전압을 인가시키고, 상기 제2 전극에는 상기 제1 전압을 인가시키며,
    상기 제6 및 제8 트랜지스터를 턴온하여 상기 제1 전극의 전압을 상기 제1 전압까지 점진적으로 증가시키고, 상기 제2 전극의 전압을 상기 제2 전압까지 점진적으로 감소시키며,
    상기 제1 및 제4 트랜지스터를 턴온하여 상기 제1 전극에는 상기 제1 전압을 인가시키고, 상기 제2 전극에는 상기 제2 전압을 인가시키며,
    상기 제5 및 제7 트랜지스터를 턴온하여 상기 제1 전극의 전압을 상기 제2 전압까지 점진적으로 감소시키고, 상기 제2 전극의 전압을 상기 제1 전압까지 점진적으로 증가시키는 플라즈마 표시 장치의 구동 장치.
  14. 제13항에 있어서,
    상기 제1 전압은 유지 방전 전압인 플라즈마 표시 장치의 구동 장치.
  15. 제13항에 있어서,
    상기 제2 전압은 접지 전압인 플라즈마 표시 장치의 구동 장치.
KR1020060050056A 2006-06-02 2006-06-02 플라즈마 표시 장치 및 그 구동 장치 KR100749489B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020060050056A KR100749489B1 (ko) 2006-06-02 2006-06-02 플라즈마 표시 장치 및 그 구동 장치
US11/687,586 US20070279405A1 (en) 2006-06-02 2007-03-16 Plasma display and driving device therefor
JP2007130725A JP2007323065A (ja) 2006-06-02 2007-05-16 プラズマ表示装置
EP07109261A EP1863000A3 (en) 2006-06-02 2007-05-31 Plasma display and driving device thereof
CNB2007101054808A CN100520881C (zh) 2006-06-02 2007-06-01 等离子体显示器及其驱动装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060050056A KR100749489B1 (ko) 2006-06-02 2006-06-02 플라즈마 표시 장치 및 그 구동 장치

Publications (1)

Publication Number Publication Date
KR100749489B1 true KR100749489B1 (ko) 2007-08-14

Family

ID=38535597

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060050056A KR100749489B1 (ko) 2006-06-02 2006-06-02 플라즈마 표시 장치 및 그 구동 장치

Country Status (5)

Country Link
US (1) US20070279405A1 (ko)
EP (1) EP1863000A3 (ko)
JP (1) JP2007323065A (ko)
KR (1) KR100749489B1 (ko)
CN (1) CN100520881C (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009130860A1 (ja) * 2008-04-22 2009-10-29 パナソニック株式会社 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
KR100998093B1 (ko) 2008-12-15 2010-12-03 삼성에스디아이 주식회사 플라즈마 표시 장치와 그 구동 장치
US9714759B2 (en) * 2009-11-02 2017-07-25 City University Of Hong Kong Apparatus or circuit for driving a DC powered lighting equipment
CN103345899A (zh) * 2013-07-01 2013-10-09 四川虹欧显示器件有限公司 一种减少低放电并提升能效的等离子显示屏驱动方法
CN110021259B (zh) * 2018-03-23 2020-12-22 京东方科技集团股份有限公司 电源电压提供电路、方法、显示基板和显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08152865A (ja) * 1994-09-28 1996-06-11 Nec Corp プラズマディスプレイパネルの駆動回路
KR20030066422A (ko) * 2002-01-30 2003-08-09 문건우 플라즈마 디스플레이 패널을 위한 구동회로 및 전원장치
JP2005196131A (ja) 2003-10-28 2005-07-21 Matsushita Electric Ind Co Ltd 容量性負荷駆動装置、及びそれを搭載するプラズマディスプレイ

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07261701A (ja) * 1994-03-20 1995-10-13 Fujitsu Ltd 容量負荷駆動回路及びその駆動方法
US6160531A (en) * 1998-10-07 2000-12-12 Acer Display Technology, Inc. Low loss driving circuit for plasma display panel
KR100456680B1 (ko) * 2002-01-11 2004-11-10 재단법인서울대학교산학협력재단 플라즈마 디스플레이 패널의 전력 회수 구동 회로
KR100502350B1 (ko) * 2003-04-25 2005-07-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 에너지 회수장치 및 이를구비하는 플라즈마 디스플레이 패널의 구동장치
KR100574364B1 (ko) * 2003-09-18 2006-04-27 엘지전자 주식회사 플라즈마 디스플레이 패널의 에너지 회수장치 및 방법
US20050088376A1 (en) * 2003-10-28 2005-04-28 Matsushita Electric Industrial Co., Ltd. Capacitive load driver and plasma display
US20050190125A1 (en) * 2004-02-23 2005-09-01 Matsushita Electric Industrial Co. Ltd. Capacitive load driver and plasma display
JP2005338582A (ja) * 2004-05-28 2005-12-08 Matsushita Electric Ind Co Ltd 容量性負荷駆動装置、及びそれを搭載するプラズマディスプレイ

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08152865A (ja) * 1994-09-28 1996-06-11 Nec Corp プラズマディスプレイパネルの駆動回路
KR20030066422A (ko) * 2002-01-30 2003-08-09 문건우 플라즈마 디스플레이 패널을 위한 구동회로 및 전원장치
JP2005196131A (ja) 2003-10-28 2005-07-21 Matsushita Electric Ind Co Ltd 容量性負荷駆動装置、及びそれを搭載するプラズマディスプレイ

Also Published As

Publication number Publication date
EP1863000A3 (en) 2007-12-12
CN100520881C (zh) 2009-07-29
EP1863000A2 (en) 2007-12-05
JP2007323065A (ja) 2007-12-13
CN101083046A (zh) 2007-12-05
US20070279405A1 (en) 2007-12-06

Similar Documents

Publication Publication Date Title
US6924779B2 (en) PDP driving device and method
JP4693625B2 (ja) プラズマ表示装置とその駆動方法
KR100749489B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR20050051824A (ko) 플라즈마 표시 장치 및 플라즈마 표시 패널의 구동 방법
KR100578854B1 (ko) 플라즈마 표시 장치와 그 구동 방법
KR100502905B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
CN100492454C (zh) 等离子体显示设备及其驱动装置和驱动方法
KR100831018B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100823475B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR100658636B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100740112B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
KR100670153B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100778444B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100649240B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100658634B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100658635B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100805113B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100796694B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR20080026364A (ko) 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
KR100649527B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100670154B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR20080032868A (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR20080006348A (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR20070005370A (ko) 플라즈마 표시 장치 및 그 구동 장치
KR20090119199A (ko) 플라즈마 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee