KR100658635B1 - 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법 - Google Patents

플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법 Download PDF

Info

Publication number
KR100658635B1
KR100658635B1 KR1020050115859A KR20050115859A KR100658635B1 KR 100658635 B1 KR100658635 B1 KR 100658635B1 KR 1020050115859 A KR1020050115859 A KR 1020050115859A KR 20050115859 A KR20050115859 A KR 20050115859A KR 100658635 B1 KR100658635 B1 KR 100658635B1
Authority
KR
South Korea
Prior art keywords
voltage
transistor
electrodes
turned
capacitor
Prior art date
Application number
KR1020050115859A
Other languages
English (en)
Inventor
김준연
양학철
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050115859A priority Critical patent/KR100658635B1/ko
Priority to US11/601,046 priority patent/US20070120773A1/en
Application granted granted Critical
Publication of KR100658635B1 publication Critical patent/KR100658635B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/24Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation
    • G09G2330/024Power management, e.g. power saving using energy recovery or conservation with inductors, other than in the electrode driving circuitry of plasma displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Abstract

플라즈마 표시 장치에서, 제1 전압을 공급하는 제1 전원과 제1 전압보다 낮은 제2 전압을 공급하는 제2 전원 사이에 제1 및 제2 트랜지스터가 연결되어 있다. 제1 전원과 제1 트랜지스터의 제2단 사이에는 제1 및 제2 커패시터가 연결되어 제1 전압과 제2 전압의 차에 해당되는 전압이 각각 나뉘어 충전된다. 또한 제2 트랜지스터의 제1단과 제2 전원 사이에는 제3 및 제4 커패시터가 연결되어 제1 전압과 제2 전압의 차에 해당되는 전압이 각각 나뉘어 충전된다. 그리고, 복수의 제1 전극과 제2 커패시터의 제1단 사이에 제3 트랜지스터가 연결되어, 복수의 제1전극의 전압을 상승시키기 위한 상승 경로를 형성하고, 복수의 제1 전극과 제3 커패시터의 제2단 사이에 제4 트랜지스터가 연결되어, 복수의 제1 전극의 전압을 감소시키기 위한 하강 경로를 형성한다.
PDP, 전극, 트랜지스터, 전류 경로, 내압, 공진, 무효 소비 전력

Description

플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법{PLASMA DISPLAY, AND DRIVING DEVICE AND METHOD THEREOF}
도 1은 본 발명의 실시 예에 따른 플라즈마 표시 장치를 나타내는 도면이다.
도 2 내지 도 4는 각각 본 발명의 제1 내지 제3 실시 예에 따른 플라즈마 표시 장치의 구동 파형을 나타내는 도면이다.
도 5는 도 4의 구동 파형을 생성하기 위한 주사 전극 구동부(400)의 유지 방전 구동 회로(410)를 나타낸 도면이다.
도 6은 도 4의 구동 파형을 생성하기 위한 유지 방전 구동 회로(410)의 신호 타이밍을 나타낸 도면이다.
도 7a 내지 도 7h는 각각 도 6의 신호 타이밍에 따른 도 5의 유지 방전 구동 회로(410)의 동작을 나타낸 도면이다.
본 발명은 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법에 관한 것이다.
플라즈마 표시 장치는 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 플라즈마 표시 패널을 이용한 표시 장치이다. 이러한 플라즈마 표시 패널에는 그 크기에 따라 수십에서 수백 만개 이상의 방전 셀이 매트릭스 형태로 배열되어 있다.
플라즈마 표시 장치에서는 한 필드(1TV 필드)가 각각의 가중치를 가지는 복수의 서브필드로 분할되어 구동되며, 복수의 서브필드 중 표시 동작이 일어나는 서브필드의 가중치의 조합에 의해 계조가 표시된다. 각 서브필드의 어드레스 기간에서 어드레스 방전에 의해 발광할 방전 셀과 발광하지 않을 방전 셀이 선택되고, 유지 기간에서 선택된 발광 할 방전 셀이 해당 서브필드의 가중치에 해당하는 기간 동안 유지 방전되어 화상이 표시된다.
특히, 유지 기간에서 유지 방전을 수행하는 전극에 하이 레벨 전압과 로우 레벨 전압이 교대로 인가되므로, 하이 레벨 전압과 로우 레벨 전압을 인가하기 위한 트랜지스터는 최소한 하이 레벨 전압과 로우 레벨 전압의 차이에 해당하는 전압을 내압으로 가져야 한다. 이와 같이 높은 내압을 가지는 트랜지스터로 인해 유지 방전 구동 회로의 단가가 증가한다.
본 발명이 이루고자 하는 기술적 과제는 유지 방전 구동 회로에서 낮은 내압의 트랜지스터를 사용할 수 있는 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법을 제공하는 것이다.
본 발명의 한 특징에 따른 플라즈마 표시 장치는, 복수의 제1 전극, 제1 전 압을 공급하는 제1 전원에 제1단이 연결되어 있는 제1 트랜지스터, 상기 제1 트랜지스터의 제2단에 제1단이 연결되고 상기 제1 전압보다 낮은 제2 전압을 공급하는 제2 전원에 제2단이 연결되어 있는 제2 트랜지스터, 제1 단이 상기 제1 트랜지스터의 제1단에 연결되어 있는 제1 커패시터, 제1 단이 상기 제1 커패시터의 제2단에 연결되고, 제2단이 상기 제2 트랜지스터의 제1 단에 연결되어 있는 제2 커패시터, 제1 단이 상기 제1 트랜지스터의 제2 단에 연결되어 있는 제3 커패시터, 제1단이 상기 제3 커패시터의 제2단에 연결되고, 제2 단이 상기 제2 전원에 연결되어 있는 제4 커패시터, 상기 제1 전원과 상기 제1 커패시터의 제1 단 사이에 연결되어 있으며, 상기 제2 트랜지스터의 턴온 시에 상기 제1 커패시터 및 상기 제2 커패시터를 충전하기 위한 제1 충전 경로, 상기 제4 커패시터의 제2 단과 상기 제2 전원 사이에 연결되어 있으며, 상기 제1 트랜지스터의 턴온 시에 상기 제3 커패시터 및 상기 제4 커패시터를 충전하기 위한 제2 충전 경로, 상기 복수의 제1 전극과 상기 제1 커패시터의 제1 단 사이에 연결되어 있는 제3 트랜지스터, 상기 복수의 제1 전극과 상기 제4 커패시터의 제2 단 사이에 연결되어 있는 제4 트랜지스터, 제1 단이 상기 제2 커패시터의 제1단에 연결되고, 제2 단이 상기 복수의 제1 전극에 연결되어 있는 제5 트랜지스터, 제1 단이 상기 제3 커패시터의 제2단에 연결되고, 제2 단이 상기 복수의 제1 전극에 연결되어 있는 제6 트랜지스터, 상기 제2 전원을 포함하며, 상기 제5 트랜지스터의 제2단과 상기 복수의 제1 전극 사이에 연결되어 상기 복수의 제1 전극의 전압을 상승시키기 위한 제1 상승 경로, 상기 제1 전원을 포함하며, 상기 제5 트랜지스터의 제2단과 상기 복수의 제1 전극 사이에 연결되어 상기 복수 의 제1 전극의 전압을 상승시키기 위한 제2 상승 경로, 상기 제1 전원을 포함하며, 상기 제6 트랜지스터의 제2단과 상기 복수의 제1 전극 사이에 연결되어 상기 복수의 제1 전극의 전압을 하강시키기 위한 제1 하강 경로, 그리고 상기 제2 전원을 포함하며, 상기 제6 트랜지스터의 제2단과 상기 복수의 제1 전극 사이에 연결되어 상기 복수의 제1 전극의 전압을 하강시키기 위한 제2 하강 경로를 포함한다.
본 발명의 다른 한 특징에 따르면, 복수의 제1 전극과 복수의 제2 전극을 포함하는 플라즈마 표시 장치를 구동하는 방법이 제공된다. 이 구동 방법은, 제1 전압을 공급하는 제1 전원과 제2 전압을 충전하고 있는 제1 및 제2 커패시터를 통하여 상기 복수의 제1 전극에 제3 전압을 인가하는 단계; 상기 제1 전원과 제1 인덕터를 포함하는 제1 공진 경로를 통해 상기 복수의 제1 전극의 전압을 증가시키는 단계; 상기 복수의 제1 전극에 상기 제1 전압보다 높은 제4 전압을 공급하는 제2 전원으로부터 상기 제4 전압을 인가하는 단계; 상기 제2 전원과 상기 제1 인덕터를 포함하는 제2 공진 경로를 통해 상기 복수의 제1 전극의 전압을 더 증가시키는 단계; 상기 제2 전원과 제5 전압을 충전하고 있는 제3 및 제4 커패시터를 통하여 상기 복수의 제1 전극에 제6 전압을 인가하는 단계; 상기 제2 전원과 제2 인덕터를 포함하는 제3 공진 경로를 통해 상기 복수의 제1 전극의 전압을 감소시키는 단계; 상기 복수의 제1 전극에 상기 제1 전원으로부터 상기 제1 전압을 인가하는 단계; 및 상기 제1 전원과 상기 제2 인덕터를 포함하는 제4 공진 경로를 통해 상기 복수의 제1 전극의 전압을 더 감소시키는 단계를 포함한다.
본 발명의 다른 특징에 따르면, 복수의 제1 전극과 복수의 제2 전극을 포함 하는 플라즈마 표시 장치를 구동하는 장치가 제공된다. 이 구동 장치는, 제1 전압을 공급하는 제1 전원에 제1 단이 연결되어 있는 제1 트랜지스터, 상기 제1 트랜지스터의 제2단에 제1단이 연결되고, 상기 제1 전압보다 낮은 제2 전압을 공급하는 제2 전원에 제2단이 연결되어 있는 제2 트랜지스터, 제3 전압을 충전하고 있으며, 제1단이 상기 제1 전원에 연결되어 있는 제1 커패시터, 제4 전압을 충전하고 있으며, 제1단이 상기 제1 커패시터의 제2단에 연결되고, 제2단이 상기 제1 트랜지스터와 상기 제2 트랜지스터의 접점에 연결되어 있는 제2 커패시터, 제5 전압을 충전하고 있으며, 제1단이 상기 제1 트랜지스터와 상기 제2 트랜지스터의 접점에 연결되어 있는 제3 커패시터, 제6 전압을 충전하고 있으며, 제1단이 상기 제3 커패시터의 제2단에 연결되며, 제2단이 상기 제2 전원에 연결되어 있는 제4 커패시터, 상기 제1 커패시터의 제1단과 상기 복수의 제1 전극 사이에 연결되어 있는 제3 트랜지스터, 상기 제4 커패시터의 제2단과 상기 복수의 제1 전극 사이에 연결되어 있는 제4 트랜지스터, 상기 제2 커패시터의 제1단과 상기 복수의 제1 전극 사이에 연결되어 턴온시 상기 복수의 제1 전극의 전압이 증가하도록 동작하는 제5 트랜지스터, 그리고 상기 제3 커패시터의 제2단과 상기 복수의 제1 전극 사이에 연결되어 턴온시 상기 복수의 제1 전극의 전압이 감소하도록 동작하는 제6 트랜지스터를 포함한다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시 예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시 예에 한정되지 않는다. 그리고 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 유사한 부분에 대해서는 유사한 도면 부호를 붙였다.
명세서 전체에서, 어떤 부분이 다른 부분과 "연결"되어 있다고 할 때, 이는 "직접적으로 연결"되어 있는 경우뿐 아니라, 그 중간에 다른 소자를 사이에 두고 "전기적으로 연결"되어 있는 경우도 포함한다. 또한 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
그리고 명세서 전체에서 전압을 유지한다는 표현은 특정 2점간의 전위 차가 시간 경과에 따라 변화하여도 그 변화가 설계상 허용될 수 있는 범위 내이거나 변화의 원인이 당업자의 설계 관행에서는 무시되고 있는 기생 성분에 의한 경우를 포함한다. 또한 방전 전압에 비해 반도체 소자(트랜지스터, 다이오드 등)의 문턱 전압이 매우 낮으므로 문턱 전압이 매우 낮으므로 문턱 전압을 0V로 간주하고 근사 처리한다.
먼저, 본 발명의 실시 예에 따른 플라즈마 표시 장치 및 그 구동 방법과 그 구동 장치에 대해서 도면을 참고로 하여 상세하게 설명한다.
도 1은 본 발명의 실시 예에 따른 플라즈마 표시 장치를 나타내는 도면이다.
도 1에 나타낸 바와 같이, 본 발명의 실시 예에 따른 플라즈마 표시 장치는 플라즈마 표시 패널(100), 제어부(200), 어드레스 전극 구동부(300), 주사 전극 구동부(400) 및 유지 전극 구동부(500)를 포함한다.
플라즈마 표시 패널(100)은 열 방향으로 뻗어 있는 복수의 어드레스 전극(이 하 "A 전극"이라 함)(A1~Am), 그리고 행 방향으로 서로 쌍을 이루면서 뻗어 있는 복수의 유지 전극(이하, "X 전극"이라 함)(X1~Xn) 및 주사 전극(이하 "Y 전극"이라 함)(Y1~Yn)을 포함한다. 일반적으로 X 전극(X1~Xn)은 각 Y 전극(Y1~Yn)에 대응해서 형성되어 있으며, X 전극과 Y 전극이 유지 기간에서 화상을 표시하기 위한 표시 동작을 수행한다. Y 전극(Y1~Yn)과 X 전극(X1~Xn)은 A 전극(A1~Am)과 직교하도록 배치된다. 이때, A 전극(A1~Am)과 X 및 Y 전극(X1~Xn, Y1~Yn)의 교차부에 있는 방전 공간이 셀(12)을 형성한다. 이러한 플라즈마 표시 패널(100)의 구조는 일 예이며, 아래에서 설명하는 구동 파형이 적용될 수 있는 다른 구조의 패널도 본 발명에 적용될 수 있다.
제어부(200)는 외부로부터 영상 신호를 수신하여 어드레스 전극 구동 제어 신호, 유지 전극 구동 제어 신호 및 주사 전극 구동 제어 신호를 출력한다. 그리고 제어부(200)는 한 프레임을 복수의 서브필드로 분할하여 구동하며, 각 서브필드는 어드레스 기간 및 유지 기간을 포함한다.
어드레스 전극 구동부(300)는 제어부(200)로부터 A 전극 구동 제어 신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 각 A 전극에 인가한다.
주사 전극 구동부(400)는 제어부(200)로부터 Y 전극 구동 제어 신호를 수신하여 Y 전극에 구동 전압을 인가한다.
유지 전극 구동부(500)는 제어부(200)로부터 X 전극 구동 제어 신호를 수신하여 X 전극에 구동 전압을 인가한다.
다음, 도 2 내지 도 4를 참조하여 본 발명의 실시 예에 따른 플라즈마 표시 장치의 구동 파형에 대해서 상세하게 설명한다. 아래에서는 편의상 하나의 셀을 형성하는 Y 전극, X 전극 및 A 전극에 인가되는 구동 파형에 대해서만 설명한다.
도 2 및 도 3은 각각 본 발명의 제1 및 제2 실시 예에 따른 플라즈마 표시 장치의 구동 파형을 나타내는 도면이다. 도 2 및 도 3에서는 유지 기간에서의 구동 파형만을 도시하였다.
도 2에 나타낸 바와 같이, 유지 기간에서는 Y 전극과 X 전극에 하이 레벨 전압(Vs 전압)과 로우 레벨 전압(0V 전압)을 교대로 가지는 유지 방전 펄스를 반대 위상으로 인가한다. 이러한 유지 방전 펄스가 해당 서브필드가 표시하는 가중치에 대응하는 횟수만큼 반복적으로 Y 전극과 X 전극에 인가된다. 즉, Y 전극에 Vs 전압이 인가될 때 X 전극에 0V 전압이 인가되고, X 전극에 Vs 전압이 인가될 때 Y 전극에 0V 전압이 인가된다. 이와 같이 하면, 각 Y 전극과 각 X 전극의 전압 차가 Vs 전압과 -Vs 전압을 교대로 가지며, 이에 따라 켜질 방전 셀에서 유지 방전이 소정 횟수만큼 반복하여 일어난다.
그리고 도 2와 달리 유지 기간에서 Y 전극과 X 전극에 하이 레벨 전압(Vs/2 전압)과 로우 레벨 전압(-Vs/2 전압)을 교대로 가지는 유지 방전 펄스를 반대 위상으로 인가할 수도 있다. 이 경우에는 Y 전극에 Vs/2 전압이 인가될 때 X 전극에 -Vs/2 전압이 인가되고, X 전극에 Vs/2 전압이 인가될 때 Y 전극에 -Vs/2 전압이 인가된다. 이와 같이 하여도, 도 2의 유지 방전 펄스와 동일하게 X 전극과 Y 전극의 전압 차가 Vs 전압과 -Vs 전압을 교대로 가질 수 있다.
한편, 본 발명의 제1 및 제2 실시예에서는 X 전극과 Y 전극에 하이 레벨 전압과 로우 레벨 전압을 교대로 가지는 유지 방전 펄스를 반대 위상으로 인가하는 경우에 대해서 설명하였지만, 이와 달리 X 전극과 Y 전극 중 어느 하나의 전극에만 유지 방전 펄스가 인가될 수도 있다. 아래에서는 이러한 실시예에 대해 도 3을 참조하여 상세하게 설명한다.
도 4는 본 발명의 제3 실시예에 따른 플라즈마 표시 장치의 구동 파형을 나타낸 도면이다.
먼저, 도 4에 나타낸 바와 같이, 유지 기간에서 X 전극에 0V 전압이 인가된 상태에서 Y 전극에 Vs 전압과 -Vs 전압을 교대로 가지는 유지 방전 펄스가 인가된다. 이와 같이 하면, 도 2의 유지 방전 펄스와 동일하게 X 전극과 Y 전극의 전압 차가 Vs 전압과 -Vs 전압을 교대로 가질 수 있다.
다음으로, 도 5를 참조하여 도 4의 구동 파형을 생성하는 구동 회로에 대해서 상세하게 설명한다.
도 5는 도 4의 구동 파형을 생성하기 위한 주사 전극 구동부(400)의 유지 방전 구동 회로를 나타낸 도면이다. 도 5에서는 설명의 편의상 복수의 Y 전극(Y1~Yn)에 연결되어 있는 유지 방전 구동 회로(410)만을 도시하였으며, 이러한 유지 방전 구동 회로(410)는 도 1의 주사 전극 구동부(400)에 형성될 수 있다. 그리고 유지 기간 동안 X 전극(X1~Xn)에는 0V 전압이 인가되므로, 복수의 X 전극(X1~Xn)은 접지 전압(0V)을 공급하는 접지단(0)에 연결되어 있는 것으로 도시하였다. 한편, 도 2 및 도 3의 구동 파형의 경우에는 도 5의 유지 방전 구동 회로(410)와 동일한 구조를 가지는 유지 방전 구동 회로가 복수의 X 전극에 연결될 수도 있다. 이러한 유지 방전 구동 회로(410)에서는 설명의 편의상 하나의 X 전극과 하나의 Y 전극만을 도시하였으며, X 전극과 Y 전극에 의해 형성되는 용량성 성분을 패널 커패시터(Cp)로 도시하였다.
도 5는 도 4의 구동 파형을 생성하기 위한 주사 전극 구동부(400)의 유지 방전 구동 회로를 나타낸 도면이다.
도 5에 나타낸 바와 같이, 유지 방전 구동 회로(410)는 트랜지스터(Yp, Yn, Yr, Yf, Yh, Yl), 커패시터(C1, C2, C3, C4), 인덕터(Lp, Ln) 및 다이오드(D1, D2, D3, D4)를 포함한다.
도 5에서는 트랜지스터(Yp, Yn, Yr, Yf, Yh, Yl)를 n채널 전계 효과 트랜지스터, 특히 NMOS(n-channel metal oxide semiconductor) 트랜지스터로 도시하였으며, 이들 트랜지스터(Yp, Yn, Yr, Yf, Yh, Yl)에는 소스에서 드레인 방향으로 바디 다이오드가 형성될 수 있다.
그리고 NMOS 트랜지스터 대신에 유사한 기능을 하는 다른 트랜지스터가 이들 트랜지스터(Yp, Yn, Yr, Yf, Yh, Yl)로 사용될 수도 있다. 또한 도 5에서는 트랜지스터(Yp, Yn, Yr, Yf, Yh, Yl)를 각각 하나의 트랜지스터로 도시하였지만, 트랜지스터(Yp, Yn, Yr, Yf, Yh, Yl)는 각각 병렬로 연결된 복수의 트랜지스터로 형성될 수 있다.
그리고 트랜지스터(Yp)의 드레인은 유지 방전 펄스의 하이 레벨 전압(Vs)의 1/3에 해당하는 Vs/3 전압을 공급하는 Vs/3 전원에 연결되어 있으며 트랜지스터 (Yp)의 소스에는 트랜지스터(Yn)의 드레인이 연결되어 있다. 또한 트랜지스터(Yn)의 소스는 유지 방전 펄스의 로우 레벨 전압(-Vs)의 1/3에 해당하는 -Vs/3 전압을 공급하는 -Vs/3 전원에 연결되어 있다.
커패시터(C1)의 제1단은 Vs/3 전원에 연결되며, 제2 단은 커패시터(C2)의 제1단에 연결된다. 커패시터(C2)의 제2단은 트랜지스터(Yp)의 소스에 연결되어 있다. 또한 커패시터(C3)의 제1단은 트랜지스터(Yp)의 소스와 트랜지스터(Yn)의 드레인의 접점에 연결되며, 제2단은 커패시터(C4)의 제1단에 연결된다. 커패시터(C4)의 제2단은 -Vs/3 전원에 연결되어 있다. 이때, 다이오드(D1)의 애노드는 Vs/3 전원에 연결되며, 캐소드는 커패시터(C1)의 제1단에 연결된다. 또한, 다이오드(D2)의 캐소드는 -Vs/3 전원에 연결되며, 애노드는 커패시터(C4)의 제2단에 연결된다.
이때, 다이오드(D1,D2)는 각각 트랜지스터(Yn, Yp)가 턴온 시에 커패시터(C1, C2, C3, C4)를 각각 Vs/3 전압으로 충전하는 충전 경로를 형성하며, 다이오드(D1, D2) 대신에 충전 경로를 형성할 수 있는 다른 소자(예를 들어, 트랜지스터)를 사용할 수도 있다. 도 5에서는 이 충전 경로에 의해 각 커패시터(C1, C2, C3, C4)에는 Vs/3 전압이 충전되어 있는 것으로 가정하였다.
트랜지스터(Yh)의 드레인은 커패시터(C1)의 제1단과 연결되고, 트랜지스터(Yl)의 소스는 커패시터(C4)의 제2단과 연결되며, 트랜지스터(Yh)의 소스와 트랜지스터(Yl)의 드레인은 각각 패널 커패시터(Cp)의 Y전극과 연결된다.
트랜지스터(Yr)의 드레인은 커패시터(C1)의 제2단과 커패시터(C2)의 제1단의 점점에 연결되며, 트랜지스터(Yf)의 소스는 커패시터(C3)의 제2단과 커패시터(C4) 의 제1단의 점점에 연결된다.
그리고, 트랜지스터(Yr)의 소스는 인덕터(Lp)의 제1단과 연결되고, 트랜지스터(Yf)의 드레인은 인덕터(Ln)의 제1단에 연결된다. 또한 인덕터(Lp)의 제2단과 인덕터(Ln)의 제2단은 각각 패널 커패시터(Cp)의 Y 전극에 연결된다.
이때, 다이오드(D3)의 애노드는 트랜지스터(Yr)의 소스와 연결되고, 캐소드는 인덕터(Lp)의 제1단에 연결된다. 또한 다이오드(D6)의 캐소드는 트랜지스터(Yf)의 드레인과 연결되고, 애노드는 인덕터(Ln)의 제1단에 연결된다.
이때, 다이오드(D3)은 트랜지스터(Yr)의 바디 다이오드로 인해 형성되는 전류 경로를 차단하고 Y 전극의 전압을 증가시키는 상승 경로를 설정하기 위한 것이고, 다이오드(D4)는 트랜지스터(Yf)의 바디 다이오드로 인해 형성되는 전류 경로를 차단하고 Y 전극의 전압을 감소시키는 하강 경로를 설정하기 위한 것이다.
한편, 도 5에서는 상승 경로와 하강 경로에 각각 인덕터(Lp,Ln)가 연결되는 것으로 도시하였지만, 상승 경로와 하강 경로가 중복되는 부분에 하나의 인덕터로 연결할 수 있다.
다음으로, 도 5의 유지 방전 구동 회로(410)의 동작에 대해서 도 6, 도 7a 내지 도 7h를 참조하여 상세하게 설명한다.
도 6은 도 4의 구동 파형을 생성하기 위한 유지 방전 구동 회로(410)의 신호 타이밍을 나타낸 도면이며, 도 7a 내지 도 7h는 각각 도 6의 신호 타이밍에 따른 도 5의 유지 방전 구동 회로(410)의 동작을 나타낸 도면이다. 먼저, 모드 1(M1)이 시작되기 전에 트랜지스터(Yn,Yf)가 턴온되어 있다고 가정한다.
도 6 및 도 7a를 보면, 모드 1(M1)에서 트랜지스터(Yf)가 턴오프되고, 트랜지스터(Yl)가 턴온되어, 도 7a에 나타낸 바와 같이 패널 커패시터(Cp)의 Y 전극, 트랜지스터(Yl), 커패시터(C4), 커패시터(C3), 트랜지스터(Yn) 및 -Vs/3전원의 경로를 통하여 Y 전극에 -Vs 전압이 인가된다(①). 즉, Y 전극에는 -Vs/3 전원 전압보다 커패시터(C3)과 커패시터(C4)에 충전된 전압의 총합인 2Vs/3만큼 낮은 -Vs 전압이 인가된다.
한편, 트랜지스터(Yp)를 턴오프한 상태에서, 트랜지스터(Yn)를 턴온하여, Vs/3 전원, 다이오드(D1), 커패시터(C2), 커패시터(C1), 트랜지스터(Yn) 및 -Vs/3 전원의 경로가 형성되어(②), 커패시터(C1), 커패시터(C2)에는 Vs/3 전원과 -Vs/3전원에 인가된 전압의 차에 해당되는 2Vs/3 전압이 Vs/3 전압으로 각각 나뉘어 충전된다. 이때, 경로(①)에 의해 트랜지스터(Yh)의 소스 전압은 -Vs 전압이 되고, 경로(②)에 의해서 트랜지스터(Yh)의 드레인 전압은 Vs/3 전압이 되므로, 트랜지스터(Yh)의 소스와 드레인 사이에는 4Vs/3 전압이 걸린다. 따라서, 트랜지스터(Yh)는 4Vs/3 전압을 내압으로 가지는 트랜지스터로 사용될 수 있다.
그리고, 트랜지스터(Yp)의 소스 전압이 -Vs/3이고 트랜지스터(Yp)의 드레인 전압이 Vs/3 전압이므로, 2Vs/3 전압을 내압으로 가지는 트랜지스터를 트랜지스터(Yp)로 사용할 수 있다.
이어서, 모드2(M2)에서 트랜지스터(Yl)이 턴오프되고, 트랜지스터(Yr)가 턴온되어, 도 7b에 나타낸 바와 같이 -Vs/3 전원, 트랜지스터(Yn), 커패시터(C2), 트랜지스터(Yr), 다이오드(D3), 인덕터(Lp) 및 패널 커패시터(Cp)의 Y 전극의 경로로 공진이 발생한다(③). 따라서, 패널 커패시터(Cp)의 Y 전극에 걸리는 전압은 -Vs 전압에서 Vs 전압까지 증가한다. 그러나 Y 전극에 걸리는 전압이 트랜지스터(Yh)의 드레인의 전압인Vs/3 전압보다 클 때, 트랜지스터(Yh)의 바디 다이오드를 통하여 전류가 흐를 수 있으므로, 경로(③)을 통하여 Y 전극에 걸리는 전압이 Vs/3 전압까지 상승하도록 한다.
이어서, 모드3(M3)에서 트랜지스터(Yr)가 턴오프되고, 트랜지스터(Yh)가 턴온되어, 도 7c에 나타낸 바와 같이 Vs/3 전원, 다이오드(D1), 트랜지스터(Yh) 및 패널 커패시터(Cp)의 Y 전극의 경로가 형성되어(④), Y 전극에는 Vs/3 전압이 인가되도록 한다.
이어서, 모드4(M4)에서 트랜지스터(Yh)가 턴오프되고, 트랜지스터(Yp, Yr)가 턴온되어, 도 7d에 나타낸 바와 같이 Vs/3 전원, 트랜지스터(Yp), 커패시터(C2), 트랜지스터(Yr), 다이오드(D3), 인덕터(Lp) 및 패널 커패시터(Cp)의 Y 전극의 경로로 공진이 발생한다(⑤). 따라서, 패널 커패시터(Cp)의 Y 전극에 걸리는 전압은 Vs/3 전압에서 Vs 전압까지 증가한다.
한편, 도 7d에 나타낸 바와 같이 트랜지스터(Yn)가 턴오프되고, 트랜지스터(Yp)가 턴온되어, Vs/3 전원, 트랜지스터(Yp), 커패시터(C3), 커패시터(C4), 다이오드(D2) 및 -Vs/3 전원의 경로가 형성되어(⑥), 커패시터(C3), 커패시터(C4)에는 Vs/3 전원과 -Vs/3 전원에 인가된 전압의 차에 해당되는 2Vs/3 전압이 Vs/3 전압으로 각각 나뉘어 충전된다.
다음 모드 5(M5)에서, 트랜지스터(Yr)를 턴오프하고, 트랜지스터(Yh)를 턴온 하여, 도 7e에 나타낸 바와 같이 Vs/3 전원, 트랜지스터(Yp), 커패시터(C2), 커패시터(C1), 트랜지스터(Yh) 및 패널 커패시터(Cp)의 Y전극의 경로를 통하여 Y전극에 Vs 전압이 인가된다(⑦). 즉, Y 전극에는 Vs/3 전원 전압보다 커패시터(C1)와 커패시터(C2)에 충전된 전압의 총합인 2Vs/3 만큼 높은 Vs 전압이 인가된다.
한편, 경로(⑥)에 의해 트랜지스터(Yl)의 소스에는 -Vs/3 전압이 인가되고, 경로(⑦)에 의해 트랜지스터(Yl)의 드레인에는 Vs 전압이 인가되므로, 트랜지스터(Yl)의 소스와 드레인 사이에는 4Vs/3 전압이 걸린다. 따라서, 트랜지스터(Yl)는 4Vs/3 전압을 내압으로 가지는 트랜지스터로 사용될 수 있다.
그리고, 트랜지스터(Yn)의 드레인 전압이 Vs/3 전압이고, 트랜지스터(Yn)의 소스 전압이 -Vs/3 전압이므로, 2Vs/3 전압을 내압으로 가지는 트랜지스터를 트랜지스터(Yn)로 사용할 수 있다.
모드 6(M6)에서 트랜지스터(Yh)가 턴오프되고, 트랜지스터(Yf)가 턴온되어, 도 7f에 나타낸 바와 같이 패널 커패시터(Cp)의 Y 전극, 인덕터(Ln), 다이오드(D4), 트랜지스터(Yf), 커패시터(C3), 트랜지스터(Yp) 및 Vs/3 전원의 경로로 공진이 발생한다(⑧). 그러면, 패널 커패시터(Cp)에 저장된 에너지가 인덕터(Lp)를 통하여 Vs/3 전원으로 회수되면서, Y 전극의 전압이 Vs 전압에서 -Vs 전압까지 감소한다. 그러나 Y 전극에 걸리는 전압이 트랜지스터(Yl)의 드레인의 전압인 -Vs/3전압보다 작을 때, 트랜지스터(Yl)의 바디 다이오드를 통하여 Y 전극 쪽으로 전류가 흐를 수 있으므로, 경로(⑧)을 통하여 Y 전극에 걸리는 전압이 -Vs/3 전압까지 하강하도록 한다.
이어서, 모드7(M7)에서 트랜지스터(Yf)가 턴오프되고, 트랜지스터(Yl)가 턴온되어, 도 7g에 나타낸 바와 같이 패널 커패시터(Cp)의 Y 전극, 트랜지스터(Yl), 다이오드(D2) 및 -Vs/3 전원의 경로가 형성되어(⑨), Y 전극에는 -Vs/3 전압이 인가되도록 한다.
이어서, 모드 8(M8)에서 트랜지스터(Yl)가 턴오프되고, 트랜지스터(Yn,Yf)가 턴온되어, 도 7h에 나타낸 바와 같이 패널 커패시터(Cp)의 Y 전극, 인덕터(Ln), 다이오드(D4), 트랜지스터(Yf), 커패시터(C3), 트랜지스터(Yn) 및 -Vs/3 전원의 경로로 공진이 발생한다(⑩). 따라서, 패널 커패시터(Cp)의 Y 전극에 걸리는 전압은 -Vs/3 전압에서 -Vs 전압까지 감소한다.
한편, 도 7h에 나타낸 바와 같이 경로(②)가 형성되어, 커패시터(C1), 커패시터(C2)에는 Vs/3 전원와 -Vs/3 전원에 인가된 전압의 차에 해당되는 2Vs/3 전압이 Vs/3 전압으로 각각 나뉘어 충전된다.
이와 같이, 유지 기간 동안 모드 1 내지 모드 8(M1~M8)가 해당 서브필드의 가중치에 해당하는 횟수만큼 반복되어 Y 전극에 Vs 전압과 -Vs 전압이 교대로 인가될 수 있다. 그리고 트랜지스터(Yh, Yl)는 Y 전극에 인가되는 전압의 2/3만큼의 전압 즉, 4Vs/3 전압을 내압으로 가지는 트랜지스터를 사용할 수 있으며 트랜지스터(Yp,Yn) 또한 2Vs/3 전압을 내압으로 가지는 트랜지스터를 사용할 수 있다.
이상, 도 7a 내지 도 7h를 통해 본 발명의 제3 실시 예에 따른 구동 파형을 생성하는 것을 설명하였지만, 도 5의 회로로 본 발명의 제1 및 제2 실시 예에 따른 구동 파형을 생성할 수도 있다.
구체적으로, 도 5의 회로에서 트랜지스터(Yp)의 드레인을 2Vs/3 전압을 공급하는 전원에 연결하고, 트랜지스터(Yn)의 소스를 Vs/3 전압을 공급하는 전원에 연결한다. 이때, 트랜지스터(Yp)가 턴오프되고 트랜지스터(Yn)가 턴온될 때, 커패시터(C1,C2)에는 각각 Vs/6 전압이 충전되고, 트랜지스터(Yn)가 턴오프되고 트랜지스터(Yp)가 턴온될 때, 커패시터(C3,C4)에는 각각 Vs/6 전압이 충전된다. 따라서, 도 7a 내지 도 7h에 도시된 경로와 동일한 경로를 통하여 Y 전극에 Vs 전압과 0V 전압을 교대로 가지는 유지 방전 펄스를 인가할 수 있다. 이때, X 전극에 연결된 유지 방전 구동 회로(510)는 유지 방전 구동 회로(410)와 동일한 구조를 가지며 유지 방전 구동 회로(510)는 Y 전극에 Vs 전압이 인가되는 동안 X 전극에 0V 전압을 인가하고 Y 전극에 Vs 전압이 인가되는 동안 X 전극에 Vs 전압을 인가할 수 있다.
그리고 도 5의 회로에서 트랜지스터(Yp)의 드레인을 Vs/6 전압을 공급하는 전원에 연결하고, 트랜지스터(Yn)의 소스를 -Vs/6전압을 공급하는 전원에 연결한다. 이때, 트랜지스터(Yp)가 턴오프되고 트랜지스터(Yn)이 턴온될 때, 커패시터(C1,C2)에는 각각 Vs/6 전압이 충전되고, 트랜지스터(Yn)가 턴오프되고 트랜지스터(Yp)가 턴온될 때, 커패시터(C3,C4)에는 각각 Vs/6 전압이 충전된다. 따라서, 도 7a 내지 도 7h에 도시된 경로와 동일한 경로를 통하여 Y 전극에 Vs/2 전압과 -Vs/2 전압을 교대로 가지는 유지 방전 펄스가 인가될 수도 있다. 이때, X 전극에 연결된 유지 방전 구동 회로(510)는 유지 방전 구동 회로(410)와 동일한 구조를 가지며 유지 방전 구동 회로(510)는 X 전극에 Vs/2 전압과 -Vs/2 전압을 교대로 가지는 유지 방전 펄스를 Y 전극에 인가되는 유지 방전 펄스와 반대 위상으로 인가할 수 있다.
이상에서 본 발명의 실시 예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
이와 같이 본 발명에 의하면, 유지 방전 구동 회로에서 낮은 내압의 트랜지스터를 사용할 수 있으며, 무효 소비 전력을 저감할 수 있다.

Claims (25)

  1. 복수의 제1 전극,
    제1 전압을 공급하는 제1 전원에 제1단이 연결되어 있는 제1 트랜지스터,
    상기 제1 트랜지스터의 제2단에 제1단이 연결되고 상기 제1 전압보다 낮은 제2 전압을 공급하는 제2 전원에 제2단이 연결되어 있는 제2 트랜지스터,
    제1 단이 상기 제1 트랜지스터의 제1단에 연결되어 있는 제1 커패시터,
    제1 단이 상기 제1 커패시터의 제2단에 연결되고, 제2단이 상기 제2 트랜지스터의 제1 단에 연결되어 있는 제2 커패시터,
    제1 단이 상기 제1 트랜지스터의 제2 단에 연결되어 있는 제3 커패시터,
    제1단이 상기 제3 커패시터의 제2단에 연결되고, 제2 단이 상기 제2 전원에 연결되어 있는 제4 커패시터,
    상기 제1 전원과 상기 제1 커패시터의 제1 단 사이에 연결되어 있으며, 상기 제2 트랜지스터의 턴온 시에 상기 제1 커패시터 및 상기 제2 커패시터를 충전하기 위한 제1 충전 경로,
    상기 제4 커패시터의 제2 단과 상기 제2 전원 사이에 연결되어 있으며, 상기 제1 트랜지스터의 턴온 시에 상기 제3 커패시터 및 상기 제4 커패시터를 충전하기 위한 제2 충전 경로,
    상기 복수의 제1 전극과 상기 제1 커패시터의 제1 단 사이에 연결되어 있는 제3 트랜지스터,
    상기 복수의 제1 전극과 상기 제4 커패시터의 제2 단 사이에 연결되어 있는 제4 트랜지스터,
    제1 단이 상기 제2 커패시터의 제1단에 연결되고, 제2 단이 상기 복수의 제1 전극에 연결되어 있는 제5 트랜지스터,
    제1 단이 상기 제3 커패시터의 제2단에 연결되고, 제2 단이 상기 복수의 제1 전극에 연결되어 있는 제6 트랜지스터,
    상기 제2 전원을 포함하며, 상기 제5 트랜지스터의 제2단과 상기 복수의 제1 전극 사이에 연결되어 상기 복수의 제1 전극의 전압을 상승시키기 위한 제1 상승 경로,
    상기 제1 전원을 포함하며, 상기 제5 트랜지스터의 제2단과 상기 복수의 제1 전극 사이에 연결되어 상기 복수의 제1 전극의 전압을 상승시키기 위한 제2 상승 경로,
    상기 제1 전원을 포함하며, 상기 제6 트랜지스터의 제2단과 상기 복수의 제1 전극 사이에 연결되어 상기 복수의 제1 전극의 전압을 하강시키기 위한 제1 하강 경로, 그리고
    상기 제2 전원을 포함하며, 상기 제6 트랜지스터의 제2단과 상기 복수의 제1 전극 사이에 연결되어 상기 복수의 제1 전극의 전압을 하강시키기 위한 제2 하강 경로를 포함하는 플라즈마 표시 장치.
  2. 제1항에 있어서,
    상기 제1 충전 경로는 상기 제1 전원에 애노드가 연결되고 상기 제1 커패시터의 제1 단에 캐소드가 연결되어 있는 제1 다이오드를 포함하는 플라즈마 표시 장치.
  3. 제2항에 있어서,
    상기 제2 충전 경로는 상기 제2 전원에 캐소드가 연결되고 상기 제4 커패시터의 제2 단에 애노드가 연결되어 있는 제2 다이오드를 포함하는 플라즈마 표시 장치.
  4. 제3항에 있어서,
    상기 제5 트랜지스터의 제2 단과 상기 제6 트랜지스터의 제2 단의 접점에 제1 단이 연결되어 있는 인덕터를 포함하며,
    상기 제1 및 제2 상승 경로는 상기 제5 트랜지스터의 제2 단과 상기 인덕터의 제1 단 사이에 연결되어 있는 제3 다이오드를 포함하며,
    상기 제1 및 제2 하강 경로는 상기 제6 트랜지스터의 제2 단과 상기 인덕터의 제1 단 사이에 연결되어 있는 제4 다이오드를 포함하는 플라즈마 표시 장치.
  5. 제3항에 있어서,
    상기 제1 및 제2 상승 경로는 상기 제5 트랜지스터의 제2 단과 상기 제1 전극 사이에 직렬로 연결되어 있는 제1 인덕터 및 제3 다이오드를 포함하며,
    상기 제1 및 제2 하강 경로는 상기 제6 트랜지스터의 제2 단과 상기 제1 전극 사이에 직렬로 연결되어 있는 제2 인덕터 및 제4 다이오드를 포함하는 플라즈마 표시 장치.
  6. 제1항 내지 제5항 중 어느 한 항에 있어서,
    상기 제1 커패시터와 상기 제2 커패시터의 크기가 동일하고, 상기 제3 커패시터와 상기 제4 커패시터의 크기가 동일한 플라즈마 표시 장치.
  7. 제1항 내지 제5항 중 어느 한 항에 있어서,
    상기 제2 트랜지스터 및 상기 제4 트랜지스터가 턴온되어 상기 제1 전극에 상기 제2 전압과 상기 제3 및 제4 커패시터에 충전되어 있는 전압의 차에 해당되는 제3 전압이 인가된 상태에서,
    상기 제4 트랜지스터가 턴오프되고, 상기 제5 트랜지스터가 턴온되어 상기 복수의 제1 전극의 전압을 증가시킨 후,
    상기 제2 및 제5 트랜지스터가 턴오프되고, 상기 제3 트랜지스터가 턴온되어 상기 복수의 제1 전극의 전압에 상기 제1 전압을 인가시키고,
    상기 제3 트랜지스터가 턴오프되고, 상기 제1 및 제5 트랜지스터가 턴온되어 상기 복수의 제1 전극의 전압을 상기 제3 전압보다 높은 레벨을 가진 제4 전압까지 더 증가시키고,
    상기 제5 트랜지스터가 턴오프되고, 상기 제3 트랜지스터가 턴온되어 상기 복수의 제1 전극에 상기 제1 전압과 상기 제1 및 제2 커패시터에 충전되어 있는 전압의 합에 해당되는 전압이 인가되는 플라즈마 표시 장치.
  8. 제7항에 있어서,
    상기 복수의 제1 전극에 상기 제3 전압이 인가되고, 상기 복수의 제1 전극의 전압이 증가하여 상기 제1 전압이 인가되는 기간동안 상기 제2 트랜지스터가 턴온되어, 상기 제1 및 제2 커패시터에 상기 제1 전압과 상기 제2 전압의 차에 해당되는 전압이 충전되며,
    상기 복수의 제1 전극의 전압이 상기 제1 전압에서 상기 제4 전압까지 증가하는 기간동안 상기 제1 트랜지스터가 턴온되어, 상기 제3 및 제4 커패시터에 상기 제1 전압과 상기 제2 전압의 차에 해당하는 전압이 충전되는 플라즈마 표시 장치.
  9. 제1항 내지 제5항 중 어느 한 항에 있어서,
    상기 제1 트랜지스터 및 상기 제3 트랜지스터가 턴온되어 상기 복수의 제1 전극에 상기 제1 전압과 상기 제1 및 제2 커패시터에 충전되어 있는 전압의 합에 해당되는 제3 전압이 인가된 상태에서,
    상기 제3 트랜지스터가 턴오프되고, 상기 제6 트랜지스터가 턴온되어 상기 복수의 제1 전극의 전압을 감소시킨 후,
    상기 제1 및 제6 트랜지스터가 턴오프되고, 상기 제4 트랜지스터가 턴온되어 상기 복수의 제1 전극의 전압에 상기 제2 전압을 인가시키고,
    상기 제4 트랜지스터가 턴오프되고, 상기 제2 및 제6 트랜지스터가 턴온되어 상기 복수의 제1 전극의 전압을 제4 전압까지 더 감소시키고,
    상기 제4 트랜지스터가 턴온되고, 상기 제6 트랜지스터가 턴오프되어, 상기 복수의 제1 전극에 상기 제2 전압과 상기 제3 및 제4 커패시터에 충전되어 있는 전압의 차에 해당하는 전압이 인가되는 플라즈마 표시 장치.
  10. 제9항에 있어서,
    상기 복수의 제1 전극에 상기 제3 전압이 인가되고, 상기 복수의 제1 전극의 전압이 감소하여 상기 제2 전압이 인가되는 기간동안 상기 제1 트랜지스터가 턴온되어, 상기 제3 및 제4 커패시터에 상기 제1 전압과 상기 제2 전압의 차에 해당되는 전압이 충전되며,
    상기 복수의 제1 전극의 전압이 상기 제2 전압에서 상기 제4 전압까지 감소하는 기간동안 상기 제2 트랜지스터가 턴온되어, 상기 제1 및 제2 커패시터에 상기 제1 전압과 상기 제2 전압의 차에 해당하는 전압이 충전되는 플라즈마 표시 장치.
  11. 제1항 내지 제5항 중 어느 한 항에 있어서,
    상기 제1 전압은 양의 전압이며, 상기 제2 전압은 음의 전압인 플라즈마 표시 장치.
  12. 제1항 내지 제5항 중 어느 한 항에 있어서,
    상기 제1 전압 및 상기 제2 전압은 양의 전압 레벨을 가지는 플라즈마 표시 장치.
  13. 복수의 제1 전극과 복수의 제2 전극을 포함하는 플라즈마 표시 장치를 구동하는 방법에 있어서,
    제1 전압을 공급하는 제1 전원과 제2 전압을 충전하고 있는 제1 및 제2 커패시터를 통하여 상기 복수의 제1 전극에 제3 전압을 인가하는 단계;
    상기 제1 전원과 제1 인덕터를 포함하는 제1 공진 경로를 통해 상기 복수의 제1 전극의 전압을 증가시키는 단계;
    상기 복수의 제1 전극에 상기 제1 전압보다 높은 제4 전압을 공급하는 제2 전원으로부터 상기 제4 전압을 인가하는 단계;
    상기 제2 전원과 상기 제1 인덕터를 포함하는 제2 공진 경로를 통해 상기 복수의 제1 전극의 전압을 더 증가시키는 단계;
    상기 제2 전원과 제5 전압을 충전하고 있는 제3 및 제4 커패시터를 통하여 상기 복수의 제1 전극에 제6 전압을 인가하는 단계;
    상기 제2 전원과 제2 인덕터를 포함하는 제3 공진 경로를 통해 상기 복수의 제1 전극의 전압을 감소시키는 단계;
    상기 복수의 제1 전극에 상기 제1 전원으로부터 상기 제1 전압을 인가하는 단계; 및
    상기 제1 전원과 상기 제2 인덕터를 포함하는 제4 공진 경로를 통해 상기 복 수의 제1 전극의 전압을 더 감소시키는 단계를 포함하는 플라즈마 표시 장치의 구동 방법.
  14. 제13항에 있어서,
    상기 제1 공진 경로는 상기 제1 전원과 상기 제1 인덕터 사이에 연결되어 있는 제1 트랜지스터를 더 포함하며,
    상기 제2 공진 경로는 상기 제2 전원과 상기 제1 인덕터 사이에 연결되어 있는 제2 트랜지스터를 더 포함하며,
    상기 제3 공진 경로는 상기 제2 전원과 상기 제2 인덕터 사이에 연결되어 있는 제3 트랜지스터를 더 포함하며,
    상기 제4 공진 경로는 상기 제1 전원과 상기 제2 인덕터 사이에 연결되어 있는 상기 제4 트랜지스터를 더 포함하는 플라즈마 표시 장치의 구동 방법.
  15. 제14항에 있어서,
    상기 제2 또는 제3 공진 경로를 통하여 상기 복수의 제1 전극의 전압을 증가 또는 감소시키는 단계는, 상기 제2 전원, 제1 및 제2 커패시터, 상기 제1 전원을 포함하는 충전 경로를 통하여 제1 및 제2 커패시터에 상기 제2 전압을 충전하는 단계를 더 포함하는 플라즈마 표시 장치의 구동 방법.
  16. 제15항에 있어서,
    상기 제1 또는 제4 공진 경로를 통하여 상기 복수의 제1 전극의 전압을 증가 또는 감소시키는 단계는, 상기 제2 전원, 제3 및 제4 커패시터, 상기 제1 전원을 포함하는 충전 경로를 통하여 제3 및 제4 커패시터에 상기 제5 전압을 충전하는 단계를 더 포함하는 플라즈마 표시 장치의 구동 방법.
  17. 제13항 내지 제16항 중 어느 한 항에 있어서,
    상기 제1 인덕터와 상기 제2 인덕터는 동일한 인덕터인 플라즈마 표시 장치의 구동 방법.
  18. 제14항에 있어서,
    상기 1 트랜지스터와 상기 제2 트랜지스터는 동일한 트랜지스터인 플라즈마 표시 장치의 구동 방법.
  19. 제14항에 있어서,
    상기 3 트랜지스터와 상기 제4 트랜지스터는 동일한 트랜지스터인 플라즈마 표시 장치의 구동 방법.
  20. 복수의 제1 전극과 복수의 제2 전극을 포함하는 플라즈마 표시 장치를 구동하는 장치에 있어서,
    제1 전압을 공급하는 제1 전원에 제1 단이 연결되어 있는 제1 트랜지스터,
    상기 제1 트랜지스터의 제2단에 제1단이 연결되고, 상기 제1 전압보다 낮은 제2 전압을 공급하는 제2 전원에 제2단이 연결되어 있는 제2 트랜지스터,
    제3 전압을 충전하고 있으며, 제1단이 상기 제1 전원에 연결되어 있는 제1 커패시터,
    제4 전압을 충전하고 있으며, 제1단이 상기 제1 커패시터의 제2단에 연결되고, 제2단이 상기 제1 트랜지스터와 상기 제2 트랜지스터의 접점에 연결되어 있는 제2 커패시터,
    제5 전압을 충전하고 있으며, 제1단이 상기 제1 트랜지스터와 상기 제2 트랜지스터의 접점에 연결되어 있는 제3 커패시터,
    제6 전압을 충전하고 있으며, 제1단이 상기 제3 커패시터의 제2단에 연결되며, 제2단이 상기 제2 전원에 연결되어 있는 제4 커패시터,
    상기 제1 커패시터의 제1단과 상기 복수의 제1 전극 사이에 연결되어 있는 제3 트랜지스터,
    상기 제4 커패시터의 제2단과 상기 복수의 제1 전극 사이에 연결되어 있는 제4 트랜지스터,
    상기 제2 커패시터의 제1단과 상기 복수의 제1 전극 사이에 연결되어 턴온시 상기 복수의 제1 전극의 전압이 증가하도록 동작하는 제5 트랜지스터, 그리고
    상기 제3 커패시터의 제2단과 상기 복수의 제1 전극 사이에 연결되어 턴온시 상기 복수의 제1 전극의 전압이 감소하도록 동작하는 제6 트랜지스터를 포함하고 있는 플라즈마 표시 장치의 구동 장치.
  21. 제20항에 있어서,
    상기 제5 트랜지스터의 제1 단과 상기 제6 트랜지스터의 제1 단의 접점에 제1 단이 연결되어 있는 인덕터를 포함하며,
    상기 제5 트랜지스터의 제1 단과 상기 인덕터의 제1 단 사이에 제1 다이오드가 연결되며,
    상기 제6 트랜지스터의 제1 단과 상기 인덕터의 제1 단 사이에 제2 다이오드가 연결되어 있는 플라즈마 표시 장치의 구동 장치.
  22. 제20항에 있어서,
    상기 제5 트랜지스터의 제1 단과 상기 복수의 제1 전극 사이에 제1 인덕터 및 제1 다이오드가 직렬로 연결되며,
    상기 제6 트랜지스터의 제1 단과 상기 복수의 제1 전극 사이에 제2 인덕터 및 제2 다이오드가 직렬로 연결되어 있는 플라즈마 표시 장치의 구동 장치.
  23. 제20항 내지 제22항 중 어느 한 항에 있어서,
    상기 제2 트랜지스터 및 상기 제4 트랜지스터가 턴온되어 상기 제1 전극에 상기 제2 전압과 상기 제3 및 제4 커패시터에 충전되어 있는 전압의 차에 해당되는 전압이 인가된 상태에서,
    상기 제4 트랜지스터가 턴오프되고, 상기 제5 트랜지스터가 턴온되어 상기 복수의 제1 전극의 전압을 증가시킨 후,
    상기 제2 및 제5 트랜지스터가 턴오프되고, 상기 제3 트랜지스터가 턴온되어 상기 복수의 제1 전극의 전압에 상기 제1 전압을 인가시키고,
    상기 제3 트랜지스터가 턴오프되고, 상기 제1 및 제5 트랜지스터가 턴온되어 상기 복수의 제1 전극의 전압을 더 증가시키고,
    상기 제5 트랜지스터가 턴오프되고, 상기 제3 트랜지스터가 턴온되어 상기 복수의 제1 전극에 상기 제1 전압과 상기 제1 및 제2 커패시터에 충전되어 있는 전압의 합에 해당되는 전압이 인가되는 플라즈마 표시 장치의 구동 장치.
  24. 제20항 내지 제22항 중 어느 한 항에 있어서,
    상기 제1 트랜지스터 및 상기 제3 트랜지스터가 턴온되어 상기 복수의 제1 전극에 상기 제1 전압과 상기 제1 및 제2 커패시터에 충전되어 있는 전압의 합에 해당되는 전압이 인가된 상태에서,
    상기 제3 트랜지스터가 턴오프되고, 상기 제6 트랜지스터가 턴온되어 상기 복수의 제1 전극의 전압을 감소시킨 후,
    상기 제1 및 제6 트랜지스터가 턴오프되고, 상기 제4 트랜지스터가 턴온되어 상기 복수의 제1 전극의 전압에 상기 제2 전압을 인가시키고,
    상기 제4 트랜지스터가 턴오프되고, 상기 제2 및 제6 트랜지스터가 턴온되어 상기 복수의 제1 전극의 전압을 더 감소시키고,
    상기 제4 트랜지스터가 턴온되고, 상기 제6 트랜지스터가 턴오프되어, 상기 복수의 제1 전극에 상기 제2 전압과 상기 제3 및 제4 커패시터에 충전되어 있는 전압의 차에 해당하는 전압이 인가되는 플라즈마 표시 장치의 구동 장치.
  25. 제20항에 있어서,
    상기 제3 전압과 상기 제4 전압의 크기는 동일하고, 상기 제5 전압과상기 제6 전압의 크기가 동일한 플라즈마 표시 장치의 구동 장치.
KR1020050115859A 2005-11-30 2005-11-30 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법 KR100658635B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020050115859A KR100658635B1 (ko) 2005-11-30 2005-11-30 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
US11/601,046 US20070120773A1 (en) 2005-11-30 2006-11-17 Plasma display device, and apparatus and method for driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050115859A KR100658635B1 (ko) 2005-11-30 2005-11-30 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법

Publications (1)

Publication Number Publication Date
KR100658635B1 true KR100658635B1 (ko) 2006-12-15

Family

ID=37733596

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050115859A KR100658635B1 (ko) 2005-11-30 2005-11-30 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법

Country Status (1)

Country Link
KR (1) KR100658635B1 (ko)

Similar Documents

Publication Publication Date Title
KR100649530B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR20080006742A (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100658636B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100658635B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100658634B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100918046B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100670153B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100670154B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100684857B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100852692B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100740112B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
KR100739626B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100739641B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100627422B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100649240B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100649527B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100786872B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR20080006348A (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100805113B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR20080032868A (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100918047B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100778444B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100869794B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100778446B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR20080020825A (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee