KR100739255B1 - 반도체 소자의 금속배선 형성방법 - Google Patents
반도체 소자의 금속배선 형성방법 Download PDFInfo
- Publication number
- KR100739255B1 KR100739255B1 KR1020050043258A KR20050043258A KR100739255B1 KR 100739255 B1 KR100739255 B1 KR 100739255B1 KR 1020050043258 A KR1020050043258 A KR 1020050043258A KR 20050043258 A KR20050043258 A KR 20050043258A KR 100739255 B1 KR100739255 B1 KR 100739255B1
- Authority
- KR
- South Korea
- Prior art keywords
- metal wiring
- film
- forming
- metal
- semiconductor device
- Prior art date
Links
- 229910052751 metal Inorganic materials 0.000 title claims abstract description 103
- 239000002184 metal Substances 0.000 title claims abstract description 103
- 238000000034 method Methods 0.000 title claims abstract description 58
- 239000004065 semiconductor Substances 0.000 title claims abstract description 23
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims abstract description 30
- 229910052802 copper Inorganic materials 0.000 claims abstract description 30
- 239000010949 copper Substances 0.000 claims abstract description 30
- 239000011229 interlayer Substances 0.000 claims abstract description 24
- 239000010410 layer Substances 0.000 claims abstract description 20
- 230000004888 barrier function Effects 0.000 claims abstract description 19
- 239000000758 substrate Substances 0.000 claims abstract description 7
- 238000000059 patterning Methods 0.000 claims abstract description 3
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims description 19
- 229910052721 tungsten Inorganic materials 0.000 claims description 19
- 239000010937 tungsten Substances 0.000 claims description 19
- UMIVXZPTRXBADB-UHFFFAOYSA-N benzocyclobutene Chemical compound C1=CC=C2CCC2=C1 UMIVXZPTRXBADB-UHFFFAOYSA-N 0.000 claims description 11
- 238000005530 etching Methods 0.000 claims description 9
- 150000002500 ions Chemical class 0.000 claims description 9
- 238000009713 electroplating Methods 0.000 claims description 4
- 238000004544 sputter deposition Methods 0.000 claims description 4
- 230000009977 dual effect Effects 0.000 claims description 3
- 230000015572 biosynthetic process Effects 0.000 claims 6
- 239000000463 material Substances 0.000 description 16
- 238000009792 diffusion process Methods 0.000 description 9
- 238000011109 contamination Methods 0.000 description 8
- 238000013508 migration Methods 0.000 description 8
- 230000003647 oxidation Effects 0.000 description 8
- 238000007254 oxidation reaction Methods 0.000 description 8
- 239000003990 capacitor Substances 0.000 description 3
- 230000002159 abnormal effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000001465 metallisation Methods 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 230000036962 time dependent Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76843—Barrier, adhesion or liner layers formed in openings in a dielectric
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/283—Deposition of conductive or insulating materials for electrodes conducting electric current
- H01L21/285—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
- H01L21/28506—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
- H01L21/28512—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
- H01L21/28556—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table by chemical means, e.g. CVD, LPCVD, PECVD, laser CVD
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76807—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76835—Combinations of two or more different dielectric layers having a low dielectric constant
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
본 발명은 반도체 소자의 금속배선 형성방법에 관한 것으로, 본 발명의 사상은 하부금속배선이 형성된 반도체 기판 상에 제1 층간 절연막, 식각 정지막, 제2 층간절연막 및 하드마스크를 순차적으로 형성하고, 상기 하부금속배선이 노출되도록 하기 위해 상기 하드마스크, 제2 층간절연막, 식각 정지막, 제1 층간절연막을 패터닝하여, 비아홀 및 금속배선 트렌치를 형성하는 단계, 상기 비아홀 및 금속배선 트렌치가 형성된 결과물 상에 이온층 및 장벽금속층을 형성하는 단계, 상기 비아홀 및 금속배선 트렌치가 형성된 결과물 상에 구리막을 형성하고, 상기 하드마스크막이 노출될 때까지 평탄화 공정을 수행하여, 금속콘택플러그 및 상부금속배선을 형성하는 단계 및 상기 상부금속배선 상에 금속캡핑막을 형성하는 단계를 포함한다.
금속배선
Description
도 1 내지 도 4는 본 발명에 따른 반도체 소자의 금속배선 형성방법을 설명하기 위한 단면도들이다.
*도면의 주요부분에 대한 부호의 설명*
18, 32: 금속배선 20: 34: 금속캡핑막
16, 30: 확산방지막 14, 28: 하드마스크막
12, 22, 26: 층간 절연막
본 발명은 반도체소자의 제조방법에 관한 것으로, 더욱 상세하게는 반도체 소자의 금속배선 형성방법에 관한 것이다.
일반적으로 다마신(damascene)공정을 통해 형성하는 금속배선에는 텅스텐막 을 주로 사용하였는데, 소자가 점차적으로 고집적화 및 고밀도화됨에 따라 층간 절연막으로 저유전막질을 사용하고, 저항이 작은 구리를 사용한다.
상기 금속배선으로 구리물질을 사용하게 되면, 구리의 산화, 오염 및 확산되는 문제가 발생한다.
따라서 구리배선의 상기 현상들이 발생하게 되면, 금속배선 저항의 증가를 가져오고, 상기 현상들로 인해 발생되는 전자이동(electro- migration) 및 스트레스 이동(stress-migration) 페일을 증가시킬 수 있게 되는 문제점이 있다.
상술한 문제점을 해결하기 위한 본 발명의 목적은 금속배선으로 구리물질을 사용함으로써 발생되는 구리의 산화, 오염 및 확산등의 문제를 해결할 수 있도록 하여, 금속배선 저항의 감소를 가져오고, 상기 현상들로 인해 발생되는 전자이동(electro- migration) 및 스트레스 이동(stress-migration) 페일을 감소시킬 수 있도록 하는 반도체 소자의 금속배선 형성방법을 제공함에 있다.
상술한 목적을 달성하기 위한 본 발명의 사상은 하부금속배선이 형성된 반도체 기판 상에 제1 층간 절연막, 식각 정지막, 제2 층간절연막 및 하드마스크를 순차적으로 형성하고, 상기 하부금속배선이 노출되도록 하기 위해 상기 하드마스크, 제2 층간절연막, 식각 정지막, 제1 층간절연막을 패터닝하여, 비아홀 및 금속배선 트렌치를 형성하는 단계, 상기 비아홀 및 금속배선 트렌치가 형성된 결과물 상에 이온층 및 장벽금속층을 형성하는 단계, 상기 비아홀 및 금속배선 트렌치가 형성된 결과물 상에 구리막을 형성하고, 상기 하드마스크막이 노출될 때까지 평탄화 공정을 수행하여, 금속콘택플러그 및 상부금속배선을 형성하는 단계 및 상기 상부금속배선 상에 금속캡핑막을 형성하는 단계를 포함한다.
상기 제1 또는 제2 층간절연막은 저유전막인 BCB(benzo cyclobutene)막으로 형성된다.
상기 식각정지막 또는 하드마스크는 SiCN막으로 형성된다.
상기 상부금속배선 트렌치 및 비아홀은 듀얼 다마신 공정으로 형성된다.
상기 이온층은 Pd 이온을 가지고 스퍼터링 방식을 통해 형성된다.
상기 하부금속배선상에 금속캡핑막을 형성하는 단계가 더 포함된다.
상기 금속캡핑막은 ALD방식을 통해 텅스텐막으로 형성된다.
상기 구리막은 전기도금법으로 형성된다.
상기 장벽금속층은 ALD방식을 통해 텅스텐막으로 형성된다.
상기 상부금속배선은 중심부가 디싱(dishing)되어 형성된다.
상기 금속캡핑막은 중심부가 디싱(dishing)된 상부금속배선 상에 형성된다.
이하, 첨부 도면을 참조하여 본 발명의 실시 예를 상세히 설명한다. 그러나, 본 발명의 실시예들은 여러 가지 다른 형태로 변형될 수 있지만 본 발명의 범위가 아래에서 상술하는 실시예들로 인해 한정되어지는 것으로 해석되어져서는 안 된다. 본 발명의 실시예들은 당업계에서 평균적인 지식을 가진 자에게 본 발명을 보다 완전하게 설명하기 위해 제공되어지는 것이다. 또한 어떤 막이 다른 막 또는 반도체 기판의 '상'에 있다 또는 접촉하고 있다 라고 기재되는 경우에, 상기 어떤 막은 상기 다른 막 또는 반도체 기판에 직접 접촉하여 존재할 수 있고, 또는 그 사이에 제 3의 막이 개재되어질 수도 있다.
도 1 내지 도 4는 본 발명에 따른 반도체 소자의 금속배선 형성방법을 설명하기 위한 단면도들이다.
도 1을 참조하면, 반도체 기판(10) 상에 제1 층간 절연막인 저유전막(12) 및 제1 하드마스크인 SiCN막(14)을 순차적으로 형성한다. 이어서, 상기 하드마스크(14)상의 소정영역에 하부 금속배선을 정의하는 포토레지스트 패턴을 형성하고, 상기 패턴을 식각 마스크로 하드마스크 및 제1 층간 절연막에 식각공정을 수행하여 트렌치를 형성한다. 이어서, 상기 패턴을 제거한다.
이어서, 상기 결과물의 트렌치 측벽에 Pd이온을 스퍼터링 방식으로 얇게 증착하고, 제1 장벽금속막인 텅스텐막(16)을 형성한다.
상기 텅스텐막(16)은 ALD방식으로 형성한다.
상기 장벽금속막을 텅스텐막으로 형성함으로써, 종래의 장벽금속막으로 사용되는 TaN과 같은 물질의 사용시보다 열적 안정도를 증가시킬 수 있고, 금속배선의 형성물질인 구리물질의 단점으로 지적되는 산화, 오염 및 확산의 문제를 막을 수 있게 된다.
이어서, 상기 장벽금속막(16)이 형성된 트렌치에 구리 시드막(미도시)을 형성하고, 전기 도금(electro plating)법으로 구리막을 형성한다. 이어서, 상기 하드마스크(14)가 노출될 때까지 CMP공정과 같은 평탄화 공정을 수행하여, 상기 형성된 트렌치 내부에만 구리막이 형성됨으로써, 하부금속배선(18)을 형성한다.
상기 CMP 공정시 상기 하드마스크(14)가 소정 두께 제거된다.
이때, 상기 구리막에 CMP 공정을 수행하게 되면, 구리막의 중심부가 디싱(dishing)되는 현상이 발생한다.
도 2를 참조하면, 상기 결과물 상에 제1 금속캡핑막인 텅스텐막(20)을 형성하고, 상기 구리막의 디싱된 부분에만 텡스텐막(20)이 남겨지도록 식각공정을 수행한다.
상기 제1 금속 캡핑막을 텅스텐막으로 형성함으로써, 금속배선의 형성물질인 구리물질의 단점으로 지적되는 산화, 오염 및 확산의 문제를 막을 수 있게 된다.
상기 식각 공정시 상기 하드마스크(14)가 소정 두께 제거된다.
이어서, 상기 결과물 전면에 제1 식각정지막인 SiCN막(22)을 형성한다.
도 3을 참조하면, 상기 SiCN막(22)이 형성된 결과물 상에 제2 층간절연막인 저유전막(24), 제2 식각정지막인 SiCN막(26), 제3 층간절연막인 저유전막(28) 및 하드마스크인 SiCN막(30)을 순차적으로 형성한다.
상기 제2 및 제3 층간절연막으로 저유전막인 BCB(benzo cyclobutene)막을 형성하는 데, 상기 BCB막을 층간절연막으로 형성하게 되면, 금속배선 커패시터값을 감소시킬 수 있게 된다.
이어서, 상기 하드마스크(30)상의 소정영역에 상부금속배선을 정의하는 포토레지스트 패턴을 형성하고, 상기 패턴을 식각마스크로 식각공정을 수행하여, 상부금속배선 트렌치 및 비아홀을 형성한다.
상기 상부금속배선 트렌치 및 비아홀은 듀얼 다마신 공정을 통해 형성한다.
이어서, 상기 패턴을 제거하고, 상기 결과물의 트렌치 및 비아홀 측벽에 스퍼터링 방식으로 Pd 이온층을 얇게 형성하고, 제2 장벽금속막인 텅스텐막(32)을 형성한다.
상기 Pd 이온층(미도시)은 상부에 증착되는 장벽 금속층(32)과의 증착력을 향상시켜 후속 식각공정 중 발생하는 로스를 최소화시킬 수 있도록 하여, 원하는 측벽 두께를 확보하게 할 수 있게 한다.
상기 텅스텐막(32)은 ALD방식으로 형성하는 데, 상기 장벽금속막을 텅스텐막으로 형성함으로써, 종래의 장벽금속막으로 사용되는 TaN과 같은 물질의 사용시보다 열적 안정도를 증가시킬 수 있고, 금속배선의 형성물질인 구리물질의 단점으로 지적되는 산화, 오염 및 확산의 문제를 막을 수 있게 된다.
이어서, 상기 장벽금속막(32)이 형성된 트렌치 및 비아홀에 구리 시드막(미도시)을 형성하고, 전기도금법으로 구리막을 형성한다. 이어서, 상기 하드마스크(30)가 노출될 때까지 CMP 공정과 같은 평탄화 공정을 수행하여, 상기 형성된 트렌치 및 비아홀 내부에만 구리막이 형성됨으로써, 금속콘택플러그 및 상부금속배선(34)을 형성한다.
상기 CMP 공정시 상기 하드마스크(30)가 소정 두께 제거된다.
이때, 상기 구리막에 CMP 공정을 수행하게 되면, 구리막의 중심부가 디싱(dishing)되는 현상이 발생한다.
도 4를 참조하면, 상기 결과물 상에 제2 금속캡핑막인 텅스텐막(36)을 형성하고, 상기 구리막의 디싱된 부분에만 텡스텐막(36)이 남겨지도록 식각공정을 수행한다.
상기 제2 금속캡핑막을 텅스텐막으로 형성함으로써, 금속배선의 형성물질인 구리물질의 단점으로 지적되는 산화, 오염 및 확산의 문제를 막을 수 있게 된다.
이어서, 상기 결과물 전면에 패시베이션막(38)을 형성함으로써 본 공정을 완료한다.
본 발명에 의하면, 상기 장벽금속막 및 금속캡핑막을 텅스텐막으로 형성함으로써, 종래의 장벽금속막으로 사용되는 TaN과 같은 물질의 사용시보다 열적 안정도를 증가시킬 수 있고, 금속배선의 형성물질인 구리물질의 단점으로 지적되는 산화, 오염 및 확산의 문제를 막을 수 있게 된다. 따라서 구리배선의 상기 현상들이 방지됨으로써, 금속배선 저항의 증가를 줄이고, 상기 현상들로 인해 발생되는 전자이동(electro- migration) 및 스트레스 이동(stress-migration) 페일을 감소시킬 수 있게 된다. 이로써, 소자의 우수한 TDDB 특성을 얻게 됨으로써, 누설전류와 같은 비정상적 특성을 줄일 수 있게 되고, RC 딜레이를 줄이는 효과와 함께 고속동작 소자 구현 및 후속 패키지등의 공정 진행에 있어 신뢰성 확보가 용이하게 된다.
또한, 본 발명에 의하면, 상기 층간절연막으로 저유전막인 BCB (benzo cyclobutene)막을 형성함으로써, 금속배선 커패시터값을 감소시킬 수 있게 되어 RC 딜레이를 줄여 전력소비를 줄일 수 있게 된다.
이상에서 살펴본 바와 같이 본 발명에 의하면, 상기 장벽금속막을 텅스텐막으로 형성함으로써, 종래의 장벽 금속막으로 사용되는 TaN과 같은 물질의 사용시보다 열적 안정도를 증가시킬 수 있고, 금속배선의 형성물질인 구리물질의 단점으로 지적되는 산화, 오염 및 확산의 문제를 막을 수 있게 된다. 따라서 구리배선의 상기 현상들이 방지됨으로써, 금속배선 저항의 증가를 줄이고, 상기 현상들로 인해 발생되는 전자이동(electro- migration) 및 스트레스 이동(stress-migration) 페일을 감소시킬 수 있게 된다. 이로써, 소자의 우수한 TDDB(time dependent dielectric breakdown) 특성을 얻게 됨으로써, 누설전류와 같은 비정상적 특성을 줄일 수 있게 되고, RC 딜레이를 줄이는 효과와 함께 고속 동작 소자 구현 및 후속 패키지등의 공정 진행에 있어 신뢰성 확보가 용이하게 되는 효과가 있다.
또한, 본 발명에 의하면, 상기 층간절연막으로 저유전막인 BCB (benzo cyclobutene)막을 형성함으로써, 금속배선 커패시터값을 감소시킬 수 있게 되어 RC 딜레이를 줄여 전력소비를 줄일 수 있게 되는 효과가 있다.
본 발명은 구체적인 실시 예에 대해서만 상세히 설명하였지만 본 발명의 기술적 사상의 범위 내에서 변형이나 변경할 수 있음은 본 발명이 속하는 분야의 당업자에게는 명백한 것이며, 그러한 변형이나 변경은 본 발명의 특허청구범위에 속한다 할 것이다.
Claims (11)
- 하부금속배선이 형성된 반도체 기판 상에 제1 층간 절연막, 식각 정지막, 제2 층간절연막 및 하드마스크를 순차적으로 형성하고, 상기 하부금속배선이 노출되도록 하기 위해 상기 하드마스크, 제2 층간절연막, 식각 정지막, 제1 층간절연막을 패터닝하여, 비아홀 및 금속배선 트렌치를 형성하는 단계;상기 비아홀 및 금속배선 트렌치가 형성된 결과물 상에 이온층 및 장벽금속층을 형성하는 단계;상기 비아홀 및 금속배선 트렌치 내부에만 구리막이 형성되도록 하여, 금속콘택플러그 및 상부금속배선을 형성하는 단계; 및상기 상부금속배선 상에 금속캡핑막을 형성하는 단계를 포함하는 반도체 소자의 금속배선 형성방법.
- 제1 항에 있어서, 상기 제1 또는 제2 층간절연막은저유전막인 BCB(benzo cyclobutene)막으로 형성되는 반도체 소자의 금속배선 형성방법.
- 제1 항에 있어서, 상기 식각 정지막 또는 하드마스크는SiCN막으로 형성되는 반도체 소자의 금속배선 형성방법.
- 제1 항에 있어서, 상기 상부금속배선 트렌치 및 비아홀은듀얼 다마신 공정으로 형성되는 반도체 소자의 금속배선 형성방법.
- 제 1항에 있어서, 상기 이온층은Pd이온을 가지고 스퍼터링 방식을 통해 형성되는 반도체 소자의 금속배선 형성방법.
- 제1 항에 있어서, 상기 하부금속배선상에금속캡핑막을 형성하는 단계가 더 포함되는 반도체 소자의 금속배선 형성방법.
- 제1 항 또는 제6 항에 있어서, 상기 금속캡핑막은ALD방식을 통해 텅스텐막으로 형성되는 반도체 소자의 금속배선 형성방법.
- 제1 항에 있어서, 상기 구리막은전기 도금법으로 형성되는 반도체 소자의 금속배선 형성방법.
- 제1 항에 있어서, 상기 장벽 금속층은ALD방식을 통해 텅스텐막으로 형성되는 반도체 소자의 금속배선 형성방법.
- 제1 항에 있어서, 상기 상부금속배선은중심부가 디싱(dishing)되어 형성되는 반도체 소자의 금속배선 형성방법.
- 제1 항 또는 제10항에 있어서, 상기 금속캡핑막은중심부가 디싱(dishing)된 상기 상부금속배선 상에 형성되는 반도체 소자의 금속배선 형성방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050043258A KR100739255B1 (ko) | 2005-05-23 | 2005-05-23 | 반도체 소자의 금속배선 형성방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050043258A KR100739255B1 (ko) | 2005-05-23 | 2005-05-23 | 반도체 소자의 금속배선 형성방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060120990A KR20060120990A (ko) | 2006-11-28 |
KR100739255B1 true KR100739255B1 (ko) | 2007-07-12 |
Family
ID=37706949
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050043258A KR100739255B1 (ko) | 2005-05-23 | 2005-05-23 | 반도체 소자의 금속배선 형성방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100739255B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101456780B1 (ko) | 2013-01-31 | 2014-10-31 | 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 | 향상된 증착 선택도를 위한 캡핑층 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030050951A (ko) * | 2001-12-20 | 2003-06-25 | 주식회사 하이닉스반도체 | 반도체 소자의 금속배선 형성방법 |
KR20050009616A (ko) * | 2003-07-18 | 2005-01-25 | 매그나칩 반도체 유한회사 | 반도체소자의 금속배선 형성방법 |
-
2005
- 2005-05-23 KR KR1020050043258A patent/KR100739255B1/ko not_active IP Right Cessation
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030050951A (ko) * | 2001-12-20 | 2003-06-25 | 주식회사 하이닉스반도체 | 반도체 소자의 금속배선 형성방법 |
KR20050009616A (ko) * | 2003-07-18 | 2005-01-25 | 매그나칩 반도체 유한회사 | 반도체소자의 금속배선 형성방법 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101456780B1 (ko) | 2013-01-31 | 2014-10-31 | 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 | 향상된 증착 선택도를 위한 캡핑층 |
Also Published As
Publication number | Publication date |
---|---|
KR20060120990A (ko) | 2006-11-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6787460B2 (en) | Methods of forming metal layers in integrated circuit devices using selective deposition on edges of recesses and conductive contacts so formed | |
US10714379B2 (en) | Reducing contact resistance in vias for copper interconnects | |
US9484257B2 (en) | Semiconductor devices and methods of manufacture thereof | |
US10896874B2 (en) | Interconnects separated by a dielectric region formed using removable sacrificial plugs | |
JP2009026989A (ja) | 半導体装置及び半導体装置の製造方法 | |
US7960839B2 (en) | Semiconductor interconnection line and method of forming the same | |
KR100419021B1 (ko) | 반도체소자의 구리 배선 제조방법 | |
KR101107746B1 (ko) | 반도체 소자의 금속배선 형성방법 | |
KR100739255B1 (ko) | 반도체 소자의 금속배선 형성방법 | |
KR100854910B1 (ko) | 반도체 소자의 금속 배선 형성방법 | |
KR20080001905A (ko) | 반도체 소자의 금속 배선 형성방법 | |
US20050170632A1 (en) | Methods of manufacturing multi-level metal lines in semiconductor devices | |
KR100462762B1 (ko) | 반도체 소자의 구리 배선 형성 방법 | |
KR20070002525A (ko) | 반도체 소자의 금속배선 형성방법 | |
KR20070013894A (ko) | 반도체 소자의 금속 배선 형성 방법 | |
KR20100078150A (ko) | 반도체 소자 및 그의 제조 방법 | |
KR20070026962A (ko) | 반도체 소자의 금속 배선 형성 방법 | |
KR100571259B1 (ko) | 반도체 소자의 다마신 패턴 형성방법 | |
KR100784105B1 (ko) | 반도체 소자의 제조 방법 | |
KR100815944B1 (ko) | 반도체 소자에 사용되는 구리 배선층을 형성하는 방법 | |
KR20070055910A (ko) | 이중 다마신 기술을 사용하여 비아콘택 구조체를 형성하는방법 | |
KR20040058944A (ko) | 반도체 소자의 제조 방법 | |
KR20050115169A (ko) | 반도체 소자의 배선 형성방법 | |
KR20070077670A (ko) | 반도체 메모리 소자 제조 방법 및 이에 따라 제조된 반도체소자 | |
KR20030058286A (ko) | 듀얼다마신공정을 이용한 금속배선 형성 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
G170 | Publication of correction | ||
FPAY | Annual fee payment |
Payment date: 20100624 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |