KR100670696B1 - 반도체 소자의 캐패시터 형성방법 - Google Patents

반도체 소자의 캐패시터 형성방법 Download PDF

Info

Publication number
KR100670696B1
KR100670696B1 KR1020000086515A KR20000086515A KR100670696B1 KR 100670696 B1 KR100670696 B1 KR 100670696B1 KR 1020000086515 A KR1020000086515 A KR 1020000086515A KR 20000086515 A KR20000086515 A KR 20000086515A KR 100670696 B1 KR100670696 B1 KR 100670696B1
Authority
KR
South Korea
Prior art keywords
charge storage
conductive film
forming
storage electrode
electrode
Prior art date
Application number
KR1020000086515A
Other languages
English (en)
Other versions
KR20020058410A (ko
Inventor
장헌용
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020000086515A priority Critical patent/KR100670696B1/ko
Publication of KR20020058410A publication Critical patent/KR20020058410A/ko
Application granted granted Critical
Publication of KR100670696B1 publication Critical patent/KR100670696B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/75Electrodes comprising two or more layers, e.g. comprising a barrier layer and a metal layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/82Electrodes with an enlarged surface, e.g. formed by texturisation
    • H01L28/90Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions
    • H01L28/91Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions made by depositing layers, e.g. by depositing alternating conductive and insulating layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Memories (AREA)

Abstract

본 발명은 반도체 제조 기술에 관한 것으로, 특히 반도체 소자 제조 공정 중 캐패시터 형성 공정에 관한 것이며, 캐패시터 구조의 높이를 줄일 수 있는 반도체 소자의 캐패시터 형성방법을 제공하는데 그 목적이 있다. 본 발명의 특징적인 반도체 소자의 캐패시터 형성방법은, 반도체 기판 상에 소정의 도전 구조 및 절연 구조를 구비한 하부층을 형성하는 제1 단계; 상기 하부층의 상기 절연 구조를 선택 식각하여 전하저장 전극 콘택홀을 형성하는 제2 단계; 상기 전하저장 전극 콘택홀 내에 콘택 플러그를 형성하는 제3 단계; 상기 제3 단계를 마친 전체 구조 상부에 희생막을 형성하는 제4 단계; 전하저장 전극 형성 영역 주위의 상기 희생막을 일정 선폭만큼 선택 식각하여 홈을 형성하는 제5 단계; 상기 홈 내에 플레이트 전극용 전도막을 매립하는 제6 단계; 상기 전하저장 전극 형성 영역의 상기 희생막을 제거하는 제7 단계; 상기 노출된 상기 플레이트 전극용 전도막 측벽에 제2 플레이트 전극용 전도막 및 유전체 박막을 형성하는 제8 단계; 및 상기 전하저장 전극 형성 영역에 상기 콘택 플러그와 콘택되는 제1 전하저장 전극용 전도막 및 제2 전하저장 전극용 전도막을 형성하는 제9 단계를 포함하여 이루어진다.
캐패시터, 플레이트 전극, 전하저장 전극, 단차, 높이

Description

반도체 소자의 캐패시터 형성방법{A method for forming capacitor in semiconductor device}
도 1a 내지 도 1e는 본 발명의 일 실시예에 따른 캐패시터 형성 공정도.
도 2는 본 발명에 따른 캐패시터의 레이아웃도.
도 3은 본 발명의 다른 실시예에 따라 형성된 캐패시터의 단면도.
* 도면의 주요 부분에 대한 부호의 설명
14 : 제1 플레이트 전극용 전도막
16 : 제2 플레이트 전극용 전도막
17 : 유전체 박막
18 : 제2 전하저장 전극용 전도막
20 : 제1 전하저장 전극용 전도막
본 발명은 반도체 제조 기술에 관한 것으로, 특히 반도체 소자 제조 공정 중 캐패시터 형성 공정에 관한 것이다.
반도체 메모리 소자의 고집적화에 따라 동일 레이아웃 면적에서 보다 큰 캐패시턴스를 확보하기 위한 노력이 계속되고 있다.
캐패시터의 캐패시턴스는 유전율(ε) 및 전극의 유효 표면적에 비례하고, 전극간 거리에 반비례하기 때문에, 종래에는 주로 캐패시터 하부전극의 표면적을 확보하거나 유전체의 박막화로 전극간 거리를 최소화하는 방향으로 많은 연구가 진행되어 왔다. 그러나, 이 중 유전체의 박막화는 누설전류 증가를 수반하는 문제점이 있으며, 이에 따라 캐패시터 구조를 플라나 스택(Planar stack), 콘케이브(Concave), 실린더(cylinder)와 같은 3차원 구조로 형성하여 캐패시터의 유효 표면적을 증대시키는 방법을 주로 사용하여 왔다.
또한, 이러한 3차원 구조의 캐패시터의 적용과 함께 기존의 유전체 재료인 NO(nitride/oxide) 박막을 Ta205, BST, TaON, TaO 등의 고유전체 박막으로 대체하는 방향으로 개발이 진행되고 있다.
그러나, 기존에 제안된 캐패시터는 유전체 박막의 종류와 관계 없이 하부전극(전하저장 전극)을 먼저 형성하고, 그 상부에 상부전극(플레이트 전극)을 덮는 구조로 형성되기 때문에 캐패시터 구조의 높이가 높은 경향이 있다.
이처럼 캐패시터 구조의 높이가 높으면 셀 영역과 주변회로 영역의 단차가 심화되어 후속 금속 콘택 공정시 마스크 공정을 어렵게 만들고, 층간절연막 식각 타겟을 증가시켜 공정 시간을 증가시키며, 금속 콘택 공정시 매립 특성을 확보하기 어려운 문제점이 있었다.
본 발명은 상기와 같은 종래기술의 문제점을 해결하기 위하여 제안된 것으로, 특히 캐패시터 구조의 높이를 줄일 수 있는 반도체 소자의 캐패시터 형성방법을 제공하는데 그 목적이 있다.
상기의 기술적 과제를 달성하기 위한 본 발명의 특징적인 반도체 소자의 캐패시터 형성방법은, 반도체 기판 상에 소정의 도전 구조 및 절연 구조를 구비한 하부층을 형성하는 제1 단계; 상기 하부층의 상기 절연 구조를 선택 식각하여 전하저장 전극 콘택홀을 형성하는 제2 단계; 상기 전하저장 전극 콘택홀 내에 콘택 플러그를 형성하는 제3 단계; 상기 제3 단계를 마친 전체 구조 상부에 희생막을 형성하는 제4 단계; 전하저장 전극 형성 영역 주위의 상기 희생막을 일정 선폭만큼 선택 식각하여 홈을 형성하는 제5 단계; 상기 홈 내에 플레이트 전극용 전도막을 매립하는 제6 단계; 상기 전하저장 전극 형성 영역의 상기 희생막을 제거하는 제7 단계; 상기 노출된 상기 플레이트 전극용 전도막 측벽에 제2 플레이트 전극용 전도막 및 유전체 박막을 형성하는 제8 단계; 및 상기 전하저장 전극 형성 영역에 상기 콘택 플러그와 콘택되는 제1 전하저장 전극용 전도막 및 제2 전하저장 전극용 전도막을 형성하는 제9 단계를 포함하여 이루어진다.
이하, 본 발명이 속한 기술분야에서 통상의 지식을 가진 자가 본 발명을 보다 용이하게 실시할 수 있도록 하기 위하여 본 발명의 바람직한 실시예를 소개하기로 한다.
첨부된 도면 도 1a 내지 도 1e는 본 발명의 일 실시예에 따른 캐패시터 형성 공정을 도시한 것으로, 이하 이를 참조하여 설명한다.
우선, 도 1a에 도시된 바와 같이 실리콘 기판(10) 상에 소정의 절연 구조 및 도전 구조를 가지는 하부층(11)을 형성한다. 하부층(11)에는 워드라인, 비트라인 및 다수의 층간절연막이 포함되며, 하부전극 콘택 마스크를 사용한 사진 공정 및 층간절연막 식각 공정을 통해 하부전극 콘택홀을 형성한다. 이어서, 전체 구조 상부에 폴리실리콘막을 증착하고, 이를 에치백하여 하부전극 콘택홀 내에 폴리실리콘 플러그(12)를 형성한다.
다음으로, 도 1b에 도시된 바와 같이 전체 구조 상부에 희생산화막(13)을 증착하고, 플레이트 전극 마스크를 사용한 사진 공정 및 희생산화막(13) 식각 공정을 실시한다. 첨부된 도면 도 2는 본 발명에 따른 캐패시터의 레이아웃을 도시한 것으로, 전하저장 전극 콘택(300)에 오버랩 되는 전하저장 전극 영역(200)은 기존과 다르지 않으나, 플레이트 전극 영역(100)이 전하저장 전극 영역(200)을 둘러싸도록 되어 있다.
이어서, 도 1c에 도시된 바와 같이 전체 구조 상부에 제1 플레이트 전극용 전도막(14)을 증착하고, 이를 에치백하여 단위 셀 별로 분리한 다음, 전체 구조 상부에 포토레지스트를 도포하고, 전하저장 전극 마스크(도 2 참조)를 사용한 사진 공정을 통해 포토레지스트 패턴(15)을 형성한 후, 포토레지스트 패턴(15)을 사용하여 노출된 희생산화막(13)을 선택적으로 식각한다.
다음으로, 도 1d에 도시된 바와 같이 포토레지스트 패턴(15)을 제거하고, 전체 구조 상부에 제2 플레이트 전극용 전도막(16) 및 유전체 박막(17)을 증착한 다음, 이들을 에치백하여 제2 플레이트 전극용 전도막(16) 및 유전체 박막(17)이 제1 플레이트 전극용 전도막(16)의 측벽에만 잔류하도록 한다.
계속하여, 도 1e에 도시된 바와 같이 전체 구조 표면을 따라 제1 전하저장 전극용 전도막(20)을 증착하고, 다시 그 상부에 제2 전하저장 전극용 전도막(18)을 증착한 다음, 화학적·기계적 평탄화(CMP) 공정을 통해 제1 플레이트 전극용 전도막(14)이 노출되도록 제2 전하저장 전극용 전도막(18) 및 제1 전하저장 전극용 전도막(20)을 연마하여 단위 셀 별로 분리시키고, 전체 구조 상부에 층간절연막(19)을 증착한다.
상기 실시예에서 제1 및 제2 플레이트 전극용 전도막(14, 16)으로 각각 폴리실리콘막, 금속막 중 어느 하나를 사용하며, 제1 및 제2 전하저장 전극용 전도막(20, 18)으로도 역시 폴리실리콘막, 금속막 중 어느 하나를 사용할 수 있다.
첨부된 도면 도 3은 본 발명의 다른 실시예에 따라 형성된 캐패시터의 단면도로서, 동일 부분에 대해서는 상기 도 1a 내지 도 1e에서 사용된 도면 부호를 사용하였다.
본 발명의 다른 실시예에 따른 캐패시터 형성 공정은 상기 도 1d에 도시된 공정까지 진행한 다음, 전체 구조 표면을 따라 제1 전하저장 전극용 전도막(20) 및 전하저장 전극용 전도막(18)을 차례로 증착하고, CMP 공정을 통해 단위 셀 별로 분리시킨 다음, 전체 구조 상부에 층간절연막(19)을 증착하는 것이다.
한편, 상기 CMP 공정 전에 갭필 물질로 포토레지스트를 도포하고, CMP 공정을 실시할 수 있으며, CMP 공정 실시 후 포토레지스트를 제거한 다음, 층간절연막(19)를 증착할 수 있다.
상기와 같이 본 발명은 플레이트 전극을 전하저장 전극 형성 전에 먼저 형성하고, 전하저장 전극과 플레이트 전극을 수평으로 배치함으로써 기존의 플레이트 전극 두께 만큼 캐패시터 구조의 높이를 줄일 수 있으며, 이로 인하여 셀 영역과 주변회로 영역의 단차 완화는 물론, 후속 공정을 용이하게 진행할 수 있도록 한다.
이상에서 설명한 본 발명은 전술한 실시예 및 첨부된 도면에 의해 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속한 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
전술한 본 발명은 캐패시터 구조의 높이를 감소시키는 효과가 있으며, 이로 인하여 셀 영역과 주변회로 영역의 단차를 완화하고 후속 금속배선 공정을 용이하게 만드는 효과를 기대할 수 있다.

Claims (6)

  1. 반도체 기판 상에 소정의 도전 구조 및 절연 구조를 구비한 하부층을 형성하는 제1 단계;
    상기 하부층의 상기 절연 구조를 선택 식각하여 전하저장 전극 콘택홀을 형성하는 제2 단계;
    상기 전하저장 전극 콘택홀 내에 콘택 플러그를 형성하는 제3 단계;
    상기 제3 단계를 마친 전체 구조 상부에 희생막을 형성하는 제4 단계;
    전하저장 전극 형성 영역 주위의 상기 희생막을 일정 선폭만큼 선택 식각하여 홈을 형성하는 제5 단계;
    상기 홈 내에 플레이트 전극용 전도막을 매립하는 제6 단계;
    상기 전하저장 전극 형성 영역의 상기 희생막을 제거하는 제7 단계;
    상기 노출된 상기 플레이트 전극용 전도막 측벽에 제2 플레이트 전극용 전도막 및 유전체 박막을 형성하는 제8 단계; 및
    상기 전하저장 전극 형성 영역에 상기 콘택 플러그와 콘택되는 제1 전하저장 전극용 전도막 및 제2 전하저장 전극용 전도막을 형성하는 제9 단계
    를 포함하여 이루어진 반도체 소자의 캐패시터 형성방법.
  2. 제1항에 있어서,
    상기 제7 단계 수행 후,
    노출된 상기 플레이트 전극용 전도막 측벽에 보조 전도막을 형성하는 제10 단계를 더 포함하여 이루어진 것을 특징으로 하는 반도체 소자의 캐패시터 형성방법.
  3. 제2항에 있어서,
    상기 제9 단계는,
    상기 제8 단계를 마친 전체 구조 표면을 따라 상기 제1 전하저장 전극용 전도막을 증착하는 제11 단계;
    상기 제11 단계를 마친 전체 구조 상부에 상기 제2 전하저장 전극용 전도막을 증착하는 제12 단계;
    화학적·기계적 평탄화 공정을 실시하여 상기 플레이트 전극용 전도막이 노출되도록 상기 제1 및 제2 전하저장 전극용 전도막을 연마하는 제13 단계를 포함하여 이루어진 것을 특징으로 하는 반도체 소자의 캐패시터 형성방법.
  4. 제2항에 있어서,
    상기 제9 단계는,
    상기 제8 단계를 마친 전체 구조 표면을 따라 상기 제1 및 제2 전하저장 전 극용 전도막을 차례로 증착하는 제11 단계와,
    화학적·기계적 평탄화 공정을 실시하여 상기 플레이트 전극용 전도막이 노출되도록 상기 제1 및 제2 전하저장 전극용 전도막을 연마하는 제13 단계를 포함하여 이루어진 것을 특징으로 하는 반도체 소자의 캐패시터 형성방법.
  5. 제4항에 있어서,
    상기 제9 단계는,
    상기 제8 단계를 마친 전체 구조 표면을 따라 상기 제1 및 제2 전하저장 전극용 전도막을 차례로 증착하는 제11 단계;
    상기 제11 단계를 마친 전체 구조 상부에 포토레지스트를 도포하여 평탄화를 이루는 제12 단계; 및
    화학적·기계적 평탄화 공정을 실시하여 상기 플레이트 전극용 전도막이 노출되도록 상기 포토레지스트 및 상기 제1 및 제2 전하저장 전극용 전도막을 연마하는 제13 단계를 포함하여 이루어진 것을 특징으로 하는 반도체 소자의 캐패시터 형성방법.
  6. 제2항 내지 제5항 중 어느 한 항에 있어서,
    상기 플레이트 전극용 전도막, 상기 보조 전도막, 상기 제1 및 제2 전하저장 전극용 전도막으로 각각 폴리실리콘막 또는 금속막을 사용하는 것을 특징으로하는 반도체 소자의 캐패시터 형성방법.
KR1020000086515A 2000-12-30 2000-12-30 반도체 소자의 캐패시터 형성방법 KR100670696B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000086515A KR100670696B1 (ko) 2000-12-30 2000-12-30 반도체 소자의 캐패시터 형성방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000086515A KR100670696B1 (ko) 2000-12-30 2000-12-30 반도체 소자의 캐패시터 형성방법

Publications (2)

Publication Number Publication Date
KR20020058410A KR20020058410A (ko) 2002-07-12
KR100670696B1 true KR100670696B1 (ko) 2007-01-17

Family

ID=27689508

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000086515A KR100670696B1 (ko) 2000-12-30 2000-12-30 반도체 소자의 캐패시터 형성방법

Country Status (1)

Country Link
KR (1) KR100670696B1 (ko)

Also Published As

Publication number Publication date
KR20020058410A (ko) 2002-07-12

Similar Documents

Publication Publication Date Title
KR20080088987A (ko) 반도체 소자의 절연막 평탄화 방법
KR100670696B1 (ko) 반도체 소자의 캐패시터 형성방법
KR101067859B1 (ko) 반도체 소자의 캐패시터 제조 방법
KR100764336B1 (ko) 반도체소자의 저장전극 및 그 제조방법
KR100670669B1 (ko) 반도체 소자의 캐패시터 형성방법
KR20020058412A (ko) 반도체 소자의 캐패시터 형성방법
WO2023272769A1 (zh) 一种空气间隔制备方法、动态随机存取存储器及电子设备
KR100463242B1 (ko) 반도체 소자의 캐패시터 형성방법
KR100388472B1 (ko) 반도체 소자 제조방법
KR0165459B1 (ko) 게이트전극을 함몰시킨 소자분리막 및 그 제조방법
KR100513364B1 (ko) 반도체소자의 캐패시터 형성방법
KR100390846B1 (ko) 반도체 소자 제조방법
KR20020058413A (ko) 반도체 소자의 캐패시터 형성방법
KR20060000485A (ko) 반도체 캐패시터의 스토리지 노드 전극 형성방법
KR100266010B1 (ko) 캐패시터형성방법
KR100632592B1 (ko) 반도체소자의 캐패시터 제조방법
KR100248806B1 (ko) 반도체 메모리장치 및 그 제조방법
KR100929293B1 (ko) 반도체 소자의 커패시터 제조 방법
KR960013644B1 (ko) 캐패시터 제조방법
KR20010058141A (ko) 반도체 소자의 캐패시터 형성방법
KR100857576B1 (ko) 반도체소자의 스토리지 노드 형성방법
KR100190304B1 (ko) 반도체 메모리소자 제조방법
KR100207457B1 (ko) 반도체 메모리장치의 커패시터 제조방법
KR100637688B1 (ko) 반도체소자의 캐패시터 형성방법
KR20000043568A (ko) 반도체 메모리 소자의 캐패시터 형성방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20101224

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee