KR100581986B1 - 어드레스, 명령 및/또는 데이터 전문의 송신용 장치 및 방법 - Google Patents

어드레스, 명령 및/또는 데이터 전문의 송신용 장치 및 방법 Download PDF

Info

Publication number
KR100581986B1
KR100581986B1 KR1019990022904A KR19990022904A KR100581986B1 KR 100581986 B1 KR100581986 B1 KR 100581986B1 KR 1019990022904 A KR1019990022904 A KR 1019990022904A KR 19990022904 A KR19990022904 A KR 19990022904A KR 100581986 B1 KR100581986 B1 KR 100581986B1
Authority
KR
South Korea
Prior art keywords
address
command
data
control unit
controlled unit
Prior art date
Application number
KR1019990022904A
Other languages
English (en)
Other versions
KR20000006283A (ko
Inventor
한프리에드리흐
쉼프만게르드
메이어볼케르
오힐키르스텐
Original Assignee
코닌클리케 필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 코닌클리케 필립스 일렉트로닉스 엔.브이. filed Critical 코닌클리케 필립스 일렉트로닉스 엔.브이.
Publication of KR20000006283A publication Critical patent/KR20000006283A/ko
Application granted granted Critical
Publication of KR100581986B1 publication Critical patent/KR100581986B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/387Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Small-Scale Networks (AREA)
  • Communication Control (AREA)
  • Selective Calling Equipment (AREA)
  • Information Transfer Systems (AREA)

Abstract

제어 유닛으로부터 (적어도) 하나의 제어된 유닛으로 어드레스, 명령 및/또는 데이터 전문(telegram)을 송신하고, 각 어드레스, 명령 및/또는 데이터 전문에 응답하여 제어된 유닛(유닛들)으로부터 제어 유닛으로, 관련 어드레스, 명령 및/또는 데이터 전문의 정확한 송신을 제어 유닛에 시그널링하는, 각각의 수신 긍정응답(acknowledgment) 신호를 회송하는 장치 및 방법이 설명된다.
제어된 유닛의 버스 송신기 스테이지들을 포함시키지 않고 제한된 양의 데이터가 송신될 수 있도록 이런 유형의 소자 및 방법을 구성하기 위해, 본 발명에 따르면, (적어도) 하나의 제어된 유닛에서, 어드레스, 명령 및/또는 데이터 전문 중 하나에 응답하는 수신 긍정응답 신호는, 어드레스, 명령 및/또는 데이터 전문의 정확한 송신의 경우에도 제어된 유닛의 동작 상태의 선택 가능한 파라미터에만 의존하여 억제되고; 그 경우에 제어 유닛에는 항상 부정확한 송신이 시그널되고, 상기 어드레스, 명령 및/또는 데이터 전문에 응답한 수신 긍정응답 전문에 응답하는 수신 긍정응답 신호의 미도착은 상기 제어된 유닛의 동작 상태의 선택 가능한 파라미터에 관한 정보 신호에 따라 평가된다.
데이터 전문, 수신 긍정응답 신호, 마스터, 슬레이브, 버스 수신기 스테이지

Description

어드레스, 명령 및/또는 데이터 전문의 송신용 장치 및 방법{Arrangement and method for the transmission of address, instruction and/or data telegrams}
도 1은 본 발명을 수행하는 버스 시스템의 블록도.
도 2는 도 1에 도시된 장치의 동작중에 사용되는 어드레스, 명령 및/또는 데이터 전문의 구성을 개략적으로 도시하는 도면.
도 3은 제어 유닛과 제어된 유닛으로 구성되는 본 발명에 따른 장치의 실시예를 도시하는 블록도.
도 4는 본 발명에 따른 장치의 동작의 제 1 예 또는 본 발명에 따른 방법의 제 1 예에 관한 흐름도.
도 5는 이런 유형의 제 2 예에 대한 흐름도.
* 도면의 주요부분에 대한 부호의 설명 *
1 : 제어 유닛 2, 3 : 제어된 유닛
4 : 클록 도선 5 : 데이터 도선
8, 9 : 버스 수신기 스테이지 10. 11 : 기능부
15 : 고전압 생성 스테이지 17 : 평가부
본 발명은 제어 유닛(마스터) 및 적어도 하나의 제어된 유닛(슬레이브)를 포함하며, 제어 유닛으로부터 (적어도 하나의) 제어된 유닛(유닛들)으로 어드레스, 명령 및/또는 데이터 전문을 송신하고, 어드레스, 명령 및/또는 데이터 전문의 각각에 응답하여 제어된 유닛(유닛들)으로부터 제어 유닛으로, 관련 어드레스, 명령 및/또는 데이터 전문의 정확한 송신을 제어 유닛에 시그널링하는, 수신 긍정응답 신호를 회송하는 장치에 관한 것이다.
또한, 본 발명은 제어 유닛으로부터 (적어도) 하나의 제어된 유닛으로 어드레스, 명령 및/또는 데이터 전문을 송신하고, 어드레스, 명령 및/또는 데이터 전문의 각각에 응답하여 제어된 유닛(유닛들)으로부터 제어 유닛으로, 관련 어드레스, 명령 및/또는 데이터 전문의 정확한 송신을 제어 유닛에 시그널링하는, 수신 긍정응답 신호를 회송하는 방법에 관한 것이다.
이런 유형의 장치 및 방법은, 복잡한 전자 통신 장치, 특히 오락용 전자공학에서 데이터의 제어 및 교환에 양호하게 사용되는 제어 및 데이터 버스 시스템과 같은 소위 I2C 버스 시스템에 사용된다. 그런 I2C 버스 시스템은 특히 다른 집적 반도체 회로들에 수용된 회로 부분들을 상호 접속한다. 이렇게 하여 제어 유닛(마스터)은 버스를 통해 데이터 또는 명령을 하나 이상의 제어된 유닛으로 송신할 수 있다. 이 목적을 위해 제어된 유닛은 버스 수신기 스테이지를 필요로 한다.
그러나, 데이터가 제어된 유닛(슬레이브)으로부터 제어 유닛(마스터)으로도 송신되어야 할 경우, 제어된 유닛에는 버스 송신기 스테이지가 또한 제공되어야 한다. 결합된 버스 수신기 스테이지 및 버스 송신기 스테이지(송수신기)는 버스 수신기 스테이지만 제공될 경우에 비해 약 30 내지 40% 더 많은 성분을 필요로 한다. 제어된 유닛이 제한된 정도로만 데이터를 송신할 경우, 관련된 집적 반도체 회로에 이 목적만을 위한 버스 송신기 스테이지를 제공하는 것은, 이와 관련하여 반도체 본체에 보다 큰 표면적이 요구되기 때문에 매우 비경제적일 것이다.
본 발명의 목적은 제어된 유닛내에 버스 송신기 스테이지를 제공하지 않고도 데이터가 제한된 정도로 제어 유닛에 송신될 수 있도록 전술된 유형의 장치 및 방법을 제공하는 것이다.
이 목적은 본 발명에 따라, 전술된 유형의 장치에서, 어드레스, 명령 및 데이터 전문 중 적어도 하나에 응답하는 수신 긍정응답 신호가, 어드레스, 명령 및/또는 데이터 전문의 정확한 송신의 경우에도 제어된 유닛의 동작 상태의 선택 가능한 파라미터에만 의존하여 억제되도록 제어된 유닛 중 적어도 하나를 구성하고, 그 경우에 제어 유닛에는 부정확한 송신이 시그널되고, 제어 유닛이, 상기 어드레스, 명령 및/또는 데이터 전문에 응답하는 상기 수신 긍정응답 신호의 미도착이 수신되어 제어된 유닛의 동작 상태의 선택 가능한 파라미터에 관한 정보 신호로서 처리되는 평가부를 포함하도록 함으로써 달성된다.
또한, 본 발명에 따르면, 전술된 유형의 방법은, (적어도 하나의) 제어된 유닛(유닛들)에서, 어드레스, 명령 및/또는 데이터 전문에 응답하는 수신 긍정응답 신호는, 어드레스, 명령 및/또는 데이터 전문의 정확한 송신의 경우에도, 제어된 유닛의 동작 상태의 선택 가능한 파라미터에만 의존하여 억제되고, 그 경우에 제어 유닛에는 항상 부정확한 송신이 시그널되고, 상기 어드레스, 명령 및/또는 데이터 전문에 응답하는 제어 유닛에서의 수신 긍정응답 신호의 미도착은 제어된 유닛의 동작 상태의 선택 가능한 파라미터에 관한 정보 신호에 따라 평가되는 것을 특징으로 한다.
따라서, 본 발명에 따르면, 제어 유닛에 의해 어드레스된 관련된 제어된 유닛으로부터의 수신 긍정응답 신호는, 어드레스, 명령 및/또는 데이터 전문의 정확한 송신을 승인(acknowledge)하는 데에 사용될 뿐만 아니라, 추가 회로 수단을 사용하지 않고 제어 유닛에 정보를 회송하는 데에 사용된다. 이 목적에 필요한 기능은 제어 유닛과 제어된 유닛(유닛들) 사이의 명령 및/또는 데이터 송신의 시퀀싱을 위해 임의 방식으로 요구되는 제어 유닛 및 제어된 유닛(유닛들)의 성분에 통합된다. 관련된 어드레스된 제어된 유닛에서, 또는 가능하다면 다수의 제어된 유닛에서 동시에, 동작상태의 어떤 소정의 파라미터가 테스트되는 지에 응답하여, 특별한 어드레스, 명령 및/또는 데이터 전문이 제공될 수 있으며, 관련된 수신 긍정응답 신호는 상기 테스트의 결과에 의존하여 회송되거나 회송되지 않는다. 제어된 유닛(유닛들)내에서의 일정 프리셋(preset)을 사용하면, 원칙상 동작 상태의 소정의 파라미터, 예컨대, 공급전압이 주어진 임계에 도달했는 지의 여부가 문의될 수 있다. 그러나, 송신된 어드레스, 명령 및/또는 데이터 전문의 유형에 기초하여, 제어된 유닛(유닛들)의 동작 상태에 대해 테스트될 다수의 파라미터 중에서의 선택이, 제어된 유닛(유닛들)에서 이루어질 수 있다. 예컨대, 상태 레지스터가 문의될 수 있다. 이 문의는 어드레스, 명령 및/또는 데이터 전문내의 암호에 의해 선택되거나 미리 결정된 명령 시퀀스에 따라 해당 파라미터에 대해 연속적으로 수행될 수 있다. 이 목적에 필요한 명령 시퀀스를 실행하기 위해, 제어 유닛은 개별 논리 회로로서 구성될 수 있으며, 양호하게는 어드레스, 명령 및/또는 데이터 전문의 송신을 위해 임의 방식으로 제공되는 시퀀서내에 포함되는 평가부를 포함한다. 수신 긍정응답 신호의 미도착은 상기 평가부에서, 어드레스된 제어된 유닛(유닛들)의 동작 상태의 선택된 파라미터에 관한 정보에 따라 검출된다. 이를 위해, 평가부는 양호하게는 제어 명령을 포함할 수도 있는 명령 시퀀서를 구비함으로써, 검출된 동작 상태가 필요에 따라 적절히 변경될 수 있다.
따라서, 본 발명은, 제어 유닛으로 어드레스, 명령 및/또는 데이터 전문을 송신하기 위한 추가 송신 스테이지(스테이지들)를 제어된 유닛(유닛들)에 제공할 필요 없이, 제어 유닛과 제어된 유닛(유닛들) 사이의 정보 교환의 확장을 가능하게 한다. 따라서, 다수의 회로 요소가 절약된다. 본 발명은 제어된 유닛에서의 개별 송신기 스테이지가 전 용량으로 사용되지 않을 소량의 데이터만의 회송에 특히 효과적이다. 본 발명은 예-아니오 정보 형태의 응답을 갖는 미리 결정된 파라미터의 문의(interrogation)에 특히 유리하게 사용될 수 있다. 본 발명에 따른 장치의 실시예에서, 각각의 제어된 유닛(유닛들)은, 동작 상태의 파라미터 또는 파라미터들을 모니터하고, 모니터된 동작 상태의 파라미터 또는 파라미터들에 의존하여, 선택가능한 어드레스, 명령 및/또는 전문에 응답하는 수신 긍정응답 신호를 억제하는 각자의 모니터링 소자를 구비한다.
이런 유형의 모니터링 소자는, 양호하게는, 모니터될 동작 상태의 파라미터에 관련되는 하나 이상의 상태 레지스터를 포함하고, 관련 파라미터의 순시값에 관한 정보를 저장한다. 특히 인코딩된 어드레스, 명령 및/또는 데이터 전문을 사용함으로써, 파라미터 각각은 그것이 허용 가능한 값을 취하는지의 여부에 대해 특별히 테스트될 수 있다. 허용 가능한 값을 취하지 않을 경우, 양호하게는, 관련 어드레스, 명령 및/또는 데이터 전문의 수신 긍정응답 신호가 억제됨으로써, 제어 유닛은 동작 상태의 어드레스된 파라미터가 허용 가능하게 변경되었다는 구체적인 정보를 수신한다. 필요하다면, 제어 유닛의 평가부는 어드레스, 명령 및/또는 데이터 전문을 초기화함으로써 동작 상태의 구체적인 정정을 수행한다.
전술된 것처럼, 간단한 경우에, 원칙상 제어된 유닛의 동작 상태의 파라미터의 허용 불가능한 값은 모든 입력 어드레스, 명령 및/또는 데이터 전문에 응답하는 수신 긍정응답 신호를 억제할 수도 있다. 이때, 제어 유닛에 의한 개별 문의는 불필요하며, 정상 명령 및/또는 데이터 송신 동안 수신 긍정응답 신호의 미도착에 기초하여, 제어 유닛은 동작 상태가 원하는 상태에서 이탈되었음을 검출한다. 다음에, 제어 유닛의 평가부는 어드레스된 제어된 유닛의 동작 상태의 정정을 위해 적절한 단계를 다시 초기화한다.
제어 유닛과 제어된 유닛 사이에서의 어드레스, 명령 및/또는 데이터 전문의 송신 에러와, 제어된 유닛의 허용 불가능한 동작 상태의 신호를 구별하기 위해, 본 발명의 다른 실시예에서는, 어드레스, 명령 및/또는 데이터 전문에 응답하는 수신 긍정응답 신호의 미도착은, 선택가능한 시퀀스로 제어 유닛에 의한 반복된 송신을 초기화하고, 제어된 유닛의 동작 상태의 선택 가능한 파라미터의 발생에 관한 정보는 대응하는 수신 긍정응답 신호의 반복된 미도착으로부터 추론된다.
어드레스, 명령 및/또는 데이터 전문의 반복된 송신 및, 수신 긍정응답 신호의 관련된 순환적 억제는, 동작 상태에 관한 회송 메시지가 관련되는 것이 실제로 확실히 가정되는 만큼 송신 에러의 확률을 감소시킬 수 있다. 이 결정이 이루어질 원하는 확률은, 선택된 시퀀스에 의해, 특히 동일한 어드레스, 명령 및/또는 데이터 전문의 송신에 대한 반복 회수에 의해 선택될 수 있다. 또한, 선택 가능한 시퀀스는 소정의 주기성을 갖는 소정의 동작 상태의 테스트의 가능성을 포함한다.
어드레스, 명령 및/또는 데이터 전문이 어드레스부 및 명령 또는 데이터부를 구비하고 이들 각 부에 개별 수신 긍정응답 신호가 제공되는 본 발명에 따른 장치의 다른 실시예에서는, 명령 또는 데이터부에 대한 수신 긍정응답 신호만의 억제가 관찰된다. 따라서, 원하는 회신은 단순히 명령 또는 데이터부에 대한 수신 긍정응답 신호에 영향을 주는 것에 의해 수행되며, 어드레스부는 항상 정확한 송신에 대한 테스트만을 받는다. 이것은 또한 각각의 개별 제어된 유닛에 대한 구체적인 문의를 가능하게 한다. 어드레스부가 어드레스될 특별한 레지스터 및 이 레지스터를 통해 특별히 어드레스될 제어된 유닛의 성분부에 관한 어드레스 정보를 또한 포함할 때, 매우 구체적인 문의가 수행될 수 있다.
본 발명에 따른 장치 및 방법의 양호한 응용은, 제어된 유닛(유닛들)의 선택 가능한 동작 상태가 제어된 유닛(유닛들)에 인가된 공급 전압의 소진 후에 발생하는 상태인 것을 특징으로 한다.
제어된 유닛(유닛들)에 대한 공급 전압의 소진은 간단히 검출되어 시그널될 수 있고, 동작 상태 즉, 관련된 제어된 유닛의 조작 상태에 중요한 영향을 준다. 제어된 유닛이 예컨대, 공급전압의 소진의 경우에 적어도 부분적으로 소거되는 메모리를 구비할 때, 공급 전압의 복원 후에 제어되지 않은 불필요한 동작 상태가 발생할 수 있다. 실제로 그런 상태는 제어 유닛에 의해 즉시 인식되므로, 그런 상태는 제어된 유닛의 재개된 초기화에 의해 제거될 수 있다. 본 발명은 추가 회로 수단을 요구하지 않고 이 동작이 간단히 수행될 수 있도록 한다.
본 발명에 따른 장치 및 방법은 양호하게는 전자 통신 장치에 사용된다. 양호한 응용분야는 텔레비전, 비디오 레코더 또는 모니터와 같은 오락용 장치에 관련된다. 예를 들어, 모니터시 편향 제어가 모니터링될 수 있다. 본 발명에 따라 달성되는 회로 요소에 대한 절약은 상기 응용 분야에서 대량생산의 경우에 특히 흥미롭다.
본 발명의 실시예를 도면을 참조하여 구체적으로 설명한다.
I2C 버스와 함께 사용되는 본 발명의 제 1 실시예에 대해, 도 1은 I2C 버스 시스템의 구성 원리를 조악한 블록도 형태로 도시한다. 여기서, 도면부호 1은 도 1에 도시된 것처럼 2개의 제어된 유닛(2,3)(그 이상의 제어된 유닛도 가능하다)에 접속되는 제어 유닛을 도시한다. 제어 유닛(1)을 제어된 유닛(2, 3)에 접속하기 위해 클록 도선(4)이 제공되며, 이 클록 도선을 통해, 제어 유닛(1)으로부터 제어된 유닛(2, 3)으로 전체 I2C 버스 시스템을 동기화하기 위한 시스템 클록이 인가된다. 제어 유닛(1)은, 양호하게는 마이크로프로세서를 포함하며, "마스터"로도 언급된다. 제어된 유닛(2,3)은 I2C 버스 시스템에서 소위 "슬레이브"를 형성한다.
I2C 버스 시스템내의 어드레스, 명령 및/또는 데이터 전문의 정보는, 클록 도선(4)과 대조적으로 신호가 양방향 즉, 제어 유닛(1)으로부터 제어된 유닛(2, 3)으로, 또한 그 반대로 송신될 수 있는 데이터 도선(5)을 통해 송신된다. 이 송신은 클록 도선(4) 상의 시스템 클록에 의해 클록 제어된다.
클록 도선(4) 및 데이터 도선(5)은, 각자의 저항(6, 7)을 통해, 제어 유닛(1) 및 제어된 유닛(2, 3)을 구동하는 공급 전압원의 양의 전극 VCC에 접속된다. 따라서, 클록 도선(4) 및 데이터 도선(5)은 원칙상 양의 전위를 전달하고, 시스템 클록의 개별 펄스 또는 어드레스, 명령 및/또는 데이터 전문의 대응 설정된 비트에 대해 저전위가 될 수 있다. 제어된 유닛(2, 3) 각각은, 관련된 제어된 유닛(2, 3)을 클록 도선(4) 및 데이터 도선(5)에 접속시키는 버스 수신기 스테이지(8, 9)를 포함하며, 버스 수신기 스테이지(8, 9)에서는 제어 유닛(1)으로부터의 어드레스, 명령 및/또는 데이터 전문의 대응하는 데이터 또는 명령으로의 변환 처리가 제어된 유닛(2, 3)의 그 부분의 동작에 대해 발생함으로써, I2C 버스를 사용하는 장치의 (서브-)기능이 수행된다. 제어된 유닛(2, 3)의 이런 부분들은 도 면 부호(10 및 11)가 명시된 기능부로서 도시된다. 그런 기능부는 예컨대 모니터의 수상관(picture tube)에 대한 편향 제어부이다.
제어된 유닛(2, 3)으로부터 제어 유닛(1)으로의 어드레스, 명령 및/또는 데이터 전문의 송신에 있어서, 버스 수신기 스테이지(8, 9)대신, 버스 수신기 스테이지와 버스 송신기 스테이지의 조합을 구비하는 소위 송수신기가 사용될 수 있다. 그러나, 그런 장치는 순수한 버스 수신기 스테이지보다 상당히 더 복잡한데, 특히 I2C 버스의 경우에는 단순한 버스 수신기 스테이지에 비해 회로 요소를 약 30 내지 40% 더 필요로 한다. 회로 요소 수의 이런 증가는 본 발명을 수행함으로써 방지될 수 있다.
도 2는 어드레스, 명령 및/또는 데이터 전문의 시간적 구성예를 도시하며, 여기서, 전문의 다양한 세그먼트는 가로방향에서 우측으로 확장되는 시간축을 따라 블록으로 도시된다. 또한, 이 예에 대해, 도 2는 전문의 개별 세그먼트의 관련 길이를 데이터 다수의 데이터 비트로 도시한다.
도 2에 도시된 유형의 어드레스, 명령 및/또는 데이터 전문은 시작 비트(S)를 시작으로 어드레스될 제어된 유닛을 식별하는 8비트 어드레스(ADR)로 이어진다. 어드레스(ADR)는 수신 긍정응답 신호(A)에 대해 확보되는 시간 간격을 가지고 종료된다. 일반적으로 공지된 I2C 버스 프로토콜에 따라, 제어 유닛(1)은 수신 긍정응답 신호(A)에 관련된 시간 간격동안 송신 모드에서 수신 모드로 스위칭되므로, 데이터 도선(5)상의 전위는 공급 전압원의 양의 전극(VCC)의 전위로 증가된다. 제어 된 유닛이 데이터 도선(5)을 통해 수신 긍정응답 신호를 공급할 때, 제어된 유닛은 데이터 도선(5)을 관련 시간 간격내에서 저전위로 스위칭된다. 이 전위 변화는 제어 유닛에 의한 수신 긍정응답 신호에서와 동일하다. 그러나, 데이터 도선(5)상의 전위가 수신 긍정응답 신호(A)에 제공된 시간 간격 동안 고전위로 유지되면, 제어 유닛은 이런 사실을 적절히 평가되는 수신 긍정응답 신호가 미도착한 것으로 해석한다.
어드레스(ADR)에 대한 수신 긍정응답 신호(A)에 대한 시간 간격 다음에, 어드레스된 제어된 유닛내에서 소정의 명령 또는 데이터 레지스터를 어드레스하는 서브-어드레스(SUBADR)를 포함하는 전문부가 이어진다. 전문에 의해 송신될 명령 또는 데이터는 서브-어드레스(SUBADR)를 통해 명확하게 입력될 수 있다. 본 발명이 사용될 때, 예컨대 상태 레지스터는 이런식으로 문의(interrogation)에 대해 어드레스될 수 있다. 또한, 서브-어드레스(SUBADR)는 수신 긍정응답 신호(A)가 회송될 수 있는 시간 간격에 의해 종료된다.
도 2의 전문(telegram)의 제 3 세그먼트는 데이터 워드(DAT)를 포함하며, 명백히, 명령 레지스터가 서브-어드레스(SUBADR)에 의해 어드레스될 때 이 위치에서는 명령 워드가 송신될 수도 있다. 데이터 워드(또는 명령 워드)(DAT) 다음에는 다시 수신 긍정응답 신호(A)에 대한 시간 간격이 이어짐으로써, 이 경우에 데이터 워드의 정확한 수신이 시그널될 수 있다. 도 2의 전문은 정지 비트(P)에 의해 종료된다.
시작 비트(S), 수신 긍정응답 신호(A) 및, 정지 비트(P)는 각각 시스템 클록의 1 주기의 간격을 갖는 반면, 어드레스(ADR), 서브-어드레스(SUBADR) 및 데이터 워드(DAT)는 각각 8 비트를 포함하여 시스템 클록의 8 주기의 간격을 갖는다. 본 발명에 따르면, 데이터 워드(DAT)의 처리는, 테스트될 어드레스된 제어된 유닛의 동작 상태의 파라미터에 의존하여, 데이터 워드(DAT)에 응답하여, 상기 파라미터에만 의존하여 즉, 그 전문이 정확히 송신되었는지의 여부에 상관없이 수신 긍정응답 신호가 제공되는 식으로 수행된다. 그러나, 양호하게는, 어드레스(ADR) 및 서브-어드레스(SUBADR)에 대한 수신 긍정응답 신호는 여전히 송신이 정확하게 발생되었는지의 여부에만 의존하여 제공된다. 따라서, 본 발명은 소정의 제어된 유닛 내에서 소정의 서브-어드레스로부터의 정보의 구체적인 문의 및 테스트를 가능하게 한다. 수신 긍정응답 신호를 수신하는 제어 유닛의 평가부는, 동작 상태의 관련 파라미터를 테스트하기 위해 존재하거나 존재하지 않는 수신 긍정응답 신호로부터의 정보가 평가되고 그에 응답하여 미리 결정된 기능 시퀀스가 초기화되는 시퀀서를 포함한다.
도 3은 도 1에 도시된 장치의 변형을 나타내는 블록도로서, 이미 설명된 요소에는 동일 도면부호가 표기된다. 간결성을 위해, 이 실시예는 하나의 제어된 유닛(2) 만을 포함하는 것으로 도시된다. 이 실시예에서, 본 발명은 제어된 유닛(2)에 인가된 공급 전압의 소진후에 제어된 유닛(2)에서 발생하는 동작 상태를 모니터하는 데에 사용된다.
예컨대, 제어된 유닛(2)은, 텔레비전 수신기, 모니터 등에서 영상 표시 소자(양호하게는 수상관)를 제어하는 데에 사용되는 집적회로의 형태로 도시된다. 이 회로 장치는 이하 편향 제어 회로로 언급될 것이다. 도 3의 편향 제어 회로(2)는, 버스 수신기 스테이지(8) 및, 양호하게는 수직 및 수평 발진기, 소위 기하부(geometry section) 등을 구비하는 기능부(10)외에, 버스 수신기 스테이지(8)와 기능부(10) 사이에 접속을 형성하고, 명령 및/또는 데이터 레지스터, 버스 수신기 스테이지(8)로부터 기능부(10)로의 명령 및/또는 데이터 흐름을 위한 디지털-아날로그 변환기 및, 가능하다면 그 역방향으로의 정보의 흐름을 위한 아날로그-디지털 변환기를 구비하는 변환부(12)를 포함한다. 변환부(12)는 또한 전체 편향 제어 회로(2)에 대한 보호 기능을 수행하는 보호 소자(13)를 포함한다.
정확한 동작을 위해, 전체 편향 제어 회로(2)는 최소값 이하로 떨어지지 않는 공급전압을 필요로 한다. 그렇지 않으면, 예컨대 변환부(12)의 레지스터가 소거되어 기능부(10)에서는 부정확한 신호 처리가 발생한다. 또한, 그런 부정확한 신호 처리는, 기능부(10)에 인가된 공급 전압이 너무 낮으면, 레지스터의 내용이 정확한 경우에 발생될 수도 있다. 공급 전압의 소진 이후에도 편향 제어 회로(2)의 정확한 동작을 보장하기 위해, 제어 유닛(1)은 공급 전압의 스위치 온, 즉, 동작 상태로의 진입시와 동일한 방식으로 편향 제어 회로(2)를 다시 시동해야 한다. 공급 전압의 소진 후, 편향 제어 회로는 특별한 단계들이 취해지지 않고는 더 이상 동작되어서는 안된다.
동작상태로의 진입시에 또는 공급 전압의 소진후에 정확한 동작 및 복원을 보장하기 위해, 편향 제어 회로(2)의 각 부분에 대해 개별 공급 전압 임계가 제공된다. 이들 공급 전압 임계 중 가장 낮은 것이 버스 수신기 스테이지(8)에 사용되 므로, 이 스테이지는 다른 부분이 동작중일 때 확실히 동작상태에 있을 것이다. 공급 전압이 증가하거나 감소함에 따라, 버스 수신기 스테이지(8)는 편향 제어 회로(2)의 최초의 부분으로서 활성화되거나 마지막 부분으로서 스위치 오프된다.
중앙 공급 전압 임계는 변환부(12)를 위한 것이므로, 예컨대, 편향 제어 회로가 동작상태가 될 때, 변환부(12)에 존재하는 레지스터는 기능부(10)가 동작상태가 되기 전이라도 버스 수신기 스테이지(8)에 의해 로딩될 수 있다. 따라서, 공급 전압이 감소할 경우, 변환부(12)의 요소들은 동작부(10)가 스위치 오프될 때에도 여전히 동작 상태로 유지된다. 기능부(10)의 그런 스위치 오프는 공급 전압이 3개의 공급 전압 임계 중 가장 높은 임계이하로 떨어질 때 발생한다.
특히 변환부(12)의 중앙 공급 전압 임계에 대해 히스테리시스가 제공될 수 있지만, 그 코너의 점은 최하 및 최상 공급 전압 임계에 의해 부여된 한도 내에 위치해야 한다. 그 경우, 공급 전압의 약간의 동요는 변환부(12)의 연속적인 스위칭 온 및 오프를 유발할 수 없다.
도 3의 편향 제어 회로(2)의 버스 수신기 스테이지(8)는, 특히 버스 수신기 스테이지(8)의 동작에 중요한 모든 명령 및/또는 데이터가 클록 도선(4) 및 데이터 도선(5)에 의해 형성된 버스를 통해 기록되는 제어 레지스터(14)를 포함한다.
편향 제어 회로(2)의 변환부(12)의 보호 장치(13)에는 모니터링 입력(X) 및 모니터링 출력(H)이 제공된다. 모니터링 입력(X)은 고전압 생성 스테이지(15)에 접속된다. 이것은 편향 제어 회로(2)가 사용되는 텔레비전 장치 또는 모니터의 영상 표시 소자에 대해, 고전압 생성 스테이지(15)에서 발생된, 가속 전압의 값으로부터 유도되는 측정된 값을 수신한다. 가속 전압이 미리 결정된 한계값을 초과하여 X 선 방출 증가의 위험이 존재할 경우, 모니터링 입력에 인가된 측정된 값을 통해 적절한 신호가 제공된다. 보호 장치(13)를 통해, 편향 제어 회로(2), 특히 그 기능부(10)는 영상 표시 소자가 희미해지도록(blanked) 제어된다. 따라서, 해로운 X 선의 생성이 방지된다.
보호 장치(13)의 모니터링 출력(H)은 버스(4, 5)에 포함되지 않는 접속(16)을 통해 제어 유닛(1)에 접속된다. 제어 유닛은, 제어 유닛(1)에 의해 송신된 어드레스, 명령 및/또는 데이터 전문에 응답하는 수신 긍정응답 신호의 미도착이, 모니터될 동작 상태(또는 그 파라미터)에 관한 정보 신호에 따라 평가되는 평가부(17)를 포함한다. 본 예에서, 제어 유닛(1)의 모니터 출력(H) 상의 신호는 편향 제어 회로(2)의 기능부(10)가 요구되는 것처럼 동작하는지 아니면 편차가 발생하는지를 나타낸다. 도 3의 예에서는, 발생되는 공급 전압의 값 및 모니터링 입력(X)을 통해 공급된 측정된 값에 의존하여, 모니터될 동작 상태에 대해 다른 외부 효과를 갖는 3가지 경우가 발생되는데, 첫 번째 경우에서는 편향 제어 회로(2)가 스위치 오프되고 영상 표시 소자가 영상을 표시하지 않으며, 두 번째 경우에서는 편향 제어 회로(2)가 동작상태가 되지만 영상 표시 소자는 여전히 영상을 표시하지 않으며, 세 번째 경우에서는 편향 제어 회로(2)가 요구되는 것처럼 동작하고 영상 표시 소자도 또한 정상 영상을 표시한다. 외부에서 인식하기 어려운 중간 상태, 예컨대 버스 수신기 스테이지(8)가 편향 제어 회로(2)의 유일한 부분으로서 동작상태가 되거나 또는 버스 수신기 스테이지(8) 및 변환부(12)는 정확하게 동작하지만 기능부(10)가 정확하게 동작하지 않는 상태도 가능하다. 모니터될 동작 상태의 파라미터는 실제로 제공되는 공급 전압의 값과 공급 전압 임계를 비교함으로써 측정된다. 이와 같이, 본 발명에 따른 장치(또한 본 발명에 따른 방법)는 동작 상태에 대한 보다 정확한 분석을 수행할 수 있으며, 필요하다면, 제어 유닛(1)에 그 상태를 복원할 것을 명령할 수 있다. 특히, 본 발명은 고전압 생성 스테이지(15)의 가속 전압이 너무 높아지거나 편향 제어 회로(2)에 인가된 공급 전압이 너무 낮기 때문에 영상 표시 소자가 영상을 표시하지 않는지의 여부를 간단하게 인식할 수 있다.
도 3의 장치의 기능 시퀀스의 간단한 예로서, 공급 전압의 소진 후, 변환부(12)의 레지스터가 소거되고 따라서 기능부(10)가 부적절하게(out of step) 된다고 가정한다. 이 경우, 주어진 명령 및/또는 데이터는, 다음 어드레스, 명령 및/또는 데이터 전문에서 데이터 워드(DAT)에 대한 수신 긍정응답 신호가 원칙상 억제되도록 제어 레지스터(14)에서 설정된다. 상기 전문의 반복된 송신 및 수신 긍정응답 신호의 대응하는 순환적인 억제에 의해, 정보 신호는 관련 동작 상태의 발생을 나타내도록 평가부(17)에서 생성된다. 실제 동작 상태에 관한 정보는 모니터링 출력(H)으로부터 접속(16)을 통한 신호의 문의에 의해 확인될 수 있다. 다음에, 제어 유닛(1)은 버스(4, 5)를 통해 편향 제어 회로(2)의 정상 동작 상태를 복원하는 어드레스, 명령 및/또는 데이터 전문을 송신할 수 있다.
도 4는 도 3에 도시된 장치에 의해 양호하게 실행되는 본 발명의 실시예의 동작 시퀀스에 대한 흐름도를 도시한다. 이 동작 시퀀스는, 예로서 도시되며, 제 어된 유닛(2)의 지정된 동작 상태에 기초한다. 즉, 기능부(10)의 모든 기능은 제어된 유닛(2)에서 정확하게 실행되는 것으로 가정한다. 이것은 도 4의 흐름도에서 "정상동작" 블록(20)에 의해 표현된다. 제어 유닛(1)은 접속(16)을 통해 모니터링 출력(H)으로부터의 신호를 계속 모니터한다. 정상 동작은 신호의 논리 레벨이 낮은 한 계속된다. 따라서, 도면부호(21)를 갖는 모니터링 출력(H)의 문의와 "정상 동작" 블록(20) 사이에는, 문의 블록(21)의 "예" 출력(Y)을 통해 루프가 존재하며, 이 루프는 모니터링 출력(H)으로부터의 신호가 높은 논리 레벨을 취할 때에만 방치된다. 다음에, 문의 블록(21)의 "아니오" 출력(n)을 통해, 신호 처리 단계(22)가 초기화되고, 이 단계 동안 도 2에 대응하는 구성을 갖는 제 1 전문이 송신된다. 제어된 유닛(2), 특히 버스 수신기 스테이지(8)에서는, 전문의 데이터 워드(DAT)에 응답하여, 제어된 유닛(2)의 동작 상태에 의존하여 수신 긍정응답 신호가 회송되거나 회송되지 않는다. 이 수신 긍정응답 신호의 도착은 제어 유닛(1)에서 흐름도의 문의 블록(23)에 의해 테스트된다. 데이터 워드(DAT)에 응답하는 긍정응답 수신 신호의 미도착의 경우에는, "아니오" 출력(n)을 통해 다음 처리 단계가 초기화되고, 이 단계는 기능 블록(24)에 의해 표현된다. 이 블록의 실행은 블록(22)의 실행에 대응한다. 즉, 상기 제 1 전문은 변형되지 않은 형태로 다시 송신된다. 이 블록은, 문의 블록(23)과 같이, 전문의 데이터 워드(DAT)에 응답하는 수신 긍정응답 신호가 테스트되는 문의 블록(25)으로 이어진다. 이 수신 긍정응답 신호가 다시 회송되지 않으면, 제어된 유닛(2)이, 예컨대 공급 전압의 소진으로 인해 상당한 동작상의 교란을 받은 것으로 가정된다. 다음에, 문의 블록(25)의 "아니오" 출력(n)을 통해 기능 블록(26)이 초기화되고, 이 블록은 완전히 새로운 재시작을 실행하거나 제어된 유닛(2)의 초기화를 실행한다. 이를 위해, 공급 전압의 소진의 발생시에, 제어된 유닛(2)은, 공급 전압이 중앙 공급 전압 임계이하로 떨어질 때마다 발생하며 버스 수신기 스테이지(8)만이 동작상태가 되는 소위 예비 모드로 진입할 수도 있다.
데이터 워드(DAT)에 응답하는 수신 긍정응답 신호 이후의 제 1 문의(23) 또는 제 2 문의(25)가 데이터 워드가 존재하는 것으로 인식할 때, 문의 블록(23 또는 25)의 "예" 출력(Y)을 통해 도면부호(27)가 표기된 또하나의 기능 블록으로 진행한다. 제어된 유닛(2), 특히 변환부(12)는, 공급전압이 허용 불가능할 정도로 감소될 경우에만 제 1 전문의 데이터 워드(DAT)에 응답하는 수신 긍정응답 신호가 억제되고, 모니터링 출력(H)으로부터의 신호가 그 원인에 상관없이 기능부(10)의 고장을 나타내도록 구성된다. 수신 긍정응답 신호가 제 1 전문의 송신동안 문의(25) 이후에 더 이상 발생되지 않으면, 충분히 높은 공급전압이 존재했고 현재 계속 존재하는 것으로 가정될 것이므로(그렇지 않으면, 데이터 워드(DAT)에 응답하는 수신 긍정응답 신호는 원칙적으로 억제되었을 것이기 때문이다), 변환부(12)는 정확하게 동작한다. 즉, 이 변환부(12)에는 에러 없는 레지스터 내용이 존재한다. 다음에, 예컨대 변환부(12)에 의한 완전한 재초기화를 요구하지 않고 수평 또는 수직 발진기를 동기화하기 위해 기능부(10)에서의 동작 시퀀스를 정정하는 것으로 충분하다. 이 신호 처리 단계는 "소프트 시동(soft start)"으로도 언급된다.
도 5의 흐름도는 도 4에 도시된 구성의 확장으로서, 앞에서 설명된 기능 블 록들에는 다시 동일 도면부호가 기재된다. 도 4의 구성에서 "소프트 시동" 기능 블록(27) 이후에는, 모니터링 출력(H)상의 신호 다음에 문의 블록(21)으로의 복귀 및 그에 따라 제어된 유닛(2)의 정상 동작(기능 블록(20))동안 계속 실행되는 문의 루프로의 복귀가 발생하는 반면, 도 5에서 기능 블록(27)의 실행 후에는 모니터링 출력(H)으로부터의 신호가 문의 블록(21)에서와 유사하게 테스트되는 또하나의 기능 블록(28)이 실행된다. 복귀는 문의 블록(28)의 "예" 출력(Y)으로부터 정상 동작(20)으로 발생하지만, 제어 유닛(1)의 동작 시퀀스는 문의 블록(28)의 "아니오" 출력(n)을 통해 기능 블록(29)에 도달한다. 제어 유닛(1)과 제어된 유닛(2) 사이의 다음 동작 시퀀스(기능 블록(29)으로 시작함)는 양호하게는 제어된 유닛(2)의 동작 고장의 원인을 분석하는 역할을 한다. 이를 위해, 기능 블록(29)에서는 우선 전술된 제 1 전문이 제어 유닛(1)으로부터 제어된 유닛(2)으로 송신된다. 다음 문의 블록(30) 동안, 제 1 전문의 데이터 워드(DAT)에 응답하는 수신 긍정응답 신호(A)가 다시 테스트된다. 이 수신 긍정응답 신호(A)의 미도착의 경우에, 기능 블록(24)은 문의 블록(30)의 "아니오" 출력(n)을 통해 초기화된다. 그러나, 수신 긍정응답 신호(A)가 도착되었을 경우, 시퀀스는 문의 블록(30)의 "예" 출력(Y)을 통해 기능 블록(31)으로 진행한다.
문의(30)가, 기능 블록(27)의 소프트 시동 이후에 모니터링 출력(H)으로부터의 신호가 높은 논리 레벨을 가지더라도 제 1 전문의 데이터 워드(DAT)에 응답하는 수신 긍정응답 신호(A)가 도착되었음을 나타낼 경우, 제어된 유닛(2)에 대한 공급전압은 정확히 이용되었고 따라서 소프트 시동이 다른 이유 때문에 실패한 것으로 가정된다. 그런 이유를 발견하기 위해, 문의 블록(30)의 "예" 출력(Y)에 이어지는 기능 블록(31)에서, 제어된 유닛(2)에 대한 공급 전압은 의도적으로 스위치 오프된다. 미리 결정된 기간이 경과된 후에, 제어된 유닛(2)에 대한 공급 전압은 다음 기능 블록(32) 동안 적어도 최고의 공급 전압 임계 보다 더 높은 값에 의해 다시 스위치 온된다. 제어된 유닛(2)에 대한 그런 스위치 온 및 오프는, 모니터링 출력(H)이 높은 논리 레벨을 가지고 상기 제 1 전문의 데이터 워드(DAT)에 응답하는 수신 긍정응답 신호(A)가 공급 전압의 정확한 존재를 시그널링하는 동작 상태에 머무르는 유일한 가능성을 형성한다.
기능 블록(32)의 공급 전압의 스위치 온 다음에, 제어된 유닛(2)의 변환부(12)를 다시 동작 준비상태가 되게 하는 기능 블록(33)에서의 명령 및/또는 데이터 송신이 이어진다. 변환부(12)의 초기화는 기능 블록(34)에서의 기능부(10)의 소프트 시동으로 이어진다. 제어된 유닛(2)이 이런 식으로 다시 완전하게 동작상태가 된 후, 문의 블록(35)에서 모니터링 출력(H)으로부터의 신호 레벨이 다시 테스트된다. 이 때, 이 신호의 논리 값이 낮으면, 제어 유닛(1)은 도 5의 흐름도의 기능 블록(36)으로 진입한다. 그러나, 모니터링 출력(H)으로부터의 신호의 논리 레벨이 여전히 높으면, 테스트 블록(35)의 "아니오" 출력(n)을 통해, 흐름도의 제 2 브랜치(branch)로 진행하며, 이 브랜치는, 동작의 내용 및 조합에 대해, 각각 기능 블록(22, 23, 24, 25 및 26)에 직접적으로 대응하는 기능 및 문의 블록(220, 230, 240, 250 및 260)을 포함한다. 블록(220 내지 260)을 포함하는 브랜치는 또한 공급 전압의 존재에 대한 테스트를 수행한다. 이 테스트의 결과가 긍정이면, 기능 블록(27)으로의 점프가 발생하고 또한번의 소프트 시동이 수행된다. 그러나, 테스트가 성공적이지 않으면, 공급전압의 소진이 존재하거나 그런 소진이 존재한다고 가정되며, 기능 블록(26)에서처럼, 기능 블록(260)에서는 이런 사실이 새로운 초기화 즉, 제어된 유닛(2)의 완전한 재시동이 요구되는 것을 의미하는 정보에 따라 평가되며, 이것은 제어된 유닛(2)이 "예비" 모드라는 것을 의미한다.
그러나, 문의블록(35)에 이어서 기능 블록(36)에 도달하면, 제어 유닛(1)은 평가부(17)를 통해, 과전압의 검출을 의미하는 이 정보가 모니터링 입력(X)를 통해 발생하여 모니터링 출력(H)상에 신호를 발생시킴으로써 고전압 생성 스테이지(15)로부터의 가속 전압에 대해 입력된 측정값이 가속전압의 과도한 값을 시그널링했는지를 평가한다. 제어된 유닛(2)에서 이 신호는 다시 기능부(10)의 스위치 오프 및 모니터링 출력(H)을 통한 높은 논리 레벨을 갖는 신호의 출력을 초래한다.
본 발명은, 전술된 공급 전압 소진 검출뿐 아니라, 제어된 유닛(2)에서 제어 유닛(1)으로의 다른 정보의 송신에도 사용될 수 있다. 이를 위해, 특히 도 2의 전문의 데이터 워드(DAT)는 구체적인 방식으로 다른 정보를 문의하기 위해 다른 방식으로 제공될 수 있다. 다음에, 이 데이터 워드(DAT)에 응답하는 반복적으로 억제된 수신 긍정응답 신호(A)는 구체적인 회답(reply)에 따라 평가되지만, 더 이상 송신 에러에 관한 메시지에 따라서는 평가되지 않는다. 이런 유형의 정보 송신은 다른 측정, 예컨대 도 3의 모니터링 출력(H)으로부터의 신호의 모니터링과 관련될 수 있다. 유사하게, 미리 결정된 서브-어드레스(SUBADR)에 응답하는 수신 긍정응답 신호의 억제는 어드레스된 제어된 유닛의 동작 상태에 관한 정보의 송신에 사용될 수 있다. 정보의 이런 획득은 역시 동반되는 측정에 의해 보충될 수 있다.
본 발명은 특히 성공적인 데이터 송신 후에도 수신 긍정응답 신호의 특정한 억제에 의해 버스 시스템을 통해 상태 정보를 회송하기 위해 I2C 버스 수신기 스테이지를 사용한다. 미리 결정된 위치에서 억제된 수신 긍정응답 신호는, 동작 상태의 분석 및/또는 정정을 위해 특정 기능 시퀀스를 초기화하는 식으로 제어 유닛에 의해 평가된다. 이 기능 시퀀스는 특별히 구성된 또다른 어드레스, 명령 및/또는 데이터 전문을 포함할 수도 있으며, 독자적인 수반되는 측정을 포함할 수도 있다. 따라서, 동작 상태에 관한 정보는 I2C 버스 시스템의 제어된 유닛에서 개별 버스 송신기 스테이지를 제공할 필요 없이 획득될 수 있다.
본 발명은 I2C 버스 시스템의 전술된 특성을 갖는 모든 버스 시스템 및 그런 버스 시스템이 사용되는 모든 장치에 사용될 수 있다.
본 발명은, 제어 유닛으로 어드레스, 명령 및/또는 데이터 전문을 송신하기 위한 추가 송신 스테이지(스테이지들)를 제어된 유닛(유닛들)에 제공할 필요 없이, 제어 유닛과 제어된 유닛(유닛들) 사이의 정보 교환의 확장을 가능하게 한다. 따라서, 다수의 회로 요소가 절약된다. 본 발명은 제어된 유닛에서의 개별 송신기 스테이지가 전 용량으로 사용되지 않을 소량의 데이터만의 회송에 특히 효과적이다.

Claims (7)

  1. 제어 유닛(마스터) 및 적어도 하나의 제어된 유닛(슬레이브)을 포함하며, 상기 제어 유닛으로부터 상기 (적어도 하나의) 제어된 유닛(유닛들)으로 어드레스, 명령 및/또는 데이터 전문(telegram)을 송신하고, 상기 어드레스, 명령 및/또는 데이터 전문 각각에 응답하여 상기 제어된 유닛(유닛들)으로부터 상기 제어 유닛으로, 관련된 어드레스, 명령 및/또는 데이터 전문의 정확한 송신을 제어 유닛에 시그널링하는, 수신 긍정응답 신호를 회송하는 장치에 있어서,
    상기 제어된 유닛들 중 적어도 하나는, 상기 어드레스, 명령 및/또는 데이터 전문을 정확히 송신한 경우에도, 상기 제어된 유닛의 동작 상태의 선택 가능한 파라미터에만 의존하여, 상기 어드레스, 명령 및/또는 데이터 전문 중 적어도 하나에 응답하는 수신 긍정응답 신호가 억제되도록 구성되고, 그 경우 상기 제어 유닛에는 항상 부정확한 송신이 시그널되고, 상기 제어 유닛은, 상기 어드레스, 명령 및/또는 데이터 전문에 응답하는 수신 긍정응답 신호의 미도착이 수신되고, 상기 제어된 유닛의 동작 상태의 선택 가능한 파라미터에 관한 정보 신호에 따라 처리되는 평가부를 포함하는 것을 특징으로 하는, 장치.
  2. 제 1 항에 있어서, 각각의 제어된 유닛(유닛들)은, 상기 동작 상태의 파라미터(파라미터들)를 모니터하고, 모니터된 동작 상태의 파라미터(파라미터들)에 의존하여 선택 가능한 어드레스, 명령 및/또는 데이터 전문에 응답하는 수신 긍정응답 신호를 억제하는 각각의 모니터링 소자를 구비하는 것을 특징으로 하는, 장치.
  3. 제 1 항에 있어서, 어드레스, 명령 및/또는 데이터 전문에 응답하는 수신 긍정응답 신호의 미도착의 경우에, 어드레스, 명령 및/또는 데이터 전문은 제어 유닛에 의해 미리 결정된 시퀀스로 다시 송신되고, 상기 제어된 유닛의 동작 상태의 선택 가능한 파라미터의 발생에 관한 정보는 상기 수신 긍정응답 신호의 대응하는 반복된 미도착으로부터 유도되는 것을 특징으로 하는, 장치.
  4. 제 1 항에 있어서, 어드레스, 명령 및/또는 데이터 전문은 어드레스부 및 명령 또는 데이터부를 구비하며, 이들 각 부에는 개별 수신 긍정응답 신호가 제공되며, 명령 또는 데이터부에 대한 수신 긍정응답 신호만이 관찰되는(envisage) 것을 특징으로 하는, 장치.
  5. 제 1 항에 있어서, 상기 제어된 유닛(유닛들)의 선택 가능한 동작 상태는 상기 제어된 유닛(유닛들)에 인가된 공급 전압의 소진 후에 발생되는 상태인 것을 특징으로 하는, 장치.
  6. 제어 유닛으로부터 (적어도) 하나의 제어된 유닛으로 어드레스, 명령 및/또는 데이터 전문을 송신하고, 상기 어드레스, 명령 및/또는 데이터 전문 각각에 응답하여 상기 제어된 유닛(유닛들)으로부터 상기 제어 유닛으로, 관련된 어드레스, 명령 및/또는 데이터 전문의 정확한 송신을 제어 유닛에 시그널링하는, 각각의 수신 긍정응답 신호를 회송하는 방법에 있어서,
    (적어도 하나의) 제어된 유닛(유닛들)에서, 상기 어드레스, 명령 및/또는 데이터 전문의 정확한 송신의 경우에도, 상기 제어된 유닛의 동작 상태의 선택 가능한 파라미터에만 의존하여, 상기 어드레스, 명령 및/또는 데이터 전문 중 하나에 응답하는 수신 긍정응답 신호가 억제되고, 그 경우 상기 제어 유닛에는 항상 부정확한 송신이 시그널되고, 상기 제어 유닛에서 상기 어드레스, 명령 및/또는 데이터 전문에 응답하는 수신 긍정응답 신호의 미도착은 상기 제어된 유닛의 동작 상태의 선택 가능한 파라미터에 관한 정보 신호에 따라 평가되는 것을 특징으로 하는, 방법.
  7. 제 1 항 내지 5 항 중 어느 한 항에 청구된 장치 또는 제 6 항에 청구된 방법을 수행하는 장치를 포함하는 것을 특징으로 하는, 전자 통신 장치.
KR1019990022904A 1998-06-19 1999-06-18 어드레스, 명령 및/또는 데이터 전문의 송신용 장치 및 방법 KR100581986B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19827337A DE19827337A1 (de) 1998-06-19 1998-06-19 Anordnung und Verfahren zum Übertragen von Adreß-, Befehls- und/oder Datentelegrammen
DE19827337.1 1998-06-19

Publications (2)

Publication Number Publication Date
KR20000006283A KR20000006283A (ko) 2000-01-25
KR100581986B1 true KR100581986B1 (ko) 2006-05-23

Family

ID=7871389

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990022904A KR100581986B1 (ko) 1998-06-19 1999-06-18 어드레스, 명령 및/또는 데이터 전문의 송신용 장치 및 방법

Country Status (7)

Country Link
US (1) US6418349B1 (ko)
EP (1) EP0965924B1 (ko)
JP (1) JP4531884B2 (ko)
KR (1) KR100581986B1 (ko)
CN (1) CN1179520C (ko)
DE (2) DE19827337A1 (ko)
TW (1) TW514794B (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2362482A (en) 2000-05-15 2001-11-21 Ridgeway Systems & Software Lt Direct slave addressing to indirect slave addressing
DE10029645B4 (de) 2000-06-15 2005-02-24 Daimlerchrysler Ag Verfahren zur Adressierung von Netzwerkkomponenten
US7073104B1 (en) 2003-03-10 2006-07-04 Advanced Micro Devices, Inc. Method and system for applying testing voltage signal
DE502004006409D1 (de) * 2004-05-10 2008-04-17 Siemens Ag Verfahren zur einkanaligen Übertragung von redundant vorliegenden Daten
DE502005011032D1 (de) * 2005-07-28 2011-04-14 Siemens Ag Verfahren zur Optimierung der Bandbreitenausnutzung bei Bussystemen
US8889779B2 (en) 2010-05-25 2014-11-18 E I Du Pont De Nemours And Company Fluoropolymer non-stick coatings
PL3997580T3 (pl) * 2019-07-11 2023-09-04 Inventio Ag Sposób i sieć danych do przesyłania treści danych, w szczególności w instalacji dźwigowej
WO2023236051A1 (zh) * 2022-06-07 2023-12-14 广东逸动科技有限公司 抢占总线的方法、装置、电子设备、控制系统及存储介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4695839A (en) * 1984-06-08 1987-09-22 U.S. Philips Corporation Slave-type interface circuit operating with a series bus
KR940007655A (ko) * 1992-09-16 1994-04-27 볼프강 자우어 단선식 선로를 구비한 직렬 버스 시스템
JPH08221163A (ja) * 1995-02-16 1996-08-30 Sony Corp 電子機器及びその動作モード制御方法
KR970076257A (ko) * 1996-05-10 1997-12-12 김광호 시리얼 버스 테이터 모니터링 장치 및 그 방법

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB8329510D0 (en) * 1983-11-04 1983-12-07 Inmos Ltd Computer apparatus
JP2610332B2 (ja) * 1989-01-14 1997-05-14 三田工業株式会社 画像形成装置
US5495481A (en) * 1994-09-30 1996-02-27 Apple Computer, Inc. Method and apparatus for accelerating arbitration in a serial bus by detection of acknowledge packets
US5745685A (en) * 1995-12-29 1998-04-28 Mci Communications Corporation Protocol extension in NSPP using an acknowledgment bit
US5925118A (en) * 1996-10-11 1999-07-20 International Business Machines Corporation Methods and architectures for overlapped read and write operations
US5940851A (en) * 1996-11-27 1999-08-17 Monolithic Systems, Inc. Method and apparatus for DRAM refresh using master, slave and self-refresh modes
US6256693B1 (en) * 1999-07-15 2001-07-03 3Com Corporation Master/slave data bus employing undirectional address and data lines and request/acknowledge signaling

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4695839A (en) * 1984-06-08 1987-09-22 U.S. Philips Corporation Slave-type interface circuit operating with a series bus
KR940007655A (ko) * 1992-09-16 1994-04-27 볼프강 자우어 단선식 선로를 구비한 직렬 버스 시스템
JPH08221163A (ja) * 1995-02-16 1996-08-30 Sony Corp 電子機器及びその動作モード制御方法
KR970076257A (ko) * 1996-05-10 1997-12-12 김광호 시리얼 버스 테이터 모니터링 장치 및 그 방법

Also Published As

Publication number Publication date
EP0965924A3 (de) 2002-06-26
TW514794B (en) 2002-12-21
DE19827337A1 (de) 1999-12-23
CN1179520C (zh) 2004-12-08
EP0965924B1 (de) 2004-03-03
JP4531884B2 (ja) 2010-08-25
DE59908688D1 (de) 2004-04-08
JP2000035946A (ja) 2000-02-02
EP0965924A2 (de) 1999-12-22
US6418349B1 (en) 2002-07-09
CN1249592A (zh) 2000-04-05
KR20000006283A (ko) 2000-01-25

Similar Documents

Publication Publication Date Title
US10116542B2 (en) Communication device, communication method, program, and communication system
JP2738106B2 (ja) 多重通信制御装置
US20090157932A1 (en) Iic bus communication system, slave device, and method for controlling iic bus communication
JPH0514960B2 (ko)
KR100581986B1 (ko) 어드레스, 명령 및/또는 데이터 전문의 송신용 장치 및 방법
US11544132B2 (en) Communication apparatus, communication method, program, and communication system
US20070006025A1 (en) Sending device, receiving device, communication control device, communication system, and communication control method
US8804750B2 (en) Field device
JPH0799688A (ja) 多重伝送システム
JP2017187316A (ja) センサ装置
CN112817466A (zh) 触控装置以及其触控笔
US11498497B2 (en) Communication device and control method
US20050066258A1 (en) Error decoding circuit, data bus control method and data bus system
JP2007187406A (ja) 空気調和システム
CN111141966A (zh) 经由单通信线路来检测硬件故障的方法及硬件模组
US20200169430A1 (en) Method for switching off a communication and corresponding communication system
CN117440145A (zh) 信号失锁的处理方法、装置、车辆以及存储介质
EP1249121A1 (en) Device for connection of a device on a telephone line
JP2614926B2 (ja) 電源制御システム
JP2941266B1 (ja) バス通信型エンコーダ装置のエンコーダデータ出力方法
JP2859086B2 (ja) パス監視装置
KR950007938B1 (ko) 선반형 프로그래머블 로직 콘트롤러의 리세트 처리방법
CN115878519A (zh) 一种提高lin总线安全性的方法及系统
JPH11289772A (ja) インバータ装置
JPH06103177A (ja) 受信処理方法および装置ならびにバス監視方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130419

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140421

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee