KR940007655A - 단선식 선로를 구비한 직렬 버스 시스템 - Google Patents

단선식 선로를 구비한 직렬 버스 시스템 Download PDF

Info

Publication number
KR940007655A
KR940007655A KR1019930018505A KR930018505A KR940007655A KR 940007655 A KR940007655 A KR 940007655A KR 1019930018505 A KR1019930018505 A KR 1019930018505A KR 930018505 A KR930018505 A KR 930018505A KR 940007655 A KR940007655 A KR 940007655A
Authority
KR
South Korea
Prior art keywords
transmitter
circuit
processor
voltage level
single wire
Prior art date
Application number
KR1019930018505A
Other languages
English (en)
Inventor
헤벨레 클라우스
Original Assignee
볼프강 자우어
도이취 아이티티 인더스트리스 게젤샤프트 미트 베쉬랭크터 하프퉁
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 볼프강 자우어, 도이취 아이티티 인더스트리스 게젤샤프트 미트 베쉬랭크터 하프퉁 filed Critical 볼프강 자우어
Publication of KR940007655A publication Critical patent/KR940007655A/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/06Arrangements for interconnecting storage elements electrically, e.g. by wiring
    • G11C5/066Means for reducing external access-lines for a semiconductor memory clip, e.g. by multiplexing at least address and data signals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4265Bus transfer protocol, e.g. handshake; Synchronisation on a point to point bus
    • G06F13/4269Bus transfer protocol, e.g. handshake; Synchronisation on a point to point bus using a handshaking protocol, e.g. Centronics connection

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Arrangements For Transmission Of Measured Signals (AREA)
  • Small-Scale Networks (AREA)
  • Communication Control (AREA)
  • Dc Digital Transmission (AREA)

Abstract

본 발명은 단선식 선로 버스 시스템에 의해 전송기(10)를 프로세서(60)에 접속하는 방법 및 회로장치에 관한 것으로 상기 시판되고 있는 프로세서(60)를 이용한 전송기(10)로 부터 데이타를 판독한다. 단선식 선로(95)에 의한 데이타의 전송은 전압레벨(0)에서 단선식 선로(95)를 패쇄하므로써 소정의 펄스수(N)를 획득한 후에 입력회로(10)에 의해 정지되는 펄스 시퀸스를 단선식 선로(95)상에 발생하는 프로세서(60)에 의해 배타적으로 제어된다.

Description

단선식 선로를 구비한 직력 버스 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 일실시예에 다른 전송기 및 입력/출력 포트 및 단선식 선로를 통해 상기 전송기와 연결되는 프로세서의 주요 부회로의 구성을 나타낸 블럭도,
제2도는 제1도의 회로장치의 동작을 설명재주는 신호 타이밍도,
제3도는 데이타 메세지의 전소을 설명해 주는 흐름도.

Claims (9)

  1. 단선식 선로(95)에 의해 전송기(10)를 프로세서(60)에 접속하는 방법에 있어서, 인코터(20)에 의해, 전송기(10)가 인코터(20)에 인가된 입력신호(si)로 부터 펄스 시퀸스로서 단선식 선로(95) 상에 제 1 및 제2의 전압레벨(1. 0)에 의해 전송되는 수를 형성하는 단계와, 전송기(10)가 제2의 전압레벨(0)로 유지된 단선식 선로(95)의 출력단자(12)를 제1의 순간(t1)에서 해제함으로써 메세지(T)를 프로세서 (60)에 전송하려는 자신의 의도를 나타내는 단계와, 인에이블 상태의 단선식 선로(95)가 회로수단(90,91)에 의해 제1의 전압레벨(1)에 견인되는 것을 제2의 순간(t2)으로 부터 프로세서(60)가 검지하여 전송된 펄스들의 수 (N)가 결정되는 수용루틴을 개시하는 단계와, 제2의 순간(t2)에 이어지는 제1의 전압레벨(1)의 구간이 단선식 선로(95)를 제4의 순간(t4)에서 도달되는 제2의 전압레벨(0)에 견인함으로써 제3의 순간(t3)에서 프로세서(60)에 의해 종료되어 제1의 펄스의 전송이 완료 되는 단계와,제5의 순간(t5)으로부터, 전송기(60)가 풀다운 동작을 종료하고 단선식 선로(95)를 해제하여 제6의 순간(t6 또는 t6')까지 전송기(10)의 추력단자(12)가 여전히 인에이블 상태인 경우에 제1의 전압레벨(1)을 취하거나, 요구되는 펄스들의 수(N)가 이미 전송되었기 때문에 출력단자(12)의 인에이블상태가 종료된 경우에 제2의 전압레벨(0)을 취하는 단계와, 제6의 순간(t6',t6)으로부터,프로세서(60)가 단선식 선로(95)의 제2의 또는 제1의 전압레벨(0 또는 1)을 감지하여 이와같은 정보를 메세지의 끝 또는 추가의 펄스로서 각각 데이타 처리 장치(80)에서 확인하는 단계와, 출력단자(12)가 제2의 전압레벨(0)로 유지되는 폐쇄구간(dt)에 의해서 전송기(10)가 메세지의 끝과 새로운 메세지 시작을 분리하는 단계와, 폐쇄구간(dt)의 지속시간은 최소한 단선식 선로(95)의 각 전압 레벨(1,0)의 검지 동작과 풀다운 동작사이에 프로세서(60)에 의해 요구되는 최대 시간인 것을 특징으로 하는 단선식 선로(95)에 의해 전송기(10)를 프로세서(60)에 접속하는 방법.
  2. 제1항에 있어서, 상기 패쇄구간(dt)은 패쇄구간내의 프로세서(60)가 충돌검지회로(35)에 의해 전송기(10)에서 검지된 리세트 펄스(R)로 인해 버스 충돌을 발생하는 경우에 전송기(10)에서 종료되는 것을 특징으로 하는 단선식 회로(95)에 의해 전송기(10)를 프로세서(60)에 접속하는 방법.
  3. 청구범위 제1항의 방법을 수행하기 위해 신호원(15)을 구비하는 전송기(10),프로세서(60),전송기의 출력단자(12)를 프로세서의 입력/출력 포트(68)에 접속하는 단선식 선로(95)및 단선식 선로(95)를 제1의 전압레벨(1)로 견인하는 회로수단 (90,91)을 포함하는 장치에 있어서, 상기 신호원(15)의 출력신호는 인코더(20)에 의해 출력 제어 회로(25)에 인가된 수(N)로 변환되고, 출력 제어 회로(25)와 출력단자(12)에 접속되는 스위치단(26,27)은 출력단자(12)를 고임피던스 상태로 스위칭하거나 저임피던스 경로를 통해 제2의 전압레벨(0)에 접속하며, 상기 출력 제어 회로(25)는 타이머(40)에 접속되고, 또한 센서(30)와 비교기(35)를 통해 출력단자 (12)에 접속되고, 상기 프로세서(60)는 데이타 처리 장치(80)와 센서회로(70)에 결합되고 프로세서 포트(68)를 고 또는 저임피던스 상태, 최소한 저임피던스 상태에서 세팅가능한 두 전압 레벨(1,0) 중 제2의 레벨(0)로 스위칭하는 입력/출력 제어기(75)를 포함하는 것을 특징으로 하는 회로장치.
  4. 제3항에 있어서, 단선식 선로(95)를 제1의 전압레벨(1)에 견인하는 상기 회로수단은 입력/출력 제어기(75)또는 출력 제어 회로(25)에 의해 스위칭되는 능동 스위칭 소자(91)를 포함하는 것을 특징으로 하는 회로장치.
  5. 제3항에 있어서,상기 출력 제어 회로(25)에 접속된 스위치단(26,27)은 스위칭 장치(26)와 출력단자(12)상이에 분리저항(27)을 구비하고, 상기 분리저항(27) 양단의 전압차는 출력이 버스충돌을 표시해주는 비교기(35)에 제공되어 새로운 메세지(T)를 고지할 수 있는 리세트 펄스를 출력 제어단(25)에서 발생하는 것을 특징으로 하는 회로장치.
  6. 제3항에 있어서, 전송기(10)에서 신호원(15)은 작동시에 인코더(20)에 우회전 또는 좌회전 신호를 제공하는 기계적 싱크로인 것을 특징으로 하는 회로장치.
  7. 제6항에 있어서, 상기 싱크로는 상기 인코더(20)에 각각의 축위치를 표시하는 신호를 제공하는 것을 특징으로 하는 회로장치.
  8. 제3항에 있어서, 전송기(10)는 적어도 부분적으로는 반도체 접직회로로서 작용하는 것을 특징으로 하는 회로장치.
  9. 제8항에 있어서, 상기 반도체 집적 회로는 신호원(15)으로서 하나 이상의 모놀리식 집적 센서를 포함하는 것을 특징으로 하는 회로장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930018505A 1992-09-16 1993-09-15 단선식 선로를 구비한 직렬 버스 시스템 KR940007655A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DEP4230913.1 1992-09-16
DE4230913A DE4230913C2 (de) 1992-09-16 1992-09-16 Verfahren und Schaltungsanordnung für ein serielles Bus-System mit einer Eindrahtverbindung

Publications (1)

Publication Number Publication Date
KR940007655A true KR940007655A (ko) 1994-04-27

Family

ID=6468046

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930018505A KR940007655A (ko) 1992-09-16 1993-09-15 단선식 선로를 구비한 직렬 버스 시스템

Country Status (5)

Country Link
US (1) US5412644A (ko)
EP (1) EP0588274B1 (ko)
JP (1) JP3256352B2 (ko)
KR (1) KR940007655A (ko)
DE (2) DE4230913C2 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100581986B1 (ko) * 1998-06-19 2006-05-23 코닌클리케 필립스 일렉트로닉스 엔.브이. 어드레스, 명령 및/또는 데이터 전문의 송신용 장치 및 방법

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5210846B1 (en) * 1989-05-15 1999-06-29 Dallas Semiconductor One-wire bus architecture
JP3602166B2 (ja) * 1994-09-13 2004-12-15 三菱電機株式会社 センサ装置
US5826068A (en) * 1994-11-09 1998-10-20 Adaptec, Inc. Integrated circuit with a serial port having only one pin
JP3705305B2 (ja) * 1996-05-16 2005-10-12 カシオ計算機株式会社 音声記憶再生装置
KR100198669B1 (ko) * 1996-10-24 1999-06-15 구본준 직렬 인터페이스장치 및 인터페이스 방법
US6418352B1 (en) * 1997-12-12 2002-07-09 Brooks Automation Gmbh Integrated material management module
SE516285C2 (sv) * 1999-01-27 2001-12-10 Ericsson Telefon Ab L M Ett förfarande som möjliggör kommunikation mellan en elektronisk anordning och ett batteri, en apparat som innefattar en elektronisk anordning och ett batteri, samt ett batteri som möjliggör kommunikation
US6625163B1 (en) * 1999-04-21 2003-09-23 Nortel Networks Ltd. Collision detection on a differential bus
JP3777884B2 (ja) * 1999-07-23 2006-05-24 セイコーエプソン株式会社 表示用ドライバic及びそれを用いた電子機器
US7127631B2 (en) 2002-03-28 2006-10-24 Advanced Analogic Technologies, Inc. Single wire serial interface utilizing count of encoded clock pulses with reset
AU2003225172A1 (en) * 2002-05-08 2003-11-11 Semtech Corporation Single-wire communication bus for miniature low-power systems
US7741960B1 (en) 2008-03-26 2010-06-22 Active Technology II, LLC Vehicle communication method and apparatus
US7315585B2 (en) * 2004-02-11 2008-01-01 Micrel, Inc. Clock-less serial data interface using a single pin
ATE458852T1 (de) * 2004-11-10 2010-03-15 Koninkl Philips Electronics Nv Verfahren und vorrichtung zur durchführung einer datenübertragung in zwei richtungen mit einem einzeldraht
DE102005014133B3 (de) * 2005-03-29 2006-06-14 Bernhard Engl Integrierte Schaltung mit Mischsignal-Eindrahtschnittstelle und Verfahren zu ihrem Betrieb
US20060271321A1 (en) * 2005-05-24 2006-11-30 Visteon Global Technologies, Inc. Initiating calibration mode of electronic control module
US7826525B2 (en) * 2007-02-16 2010-11-02 Illinois Tool Works, Inc. Pulse-based communication for devices connected to a bus
US8677145B2 (en) 2009-02-27 2014-03-18 Atmel Corporation Single pin communication mechanism
DE102009013289A1 (de) * 2009-03-14 2010-09-16 Abb Ag Master/Slave-System mit mindestens zwei Bewegungsmelder-Einheiten und Verfahren zum Betrieb eines solchen Master/Slave-Systems
DE102011003729A1 (de) 2010-02-08 2011-08-11 Robert Bosch GmbH, 70469 Neuartige Schaltung und Methode zur Kommunikation über eine einzelne Leitung
CN102468901A (zh) * 2010-11-02 2012-05-23 凹凸电子(武汉)有限公司 数据传输方法
US10599601B1 (en) 2019-01-16 2020-03-24 Qorvo Us, Inc. Single-wire bus (SuBUS) slave circuit and related apparatus
US11119958B2 (en) 2019-04-18 2021-09-14 Qorvo Us, Inc. Hybrid bus apparatus
US11226924B2 (en) * 2019-04-24 2022-01-18 Qorvo Us, Inc. Single-wire bus apparatus supporting slave-initiated operation in a master circuit
JP7346940B2 (ja) * 2019-06-28 2023-09-20 ブラザー工業株式会社 切断装置、及び印刷装置
US10983942B1 (en) 2019-12-11 2021-04-20 Qorvo Us, Inc. Multi-master hybrid bus apparatus
US11409677B2 (en) 2020-11-11 2022-08-09 Qorvo Us, Inc. Bus slave circuit and related single-wire bus apparatus
US11489695B2 (en) 2020-11-24 2022-11-01 Qorvo Us, Inc. Full-duplex communications over a single-wire bus
US12092689B2 (en) 2021-12-08 2024-09-17 Qorvo Us, Inc. Scan test in a single-wire bus circuit
US11706048B1 (en) 2021-12-16 2023-07-18 Qorvo Us, Inc. Multi-protocol bus circuit

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2430139A (en) * 1944-01-08 1947-11-04 Rca Corp Pulse number modulation system
CH510961A (de) * 1970-02-09 1971-07-31 Siemens Ag Verfahren zum Übertragen einer Vielzahl von binären Nachrichten über einen transparenten Kanal
GB1416456A (en) * 1971-12-07 1975-12-03 Matsushita Electric Ind Co Ltd Signal processing arrangements
JPS6295654A (ja) * 1985-10-21 1987-05-02 Nec Corp 非同期デ−タ伝送方式
US4677308A (en) * 1986-12-22 1987-06-30 Chrysler Motors Corporation Switch status monitoring system, single wire bus, smart sensor arrangement therefor
EP0489944B1 (de) * 1990-12-08 1995-09-20 Deutsche ITT Industries GmbH Master-Slave-Datenübertragungsverfahren mit flexiblem Eindraht-Bus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100581986B1 (ko) * 1998-06-19 2006-05-23 코닌클리케 필립스 일렉트로닉스 엔.브이. 어드레스, 명령 및/또는 데이터 전문의 송신용 장치 및 방법

Also Published As

Publication number Publication date
EP0588274B1 (de) 1997-12-17
DE4230913A1 (de) 1994-03-24
DE4230913C2 (de) 1994-09-15
JPH06197117A (ja) 1994-07-15
EP0588274A1 (de) 1994-03-23
DE59307846D1 (de) 1998-01-29
US5412644A (en) 1995-05-02
JP3256352B2 (ja) 2002-02-12

Similar Documents

Publication Publication Date Title
KR940007655A (ko) 단선식 선로를 구비한 직렬 버스 시스템
US6208924B1 (en) Bus system for data transfer
US4155075A (en) Remote control system for selective load switching, specifically for automotive vehicles
US4495497A (en) Circuit arrangement for controlled interconnection of signal sources and signal destinations
US5878094A (en) Noise detection and delay receiver system
US5272558A (en) Two level fiber optic communication from three-value electronic signal source
JP2752912B2 (ja) バースト信号検出回路
US5469476A (en) Circuit and method for filtering voltage spikes
KR100793451B1 (ko) 네트워크 및 스타 노드
US4070545A (en) Multidirectional repeater
SU1529427A1 (ru) Устройство дл временного разделени двух импульсных сигналов
KR960025095A (ko) 오디오 비디오 시스템의 공동 통신장치
JPH0758800A (ja) 同期または非同期の自動通信切り替え装置
JPH05299987A (ja) 自動識別レベル制御装置
JPS58215837A (ja) 光受信回路
SU1406780A1 (ru) N-канальное устройство дл мажоритарного выбора асинхронных сигналов
SU1411953A1 (ru) Селектор импульсов по длительности
JPH038139B2 (ko)
JP3230308B2 (ja) リング型lan
KR0161698B1 (ko) 유니트 버스를 이용한 데이터 송수신 방법 및 장치
JP2502406Y2 (ja) ラインエラ―計数装置
SU999160A1 (ru) Коммутатор исполнительного тиристорного усилител
SU476700A2 (ru) Устройство защиты от ложного старта
JPH07162463A (ja) シリアル伝送路用中継器
SU585098A1 (ru) Приемник дл локомотивной сигнализации

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid