KR0161698B1 - 유니트 버스를 이용한 데이터 송수신 방법 및 장치 - Google Patents

유니트 버스를 이용한 데이터 송수신 방법 및 장치 Download PDF

Info

Publication number
KR0161698B1
KR0161698B1 KR1019920011842A KR920011842A KR0161698B1 KR 0161698 B1 KR0161698 B1 KR 0161698B1 KR 1019920011842 A KR1019920011842 A KR 1019920011842A KR 920011842 A KR920011842 A KR 920011842A KR 0161698 B1 KR0161698 B1 KR 0161698B1
Authority
KR
South Korea
Prior art keywords
data
transmission line
transmission
signal
reception
Prior art date
Application number
KR1019920011842A
Other languages
English (en)
Other versions
KR940002713A (ko
Inventor
김인수
Original Assignee
강진구
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강진구, 삼성전자주식회사 filed Critical 강진구
Priority to KR1019920011842A priority Critical patent/KR0161698B1/ko
Publication of KR940002713A publication Critical patent/KR940002713A/ko
Application granted granted Critical
Publication of KR0161698B1 publication Critical patent/KR0161698B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Small-Scale Networks (AREA)

Abstract

직렬 데이터를 송수신하는 방법 및 그 장치에 관한것으로, 특히 단일의 선로를 이용하여 데이터를 송수신하는 방법 및 그장치에 관한것이다.
상기의 직렬 데이터 송수신 장치는 전원 전압의 레벨 상태를 가지는 단일의 데이터 전송선로(40)와, 자기의 고유 어드레스를 가지고 있으며, 목적지를 나타내는 어드레스와 전송할 데이터를 포맷팅하여 상기 전송선로(40)로 출력하고, 상기 전송선로(40)로부터 수신되는 포맷팅 데이터에 미리 예정된 제1신호가 포함시 이에 응답하여 예정된 제2신호를 수신하며, 상기 제2예정신호가 자기의 고유 어드레스와 일치시에 상기 전송선로(40)로 수신되는 데이터를 수신처리 하는 데이터 송수신 장치가 상기 전송선로(40)에 적어도 하나 이상 병렬 접속 구성되어 상기 데이터 송수신 장치들 상호간의 데이터 전송을 상기 전송선로(40)를 통해 실행하도록 구성되어 있다.
상기와 같은 구성에 의해 데이터 송수신 장치간 직렬 데이터를 송수신함으로써 단일 전송라인으로 직렬 데이터의 송수신 할수 있어 데이터 송수신 장치의 집적화를 용이하게 할 수 있다.

Description

유니트 버스를 이용한 데이터 송수신 방법 및 장치
제1도는 종래의 I2C버스의 직렬 데이터 송수신 포맷.
제2도는 종래의 IM버스의 직렬 데이터 송수신 포맷.
제3도는 본 발명에 따른 직렬데이터 송수신 장치의 구성도.
제4도는 본 발명에 따른 직렬데이터 송수신 포맷.
제5도는 본 발명에 따른 유니트 버스의 데이터 입출력장치의 상세구성도.
제6도는 본 발명에 따른 데이터 수신제어 흐름도.
제7도는 본 발명에 따른 데이터 송신흐름도이다.
본 발명은 직렬 데이터를 송수신하는 방법 및 그 장치에 관한 것으로, 특히 단일의 선로를 이용하여 데이터를 송수신하는 방법 및 그장치에 관한 것이다.
현재 범용적으로 사용되는 직렬데이터 송수신 방법은 RS-232C, I2C(Inter Integrated Circuit), IM(Inter Metal) 등을 이용하여 데이터 송수신 장치 상호간에 직렬데이터를 수수하였다.
그러나 상기와 같은 직렬데이터 송수신 방식은 데이터를 송수신하기 위한 버스가 최소한 두개 이상의 선로(Wire)로 구성되어 있다. 따라서, 상기와 같은 종래의 직렬데이터 송수신 방식은 두개 이상의 선로를 이용하여 데이터 송수신장치 상호간의 데이터를 주고 받음으로써 데이터 송수신용회로를 집적화하여 하나의 칩내부에 설계시에는 배선관계의 문제로 상당한 문제를 초래하게 된다.
제1도는 종래의 I2C버스의 데이터 송수신 포맷을 도시한 것으로, (a)도는 직렬 데이터(SD)이고, (b)도는 직렬 클럭(SC)이다.
상기와 같은 I2C버스(Inter Integrated Circuit Bus)는 칩내부의 데이터 통신버스로서, 데이터 라인과 클럭 라인의 두라인을 이용하여 데이터를 전송하도록 되어있다.
상기와 같은 I2C버스에 있어서의 데이터 전송은 항상 2비트의 시작조건(Start condition) 비트(STR1)(STR2)의 전송이 선행하고 어드레스와 데이터를 전송한 뒤 1비트의 스탑조건(Stop condition) 비트(ST0)를 전송하는 것으로서 한번의 데이터 전송을 종료한다.
이때 데이터의 전송은 데이터 라인(SD)에 시작조건을 세팅한 후 송출하고자하는 데이터의 로직(논리 하이 혹은 로우의 상태)를 송출함과 동시에 클럭라인(SC)에 클럭을 발생시켜 데이터를 전송한다.
그러나 상기와 같은 I2C버스의 데이터 전송 방식은 직렬데이터를 전송하기 위해 두개의 라인, 예를 들면 데이터 라인(SD)와 클럭라인(SC)이 필요로 함으로서 하나의 칩내부에 여러개의 송수신회로를 집적화시키는 경우 칩내부의 배선관계가 복잡하여 집적도가 떨어지는 문제가 있어왔다.
제2도는 종래의 IM버스의 직렬 데이터 송수신 포맷을 도시한 것으로서,
(a)도는 데이터의 출력을 나타내는 식별신호(Identfication signal)(Ident)이며, (b)는 데이터의 전송을 위한 데이터 전송 클럭이며, (c)는 전송될 데이터이다.
상기 제2도와 같은 IM방식의 직렬데이터 전송은 식별신호라인(Ident), 클럭라인(Clock), 데이터라인(Data)등의 3개의 라인을 이용하여 전송한다.
상기 제2도와 같은 데이터 포맷으로 직렬데이터를 송수신하는 방법은 제1도에서 설명한 I2C버스 구조의 데이터 전송방식과 동일하나 시작조건과 스탑조건 신호를 따로 전송하지 아니하고, 식별(이덴트) 펄스로 대신하여 데이터 전송을 대신한다. 예를 들면, 전송할 데이터의 길이 만큼 식별펄스를 출력한 후 데이터와 클럭을 전송하여 최하위 비트부터 전송한다.
그러나 상기 제3도와 같은 IM버스방식은 데이터를 전송하기 위해 적어도 3개의 전송라인을 이용함으로써 다수의 송수신회로를 하나의 회로에 집적화시에 칩을 설계시 배선의 관계, 패턴설계시의 관계로 인하여 상당한 애로가 있게 된다.
따라서 상기 제1도와 제2도와 같은 데이터 전송 방식은 다수의 송수신 회로를 하나의 칩에 집적화시 집적도를 떨어뜨림으로써 ASIC화하기가 매우 곤란할 뿐만 아니라 적어도 하나 이상의 선로에 신호를 송출함으로서 회로 역시 매우 복잡한 문제를 초래하여 왔다.
따라서 본 발명의 목적은 단일의 선로를 이용하여 직렬 데이터를 송수신할 수 있는 데이터 송수신 장치를 제공함에 있다.
본 발명에 다른 목적은 단일의 선로를 이용하여 하나의 데이터 송수신 장치와 다수의 데이터 송수신 장치간에 직렬 데이터를 송수신할 수 있는 데이터 송수신 장치를 제공함에 있다.
본 발명의 또다른 목적은 단일의 선로를 이용하여 직렬 데이터를 송수신할 수 있는 데이터 송수신 방법을 제공함에 있다.
본 발명의 또다른 목적은 단일의 선로를 이용하여 직렬 데이터를 송수신할 수 있는 데이터 입출력장치를 제공함에 있다.
본 발명의 또다른 목적은 단일의 선로를 이용하여 직렬 데이터를 송수신 할 수 있는 직렬 데이터 송수신 포맷을 제공함에 있다.
이하 본 발명을 첨부한 도면을 참조하여 상세히 설명한다.
제3도는 본 발명에 따른 유니트 버스 직렬 데이터 송수신 장치의 회로도로서,
단일의 데이터 전송선로(40)와,
자기의 고유 어드레스를 가지고 있으며, 목적지를 나타내는 어드레스와 전송할 데이터를 PWM(Pulse Width Modulation)하여 상기 전송선로(40)로 출력하고, 상기 전송선로(40)로부터 미리 예정된 제1신호가 수신시 이에 응답하여 예정된 제2신호를 수신하며, 상기 제2예정신호가 자기의 고유 어드레스와 일치시에 상기 전송선로(40)로 수신되는 데이터를 수신처리하는 데이터 송수신 장치들(20)(22s+1)(22s+2)(22s+n)이 상기 전송선로(40)에 접속 구성되어 상기 데이터 송수신 장치들(20)(22s+1)(22s+2)(22s+n)상호간에 데이터 전송을 상기 전송선로(40)를 통해 실행하도록 구성되어 있다.
상기 제3도의 구성중 데이터 송수신 장치들(20)(22s+1)(22s+2)(22s+n) 각각은 PWM된 데이터를 상기 전송선로(40)로 전송하며, 상기 전송선로(40)로부터 의 PWM데이터를 수신하기 위한 입출력장치들(24)(26a)(26b)(26c)을 구비하고 있다. 이때 상기 입출력장치들(24)(26a)(26b)(26c)은 상기 전송선로(40)에 접속되어 있다.
제4도는 본 발명에 따른 직렬데이터 송수신 포맷으로서,
예정된 제1신호(12)와 제2신호(14)와 데이터신호(16)와 예정된 제3신호(18)를 가진다.
이때 예정된 제1신호(12)는 데이터의 전송시작을 나타내는 시작신호(STRC)(Start command)로서 제1상태신호와 제2상태신호를 가지며, 제1상태신호는 로직로우이며 제2상태신호는 로직하이로서 이들은 각각 4㎳의 주기를 갖는다.
예정된 제2신호(14)는 상기 제1, 제2상태신호를 랜덤하게 가지며, 이는 소정의 길이(Length)를 가진다. 예를 들면, 어드레스 코드워드를 나타낼수 있는 길이면 족하며 이는 제2신호(14) 이후의 데이터를 수신할 데이터 송수신 장치들(20)(22s+1)(22s+2)(22s+n)중 하나를 선택할 수 있는 고유 어드레스를 지정한다.
데이터신호(16)은 상기 예정된 제2신호(14)이후의 신호로 상기 제1, 제2상태신호를 랜덤하게 가지며, 이는 상기 제2신호(16)에 의해 선택된 데이터 송수신 장치들에 전송될 데이터로서 바이트(8비트)단위 혹은 워드(16비트)단위 혹은 미리 예정된 길이(Length)을 가지는 데이터일 수 있다.
예정된 제3신호(18)는 데이터의 전송종료를 나타내는 종료신호(STOC)(Stop command)로서 로직로우의 제1상태신호를 8㎳동안 가진다.
상기 제4도와 같은 데이터 포맷중 제2예정신호(14)와 데이터 신호(16)는 PWM변조된 신호로서, 논리하이는 2㎳의주기(T1)을 가지며, 논리로우는 1㎳의 주기(T2)를 가진다. 그리고 이들의 어드레스와 데이터의 전송은 최하위 비트로 부터 상위 비트의 순서로 전송된다.
따라서 상기 제4도의 데이터 전송포맷을 살피면, 총8㎳로 된 시작신호(12)를 전송하고, 다음에 제2신호(14)인 어드레스를 하위비트로부터 전송함을 알수있다. 그리고 PWM변조된 데이터 신호(16)를 전송하고, 상기 데이터 신호(16)의 전송이 완료되면, 총8㎳동안 제1상태를 가지는 종료신호(18)를 전송하여 상기 데이터를 수신하는 데이터 송수신 장치에 데이터의 전송이 완료되었음을 알린다.
제5도는 본 발명에 따른 데이터 입출력장치의 상세도로서,
저항(42)을 통해 전원전압(VDD)의 레벨로 풀업되어 있는 전송선로(40)와, 상기 전송라인(40)과 접지 사이에 접속되어 있으며, PWM변조된 신호의 입력에 응답 스위칭하여 상기 전송라인(40)의 레벨 상태를 스위칭하여 데이터를 전송하는 드라이버(28)와, 상기 전송라인(40)에 접속되어 상기 전송라인(40)의 현재의 상태 레벨을 수신하는 수신기(30)되어 있다.
제5도중 참조부호24는데이터 송수신장치(20)의 입출력장치이며, 26은 데이터 송수신 장치들(20)(22s+1)(22s+2)(22s+n)중 하나의 입출력 장치을 도시한 예이다.
이때 드라이버(28)은 P-MOS FET로 구성되어 있는 예를 도시한것이며, 이는 입력신호에 대응하여 스위칭되는 소자, 예를들면 트랜지스터 혹은 이와같은 동작을 수행 할수 있는 것이면 모두 사용이 가능하다. 그리고 수신기(30)는 상기 전송라인(40)의 현재의 논리를 일방향으로 입력하여 출력하는 버퍼(Buffer)이며, 이는 없어도 무방하다.
상기 제5도중 미설명 부호 32는 각 데이터 입출력장치내의 데이터 출력포트에 접속되는 것으로 출력라인 이다. 그리고 34는 상기 각 데이터 입출력장치내의 데이터 입력포트에 접속되는 데이터 입력라인 이다. 이때 상기 각 데이터 입출력장치내의 데이터 출력포트와 입력포트는 PWM펄스 발생기와 인터럽트 단자가 될수 있다.
제6도는 본 발명에 따른 데이터 수신제어 흐름도로서,
인터럽트 인에이블시 제3예정시호가 검출될때까지 상기 전송라인(40)의 데이터를 수신하는 데이터 수신과정과,
상기 과정에서 수신된 데이터로 부터 제2신호를 추출하여 자기의 고유 어드레스와 동일한가를 비교 검색하여 데이터를 수신할 것 인가를 결정하는 결정과정과,
상기 결정과정에서 제2신호와 고유 어드레스가 동일하다고 판단시에 수신된 데이터를 내부 메모리에 저장하여 인터럽트를 디스에이블 시키고, 상기 두 신호가 다르다고 판단시 인터럽트를 디스에이블 시키는 과정으로 이루어 진다.
제7도는 본 발명에 따른 데이터 송신흐름도로서, 자기의 고유 어드레스와 전송 데이터를 버퍼에 저장하고 상기 저장된 데이터를 PWM변조하는 과정과,
상기 전송라인(40)이 점유상태 인가를 검색하여 소정시간 동안 미점유 상태일때 인터럽트를 디스에이블하여 상기 변조된 데이터를 상기 전송으로 전송하는 데이터 전송과정과,
인터럽트를 인에이블하여 수신 가능상태로 하는 과정으로 이루어진다.
이하 본 발명에 따른 유니트 버스로의 데이터 송수신 동작을 상술한 도면을 참조하여 상세히 설명한다.
우선 본 발명을 설명하기에 앞서 제3도에 도시된 데이터 송수신 장치들(20)(22s+1)(22s+2)(22s+n) 각각은 자기 자신을 나타내는 고유의 어드레스를 가지고 있으며, 상기의 어드레스는 각 데이터 송수신장치(20)(22s+1)(22s+2)(22s+n)들의 내부에 있는 롬(ROM)에 저장되어 있다.
그리고, 전송라인(40)은 전원 전압(VDD)에 연결된 풀업저항(42)에 의해 전원전압(VDD)의 레벨로 풀업되어 있다.
상기와 같은 상태에서 데이터 송수신장치(20)를 마스터(Master), 상기 전송라인(40)을 통해 상기 데이터 송수신장치와 접속되어 있는 또다른 데이터 송수신 장치들(20)(22s+1)(22s+2)(22s+n) 각각을 제1, 제2, 제3스레이브(Slave)라 하고 상기 데이터 송수신장치들(20)(22s+1)(22s+2)(22s+n) 상호간의 데이터 송수신 관계를 설명한다.
지금 상기 제3도와 같은 회로에 동작전원이 공급되면 제3도에 도시된 데이터송수신 장치들(20)(22s+1)(22s+2)(22s+n)은 각각의 고유의 동작을 수행한다. 그리고 소정의 주기로 각각의 입출력장치들(24)(26a)(26b)(26c)에 접속된 입력라인(34)의 신호를 입력하여 인터럽트(INT)가 인에이블 되었는가를 제6도와같은 수신 루틴의 제50과정에서 검색한다. 즉 각 데이터 송수신 장치(20)(22s+1)(22s+2)(22s+n)들은 제6도 제50과정에서 각 데이터 입출력 장치(24)(26a)(26b)(26c)내의 수신기(30)를 통하여 전송라인(40)의 논리상태가 소정시간 동안 로우상태로 되는지를 검색하여 제4도의 제1예정신호(12)가 입력되는 지를 검색한다. 이때 상기 전송라인(40)의 상태가 하이상태를 유지하면, 상기 데이터 송수신 장치(20)(22s+1)(22s+2)(22s+n)들은 인터럽트가 디스에이블 상태라고 판단하여 각 데이터 입출력 장치(24)(26a)(26b)(26c)내의 입력라인(34)으로 입력되는 신호를 검색한다.
상기의 상태에서 상기 데이터 송수신 장치(20)(22s+1)(22s+2)(22s+n)들중 하나의 데이터 송수신 장치, 예를 들면 데이터 송수신 장치(20)가 제4도와 같은 포맷으로 데이터 송수신 장치(22s+1)로 데이터를 송신하면 상기 데이터 송수신 장치(20)(22s+1)(22s+2)(22s+n)들 중 상기 데이터 송수신 장치(22s+1)만이 상기 전송되어 온 데이터를 수신하게 되는데 이의 동작은 하기와 같다.
지금 데이터 송수신 장치(20)가 데이터 송수신 장치(22s+1)로 소정의 데이터를 전송하기 위하여 전송모드를 들어가면, 상기 데이터 송수신장치(20)는 제7도 64과정에서 미리 할당되어진 자기의 고유어드레스와 수신할 데이터 송수신 장치의 고유 어드레스를 내부의 송신버퍼에 저장한다. 이때 자기의 고유 어드레스와 수신자의 고유 어드레스를 송신 버퍼에 저장하는 이유는 데이터를 송신하는 위치와 데이터를 수신하는 위치를 정확하게 나타내게 하기 위함이다.
상기 64과정을 수행한 데이터 송수신 장치(20)는 66과정에서 전송하고자 하는 전송데이터를 최하위 비트로부터 최상위 비트의 순서로 하여 상기의 송신버퍼에 저장한다. 그리고 상기 데이터 송수신 장치(20)은 68과정에서 상기 송신 버퍼에 저장된 데이터들(어드레스와 전송될 데이터)를 PWM변조하고, 70과정에서 전송라인(40)의 논리상태가 5㎳동안 하이상태인가를 검색한다.
이때 전송라인(40)의 논리상태 검색은 상기 전송라인(40)과 접속된 데이터 송수신 장치(20)내의 데이터 입출력 장치(24)의 입력라인(24)으로 입력되는 신호로서 검색한다. 상기와 같이 전송라인(40)의 논리 상태를 검색하는 이유는 다른 데이터 송수신 장치(20)(22s+1)(22s+2)(22s+n)들이 이미 전송라인(40)을 점유하여 데이터 송신을 하고 있는지를 검색하기 위함이다.
상기의 검색 결과 『전송라인(40)이 5㎳이상 계속해서 논리하이 상태이면 현재 전송라인(40)은 이용되지 않고 있다고 판단하고, 5㎳이상 하이상태가 유지되지 않는 경우에는 현재 상기 전송라인(40)은 점유상태』라고 판단하여 데이터의 전송을 대기한다. 『이때 상기 전송라인(40)은 제1예정신호(12)인 시작신호(STRC)의 4㎳의 하이구간을 제외하면 어떠한 데이터 펄스도 5㎳이상 계속해서 논리 하이가 될 수없다.』
상기 70과정의 검색 결과 전송라인(40)의 상태가 5㎳동안 하이상태를 유지하면 데이터 송수신 장치(20)는 제7도 72과정에서 내부의 인터럽트를 디스에이블시키고, 74과정에서 상기 변조된 데이터를 제4도와 같이 포맷팅하고 이를 입출력 장치(24)의 출력라인(32)을 통해 송출한다. 여기서 상기 72과정에서 내부의 인터럽트를 디스에이블 시키는 이유는 자기가 출력시키는 PWM펄스에 의해 수신 인터럽트가 걸리는(Intrrupt activity)것을 방지 하기위함이다.
이때 데이터의 송출은 제4도에 도시된 바와 같이 4㎳동안 로우와 4㎳동안하이을 가지는 제1예정신호(12)인 시작신호(STRC)와 전송되는 데이터를 수신할 데이터 송수신 장치의 어드레스제2예정신호(14)를 전송한다. 그리고 상기의 어드레스(14)신호 이후에 하고자 하는 데이터신호(16)를 전송하고 제3예정신호(18)인 종료신호(STOC)를 전송하여 데이터의 전송을 종료한다. 상기 제4도와 같이 전송되는 신호중 어드레스(14)와 데이터신호(16)는 전술한 바와 같이 PWM변조된 신호로서 주기가T2(1㎳)이고 온-오프 듀티비가50%이면 논리로우이며, 주기가T1(2㎳)이고 온-오프 듀티가 25%-75%이면 논리하이이다.
상기 74과정에서 변조된 데이터의 전송을 완료한 데이터 송수신 장치(20)는 76과정에서 내부의 인터럽트를 인에이블시키어 데이터를 수신가능상태로 한다.
한편, 제4도와같이 포맷팅한 데이터가 데이터 송수신장치(20)내의 출력라인(32)으로 입력되면, 드라이버(28)는 입력되는 PWM펄스에 따라 스위칭되어진다. 예를 들어 논리로우의 신호가 P-MOS FET로 된 드라이버(28)의 게이트로 입력되면 온되어 지며, 논리하이가 입력되면 상기 드라이버(28)는 오프 스위칭되어진다.
상기 드라이버(28)가 오프되어져 있으면, 전송라인(40)의 레벨은 풀업저항(42)에 의해 논리하이상태로 되어지며, 상기 드라이버(28)가 온 스위칭되어지면 상기 전송라인(40)의 풀업전압(VDD)은 상기 드라이버(28)의 드레인과 소오스간을 통해 접지로 바이패스됨으로 상기 전송라인(40)의 레벨은 로우로 되어진다.
따라서 상기 입출력 장치(24)의 입력라인(32)으로 제4도와 같이 포맷팅되어진 데이터가 입력되면 P-MOS FET로 된 드라이버(28)가 온-오프스위칭됨으로서 데이터 전송장치(20)로부터 제4도와 같은 데이터가 출력되면 이는 상기 전송라인(40)를 통해 각 데이터 송수신장치(22s+1)(22s+2)(22s+n)의 입출력 장치(26a)(26b)(26c)의 수신기(30)로 입력된다.
따라서 상기 입출력장치들(26a)(26b)(26c)내의 수신기(30)들은 상기 전송라인(40)의 레벨 상태를 데이터 송수신 장치(22s+1)(22s+2)(22s+n)내의 인터럽트 단자에 접속되는 입력라인(34)으로 버퍼링한다. 그러므로 상기 데이터 송수신 장치(20)(22s+1)(22s+2)(22s+n)들은 상기 입출력장치들(26a)(26b)(26c)내부의 수신기(30)를 통해 각각의 인터럽트 단자로 4㎳의 로우와 4㎳의 하이신호『제1예정신호(12)인 시작신호(STRC)』가 입력되면, 상기 데이터 송수신 장치(22s+1)(22s+2)(22s+n)들은 인터럽트가 인에이블된다.
이때 제6도 50과정에서 인터럽트 인에이블 상태를 검색하는 데이터 송수신 장치(22s+1)(22s+2)(22s+n)들 각각은 상기 제1예정신호(12)의 입력에 의해 인터럽트가 인에이블되었다고 판단하고 제6도 52과정에서 전송라인(40)를 통해 수신되는 신호를 데이터버퍼에 수신 저장한다. 이때 데이터의 수신은 각각의 입출력장치들(26a)(26b)(26c)내의 수신기(30)들을 통해 입력한다. 즉, 상기 전송라인(40)의 레벨이 논리하이혹은 로우이면 이는 그대로 입력라인(34)을 통해 데이터 송수신 장치(22s+1)(22s+2)(22s+n)들의 인터럽트 단자로 입력됨으로서 상기 데이터 송수신 장치(22s+1)(22s+2)(22s+n)들 각각은 상기 제1예정신호(12)인 시각신호(STRC)가 입력된 후의 신호를 그대로 수신하고, 제6도 54과정에서 데이터 수신이 종료되었는가를 검색한다. 상기 54과정의 수신종료는 제3예정신호(18)인 종료신호(STOC)의 검출에 의해 판단한다. 즉, 데이터 송수신 장치(22s+1)(22s+2)(22s+n)들 각각은 입력라인(34)으로 입력되는 신호가 8㎳동안 로우로 입력되면 제4도와 같은 포맷의 데이터중 제3예정신호(18)인 종료신호(STOC)라고 인식하여 데이터 수신이 끝났다고 판단한다. 상기 54과정에서 수신이 종료되지 않았다면, 52과정으로 점프하여 수신기(30)를 통해 입력되는 신호를 계속 수신한다.
상기 54과정에서 제4도와 같이 포맷된 데이터수신이 완료되었다면, 각 데이터 송수신 장치(22s+1)(22s+2)(22s+n)들은 56과정에서 데이터 버퍼에 수신저장된 데이터중 제2예정신호(14)인 어드레스를 추출하여 내부 비교버퍼에 저장하고, 58과정에서 자기에게 할당된 고유어드레스와 상기 추출된 어드레스를 비교하여 같은가를 검색한다. 상기 56과정에서 두 어드레스의 비교결과 수신된 어드레스와 자기의 고유어드레스가 같지 않다면 상기 데이터 송수신 장치(22s+1)(22s+2)(22s+n)들은 60과정에서 데이터 수신버퍼에 저장된 내용을 지우고(Clearing)하고, 64과정에서 인터럽트를 디스에이블시킨다. 그러나 상기 58과정의 검색결과가 수신된어드레스와 내부롬에 저장된 자기의 고유어드레스가 같다면, 예를 들어 테이터 송수신 장치(22S+1)가 수신된 어드레스와 자기 자신의 고유어드레스가 같다면 상기 데이터 송수신 장치(22S+1)는 상기 수신버퍼에 저장된 데이터의 내용을 제62과정에서 내부 메모리영역에 저장하고, 64과정에서 인터럽트를 디스에이블하여 다음 데이터를 수신할수 있는 상태로한다.
만약 상기 데이터 송수신 장치(20)에서 출력한 제4도의 데이터중 제2예정신호(14)가 데이터 송수신 장치(22S+2)의 어드레스라면, 상기 제4도와 같은 신호를 전송라인(40)를 통해 수신하는 데이터 송수신 장치(22s+1)(22s+2)(22s+n)중 데이터 송수신 장치(22S+2)만이 상기 어드레스에 응답하여 데이터를 수신처리 하게된다.
따라서 하나의 데이터 송수신 장치가 하나의 전송라인(40)에 접속된 다수의 데이터 송수신 장치(20)(22s+1)(22s+2)(22s+n)들 중 하나의 데이터 송수신 장치에 해당하는 어드레스와 데이터를 전송하면 상기 전송되어진 어드레스를 자신의 고유 어드레스로 하는 데이터 송수신 장치만이 상기 전송 라인(40)에 실린 데이터를 수신처리하게된다.
본 발명의 실시예의 설명에서는 데이터 송수신 장치(20)에서 데이터 송수신 장치(22s+1)(22s+2)(22s+n)들 중 하나로 전송하는 예를 설명하였으나, 데이터 송수신 장치(22s+1)(22s+2)(22s+n)에서도 데이터 송수신 장치(20)로 데이터를 전송할 수 있다.
상술한 바와 같이 본 발명은 유니트 전송라인에 고유의 어드레스를 각각 가지는 다수의 데이터 송수신 장치를 병렬 접속하고, 고유의 어드레스를 포함하는 PWM데이터 포맷으로 데이터를 송수신함으로써 다수의 데이터 송수신 장치를 가지는 회로를 집적화시 용이하게 할 수있고, 데이터의 전송을 간단히 할 수 있다.

Claims (9)

  1. 유니트 버스를 이용한 직렬 데이터 송수신 장치에 있어서, 소정의 레벨 상태를 가지는 단일의 데이터 전송선로(40)와, 자기의 고유 어드레스를 가지고 있으며, 목적지를 나타내는 어드레스와 전송할 데이터를 포맷팅하여 상기 전송선로(40)로 출력하고, 상기 전송선로(40)로부터 수신되는 포맷팅 데이터에 미리 예정된 제1신호가 포함시 이에 응답하여 예정된 제2신호를 수신하며, 상기 제2예정신호가 자기의 고유 어드레스와 일치시에 상기 전송선로(40)로 수신되는 데이터를 수신처리 하는 데이터 송수신 장치가 상기 전송선로(40)에 적어도 하나 이상 병렬 접속 구성되어 상기 데이터 송수신 장치들 상호간의 데이터 전송을 상기 전송선로(40)를 통해 실행하도록 구성함을 특징으로 하는 장치.
  2. 제1항에 있어서, 상기 데이터 송수신 장치들 각각은 송신의도를 나타내는 제1예정신호와 수신 상대방을 나타내는 제2예정신호와, 전송할 데이터 신호와, 데이터전송의 종료를 나타내는 제3예정 신호를 포함하는 신호를 포맷팅하여 PWM조출력함을 특징으로하는 장치.
  3. 제2항에 있어서, 상기 데이터 송수신 장치들 각각은 PWM된 데이터를 상기 전송선로(40)로 전송하며, 상기 전송선로(40)로부터의 PWM데이터를 수신하기 위한 입출력장치들을 더 포함 함을 특징으로 하는장치.
  4. 제4항에 있어서, 상기 입출력 장치들 각각은, 상기 전송라인(40)과 접지 사이에 접속되어 있으며, PWM변조된 신호의 입력에 응답 스위칭하여 상기 전송라인(40)의 레벨 상태를 스위칭하여 데이터를 전송하는 드라이버(28)와, 상기 전송라인(40)에 접속되어 상기 전송라인(40)의 현재의 상태 레벨을 수신하는 수신기(30)로 구성함을 특징으로 하는 장치.
  5. 제4항에 있어서, 상기 드라이버(28)은 상기 전송라인(40)에 소오스가 접속되어 있으며 접지에 드레인이 접속된 P-MOS-FET로 구성되며, 상기 수신기(30)는 상기 전송라인(40)의 현재의 논리에 일방향으로 입력하여 출력하는 버퍼임을 특징으로 하는 장치.
  6. 제3항 내지 제5항중의 어느 하나의 항에 있어서, 상기 전송라인(40)는, 저항(42)을 통해 전원전압(VDD)의 레벨로 풀업되어 있음을 특징으로 하는 장치.
  7. 제6항에 있어서, 상기 드라이버(28)은 상기 전송라인(40)과 접지 사이에 접속되어 상기 데이터 송수신 장치로 부터 출력되는 PWM된 데이터의 입력에 응답 스위칭하여 상기 전송라인(40)의 레벨을 스위칭하는 스위칭 소자임을 특징으로하는 장치.
  8. 소정의 레벨 상태를 가지는 단일의 데이터 전송선로(40)와, 자기의 고유 어드레스를 가지고 있으며 목적지를 나타내는 어드레스와 전송할 데이터를 포맷팅하여 상기 전송선로(40)로 출력하고, 상기 전송선로(40)로부터 수신되는 포맷팅 데이터에 미리 예정된 제1신호가 포함시 이에 응답하여 예정된 제2신호를 수신하며, 상기 제2예정신호가 자기의 고유 어드레스와 일치시에 상기 전송선로(40)로 수신되는 데이터를 수신처리 하는 데이터 송수신 장치들이 상기 전송선로(40)에 병렬 접속된 장치를 구비한 유니트 버스 직렬 데이터 송신 방법에 있어서, 자기의 고유 어드레스와 전송 데이터를 버퍼에 저장하고 상기 저장된 데이터를 PWM변조하는 과정과, 상기 전송라인이 점유상태 인가를 검색하여 소정시간 동안 미점유 상태일때 인터럽트를 디스에이블하여 상기 변조된 데이터를 상기 전송라인으로 전송하는 데이터 전송과정과, 인터럽트를 인에이블하여 수신 가능 상태로하는 과정으로 이루어짐을 특징으로 하는 방법.
  9. 소정의 레벨 상태를 가지는 단일의 테이터 전송선로(40)와, 자기 고유 어드레스를 가지고 있으며, 목적지를 나타내는 어드레스와 전송할 데이터를 포맷팅하여 상기 전송선로(40)로 출력하고, 상기 전송선로(40)로부터 수신되는 포맷팅 데이터에 미리 예정된 제1신호가 포함시 이에 응답하여 예정된 제2신호를 수신하며, 상기 제2예정신호가 자기의 고유 어드레스와 일치시에 상기 전송선로(40)로 수신되는 데이터를 수신처리 하는 데이터 송수신 장치가 상기 전송선로(40)에 적어도 하나 이상 병렬 접속된 장치를 구비한 유니트 버스 직렬 데이터 송신 방법에 있어서, 인터럽트 인에이블시 제3예정신호가 검출될때까지 상기 전송라인(40)의 데이터를 수신하는 데이터 수신과정과, 상기 수신과정에서 수신된 데이터로부터 제2신호를 추출하여 자기의 고유 어드레스와 동일한가를 비교 검색하여 데이터를 수신할 것인가를 결정하는 결정과정과, 상기 결정과정에서 제2신호와 고유 어드레스가 동일하다고 판단시에 수신된 데이터를 내부 메모리에 저장하여 인터럽트를 디스에이블 시키고, 상기 두 신호가 다르다고 판단시 인터럽트를 디스에이블 시키는 과정으로 이루어 짐을 특징으로 하는 방법.
KR1019920011842A 1992-07-03 1992-07-03 유니트 버스를 이용한 데이터 송수신 방법 및 장치 KR0161698B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920011842A KR0161698B1 (ko) 1992-07-03 1992-07-03 유니트 버스를 이용한 데이터 송수신 방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920011842A KR0161698B1 (ko) 1992-07-03 1992-07-03 유니트 버스를 이용한 데이터 송수신 방법 및 장치

Publications (2)

Publication Number Publication Date
KR940002713A KR940002713A (ko) 1994-02-19
KR0161698B1 true KR0161698B1 (ko) 1999-01-15

Family

ID=19335826

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920011842A KR0161698B1 (ko) 1992-07-03 1992-07-03 유니트 버스를 이용한 데이터 송수신 방법 및 장치

Country Status (1)

Country Link
KR (1) KR0161698B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100744644B1 (ko) * 2006-06-05 2007-08-01 주식회사 하이닉스반도체 반도체 메모리 소자

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100744644B1 (ko) * 2006-06-05 2007-08-01 주식회사 하이닉스반도체 반도체 메모리 소자
US8050310B2 (en) 2006-06-05 2011-11-01 Hynix Semiconductor Inc. Semiconductor device

Also Published As

Publication number Publication date
KR940002713A (ko) 1994-02-19

Similar Documents

Publication Publication Date Title
US6567476B2 (en) Data synchronisation process, and transmission and reception interfaces
EP0258873B1 (en) Serial bus interface system for data communication using two-wire line as clock bus and data bus
US4257099A (en) Communication bus coupler
US5949982A (en) Data processing system and method for implementing a switch protocol in a communication system
US4271465A (en) Information handling unit provided with a self-control type bus utilization unit
US5486817A (en) Communication system for vehicle control system having presettable initial state
US4376278A (en) Apparatus and method for collision avoidance
KR940017437A (ko) 송신 방법, 수신 방법, 통신 방법 및 쌍방향 버스 시스템
US4554657A (en) Multiplexed multiplex bus
US4814761A (en) Method and apparatus for communication control in loop communication network
US20040116101A1 (en) Two-wire power transmitting/receiving device and its method
KR0161698B1 (ko) 유니트 버스를 이용한 데이터 송수신 방법 및 장치
CA1324690C (en) Optical fiber bus controller
USRE42178E1 (en) Fiber optic conversion system and method
US5068820A (en) Data transfer system having transfer discrimination circuit
US5067076A (en) Circuit arrangement for serial data transfer
KR960035366A (ko) 2개의 스테이션 사이의 시리얼 데이터 교환 장치
US5729547A (en) Automatic driver/receiver control for half-duplex serial networks
US4809363A (en) Method for automatic level matching in a local network, in particular a multicomputer arrangement, comprising a bus system having light waveguides, for the purpose of collision recognition
US5481753A (en) I/O device having identification register and data register where identification register indicates output from the data register to be an identifier or normal data
US4070545A (en) Multidirectional repeater
JPH0669911A (ja) データ伝送回路
KR970049492A (ko) 버스 제어기를 갖는 데이타 프로세서
JPS60117843A (ja) デ−タ伝送システムの信号出力方式
US7032061B2 (en) Multimaster bus system

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060727

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee