KR100518079B1 - 데이터 채널 에러 체크 장치 - Google Patents

데이터 채널 에러 체크 장치 Download PDF

Info

Publication number
KR100518079B1
KR100518079B1 KR10-2002-0084045A KR20020084045A KR100518079B1 KR 100518079 B1 KR100518079 B1 KR 100518079B1 KR 20020084045 A KR20020084045 A KR 20020084045A KR 100518079 B1 KR100518079 B1 KR 100518079B1
Authority
KR
South Korea
Prior art keywords
data
channel
error
test data
clock signal
Prior art date
Application number
KR10-2002-0084045A
Other languages
English (en)
Other versions
KR20040058380A (ko
Inventor
이창환
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2002-0084045A priority Critical patent/KR100518079B1/ko
Publication of KR20040058380A publication Critical patent/KR20040058380A/ko
Application granted granted Critical
Publication of KR100518079B1 publication Critical patent/KR100518079B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/08Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
    • H04L43/0823Errors, e.g. transmission errors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/50Testing arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0008Synchronisation information channels, e.g. clock distribution lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Environmental & Geological Engineering (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)

Abstract

본 발명은 어느 한 시스템에서 각 디바이스 간에 데이터 라인을 통해 실제 데이터를 송수신하는 경우에 해당되는 실제 온라인 데이터와 함께 테스트 데이터를 송수신함으로써 데이터 라인 상의 채널별 에러 유무를 체크할 수 있도록 한 데이터 채널 에러 체크 장치에 관한 것으로, 종래에는 데이터 라인 상에 에러가 발생하는 경우 이를 자동으로 감지하지 못했으며, 따라서 운용자가 오프라인 상태에서 직접 데이터 라인의 각 채널별로 에러 체크를 수행해야만 하는 불편함이 있었다.
따라서, 본 발명은 시스템 내의 각 디바이스 간에 온라인으로 데이터를 송수신하는 경우에 송신측에서 특정 테스트 데이터를 실제 온라인 데이터와 함께 다중화하여 송신하고, 이를 수신측 디바이스에서 분리한 후에 현재 수신된 테스트 데이터와 기존 테스트 데이터를 비교함으로써, 온라인 상태에서도 데이터 라인 상의 채널에 대한 에러 유무를 체크할 수 있게 된다.
또한, 본 발명은 온라인 상태에서도 특정 데이터 채널의 에러 유무를 체크함으로써, 데이터 채널에 대한 에러 발생을 실시간으로 시스템 운용자에게 통보할 수 있게 되며, 이로써 신속한 에러 복구가 가능해 진다.

Description

데이터 채널 에러 체크 장치{Error Checking Apparatus For Data Channel}
본 발명은 데이터 채널 에러 체크에 관한 것으로, 특히 어느 한 시스템에서 각 디바이스 간에 데이터 라인을 통해 실제 데이터를 송수신하는 경우에 해당되는 실제 온라인 데이터와 함께 테스트 데이터를 송수신함으로써 데이터 라인 상의 채널별 에러 유무를 체크할 수 있도록 한 데이터 채널 에러 체크 장치에 관한 것이다.
일반적인 시스템에 실장되는 디바이스들은 상호 간에 연결된 데이터 라인을 통해 동기화된 데이터를 송수신하게 되는데, 예를 들어 첨부된 도면 도 1에 도시된 바와 같이 상호간에 데이터(예컨대 가입자 음성이나 데이터 등)를 송수신하는 개별적인 디바이스 A, B가 존재한다고 가정했을 때 각 디바이스 A, B는 데이터 송수신을 위해 송신 데이터 처리부 및 수신 데이터 처리부를 구비하게 되며, 동기된 데이터 송수신을 위해 별도의 망 동기 장치(도면에 도시되어 있지 않음)로부터 동기 신호와 클럭을 공급받는다.
즉, 각 디바이스 A, B는 망 동기 장치로부터 공급되는 동기 신호 및 클럭을 이용하여 송신 데이터 처리부 및 데이터 라인을 통해 상대측 디바이스로 실제 데이터를 송신하고, 반대로 상대측 디바이스로부터 송신되는 데이터를 데이터 라인 및 수신 데이터 처리부를 통해 수신하게 된다.
그런데, 전술한 종래의 시스템에서 각 디바이스는 데이터 라인 상에 에러가 발생하는 경우 이를 자동으로 감지하지 못했으며, 따라서 운용자가 오프라인 상태에서 직접 데이터 라인의 각 채널별로 에러 체크를 수행해야만 하는 불편함이 있었다.
본 발명은 전술한 바와 같은 문제점을 해결하기 위한 것으로 그 목적은, 시스템 내의 각 디바이스 간에 온라인으로 데이터를 송수신하는 경우에 송신측에서 특정 테스트 데이터를 실제 온라인 데이터와 함께 다중화하여 송신하고, 이를 수신측 디바이스에서 분리한 후에 현재 수신된 테스트 데이터와 기존 테스트 데이터를 비교함으로써, 온라인 상태에서도 데이터 라인 상의 채널에 대한 에러 유무를 체크할 수 있도록 하는데 있다.
본 발명의 다른 목적은, 온라인 상태에서도 특정 데이터 채널의 에러 유무를 체크함으로써, 데이터 채널에 대한 에러 발생을 실시간으로 시스템 운용자에게 통보할 수 있도록 하고, 이를 통해 신속한 에러 복구가 가능하도록 하는데 있다.
상술한 바와 같은 목적을 달성하기 위한 본 발명의 특징은, 데이터 채널 에러 체크 장치에 있어서, 전송되는 실제 온라인 데이터와 동일한 단위 비트로 이루어진 테스트 데이터를 발생하는 테스트 데이터 발생부와; 실제 온라인 데이터 전송용의 한 채널 주기를 갖는 클럭신호를 선택신호로 사용하여 해당 클럭신호의 로우 및 하이레벨 구간별로 상기 실제 온라인 데이터와 테스트 데이터를 교대로 선택하여 데이터를 다중화한 후 데이터 라인의 채널을 통해 전송하는 송신 멀티플렉서와; 상기 클럭신호 및 해당 클럭신호의 반전 클럭신호를 클럭 펄스로 사용하여, 상기 데이터 라인의 채널을 통해 수신되는 다중화된 데이터에서 실제 온라인 데이터와 테스트 데이터를 분리하는 수신 디멀티플렉서와; 상기 수신 디멀티플렉서에 의해 분리된 테스트 데이터를 상기 테스트 데이터 발생부의 테스트 데이터와 각 비트별로 배타적 논리합 연산한 후에 그 결과값들을 논리합하여 해당되는 데이터 채널에 대한 에러 유무를 체크하는 채널 에러 처리부를 구비하는 것을 특징으로 하는 데이터 채널 에러 체크 장치를 제공하는데 있다.
삭제
삭제
삭제
이때, 상기 수신 디멀티플렉서는, 실제 온라인 데이터가 전송되는 한 채널 주기를 갖는 클럭신호를 클럭 펄스로 사용하여 테스트 데이터를 분리하는 제1 D플립플롭과; 상기 실제 온라인 데이터가 전송되는 한 채널 주기를 갖는 상기 클럭신호를 반전시켜 클럭 펄스로 사용하여 실제 온라인 데이터를 분리하는 제2 D플립플롭을 구비하는 것을 특징으로 한다.
삭제
또한, 상기 채널 에러 처리부는 알람 LED 구동이나 경보음 출력을 통해 데이터 채널의 에러 발생을 실시간으로 통보하는 것을 특징으로 한다.
삭제
삭제
이하, 본 발명에 따른 실시예를 첨부한 도면을 참조하여 상세하게 설명하면 다음과 같다.
본 발명에 따른 시스템에서는 내부의 각 디바이스를 연결하는 데이터 라인의 일부를 통해 특정 테스트 데이터를 송수신함으로써 온라인 상태에서 각 채널별 에러 발생 여부를 체크하게 되는데, 이를 위한 시스템 구성은 첨부한 도면 도 2에 도시한 바와 같다.
즉, 본 발명에 따른 시스템에서 데이터 채널별 에러 체크를 위한 각 디바이스 구성은 실제 데이터 송수신을 위한 송신 및 수신 데이터 처리부(21, 22) 이외에 테스트 데이터 발생부(23)와, 송신 멀티플렉서(Tx Multiplexer, 24)와, 수신 디멀티플렉서(Rx Demultiplexer, 25) 및 채널 에러 처리부(26)를 포함하여 이루어진다.
테스트 데이터 발생부(23)는 실제 온라인 데이터와 동일한 단위의 이진수 비트 조합으로 이루어진 특정 테스트 데이터를 발생시켜 송신 멀티플렉서(24)의 입력단으로 전달하는데, 이는 첨부한 도면 도 3에 도시한 바와 같은 구성을 통해 이진수 '11000011'로 이루어진 테스트 데이터(ERDATA[7..0])를 발생하게 되며, 이때 테스트 데이터(ERDATA[7..0])를 이진수 '11000011'로 한 이유는 데이터가 몇 클럭 지연되어 비정상 상태인 경우에도 채널 에러 처리부(26)에서 정상 상태인 것으로 판단하는 오류를 방지하기 위한 것으로, 테스트 데이터(ERDATA[7..0])가 되는 이진수의 비트 구성은 상술한 조합과는 다른 형태로 조합(예컨대, '11001100'나 '10001001' 등)할 수도 있으며, 이때의 비트 조합 형태에 따라 도 3은 구성을 달리해야 한다.
송신 멀티플렉서(24)는 테스트 데이터 발생부(23)에서 발생시킨 테스트 데이터를 송신 데이터 처리부(21)의 실제 온라인 데이터와 다중화하여 데이터 라인을 통해 상대측 디바이스로 송신하게 되는데, 이는 첨부한 도면 도 4에 도시한 바와 같은 구성을 통해 테스트 데이터 발생부(23)에서 발생시킨 테스트 데이터(ERDATA[7..0])를 실제 온라인 데이터(TXD[7..0])와 다중화하여 상대측 디바이스로 송신하되, 이때 실제 온라인 데이터(TXD[7..0])가 전송되는 한 채널 주기를 갖는 클럭신호(CLK2)를 선택신호(SEL)로 사용하여 해당되는 클럭신호(CLK2)가 '로우' 레벨 구간인 경우에는 실제 온라인 데이터(TXD[7..0])를 선택하고, '하이' 레벨 구간인 경우에는 테스트 데이터(ERDATA[7..0])를 선택하여 하나의 다중화된 송신 데이터(TXDATA[7..0])를 데이터 라인을 통해 상대측 디바이스로 송신하게 된다.
수신 디멀티플렉서(25)는 데이터 라인을 통해 수신되는 수신 데이터(RXDATA[7..0] 즉, 상대측 디바이스에서 송신한 송신 데이터(TXDADA[7..0]))에서 실제 온라인 데이터(RXD[7..0] 즉, 상대측 디바이스에서의 실제 온라인 데이터(TXD[7..0]))와 테스트 데이터(ERDATA[7..0])를 분리한 후에 이를 각각에 대응하는 수신 데이터 처리부(22) 및 채널 에러 처리부(26)로 전달해 주는데, 이는 첨부한 도면 도 5에 도시한 바와 같은 두 개의 8-D플립플롭 구성을 통해 수신 데이터(RXDATA[7..0])에서 실제 온라인 데이터(RXD[7..0])와 테스트 데이터(ERDATA[7..0])를 분리하여 각각에 대응하는 구성부로 전달해 주되, 이때 하나의 8-D플립플롭은 클럭신호(CLK2)를 반전시킨 클럭신호(/CLK2)를 클럭 펄스(CP)로 사용하여 실제 온라인 데이터(RXD[7..0])를 추출하고, 다른 하나의 8-D플립플롭은 클럭신호(CLK2)를 그대로 클럭 펄스(CP)로 사용하여 테스트 데이터(ERDATA[7..0])를 추출함으로써 수신 데이터(RXDATA[7..0])에서 실제 온라인 데이터(RXD[7..0])와 테스트 데이터(ERDATA[7..0])를 분리하게 된다.
채널 에러 처리부(26)는 수신 디멀티플렉서(25)에 의해 분리된 테스트 데이터(ERXD[7..0])를 테스트 데이터 발생부(23)의 테스트 데이터(ERDATA[7..0])와 비교하여 데이터 라인 상의 각 채널에 대한 에러 발생 여부를 체크하고, 에러 발생시 이를 운용자에게 통보해 주는데, 이는 첨부한 도면 도 6에 도시한 바와 같은 다수의 XOR(eXclusive OR) 게이트와 하나의 OR 게이트의 구성을 통해 수신 디멀티플렉서(25)에 의해 분리된 테스트 데이터(ERXD[7..0])를 테스트 데이터 발생부(23)의 테스트 데이터(ERDATA[7..0])와 각 비트별로 배타적 논리합(XOR) 연산한 후에 그 결과값들을 논리합(OR)하여 각 채널에 대한 에러 발생 여부를 체크하고, 에러 발생시 알람 LED 구동이나 경보음 출력 등을 통해 해당되는 데이터 라인 상의 에러 발생을 운용자에게 통보해 주며, 이때 어느 한 비트라도 에러 상태이면 알람 LED가 점등되거나 경보음을 출력하게 된다.
상술한 바와 같은 구성을 갖는 시스템의 각 디바이스가 온라인 상태로 구동되는 경우에 데이터 라인 상의 채널별 에러 체크 동작 즉, 온라인 상태에서의 데이터 채널 에러 체크 동작을 첨부한 도면 도 7을 참조하여 설명하면 다음과 같다.
먼저, 시스템 상의 각 디바이스는 데이터 라인의 각 채널을 통해 테스트 데이터를 송수신하여 에러 유무를 체크하게 되는데, 이를 위해 테스트 데이터 발생부(23)는 기설정된 특정 테스트 데이터를 발생시켜 송신 멀티플렉서(24)의 입력단으로 전달하게 되고(스텝 S71), 이때 송신 데이터 처리부(21)는 실제 온라인 데이터를 송신 멀티플렉서(24)의 다른 입력단으로 전달하게 된다.
이에, 송신 멀티플렉서(24)는 실제 온라인 데이터의 한 채널 주기를 갖는 클럭신호에 대응하는 선택신호에 따라 테스트 데이터 발생부(23)로부터 입력되는 테스트 데이터와 송신 데이터 처리부(21)로부터 입력되는 실제 온라인 데이터를 다중화한 후(스텝 S72), 이를 데이터 라인의 특정 채널을 통해 상대측 디바이스로 송신하게 된다(스텝 S73).
그리고, 상대측 디바이스의 수신 디멀티플렉서(25)는 데이터 라인을 통해 데이터가 수신되는 경우 송신 멀티플렉서(24)에서 선택신호로 사용한 클럭신호와, 해당되는 클럭신호를 반전시킨 클럭신호를 각각 클럭 펄스로 사용하여 수신된 데이터에서 테스트 데이터와 실제 온라인 데이터를 각각 분리하게 된다(스텝 S74).
이후, 수신된 데이터에서 분리된 실제 온라인 데이터는 수신 데이터 처리부(22)로 전달함으로써 해당되는 데이터 처리를 수행하도록 하고, 테스트 데이터는 채널 에러 처리부(26)로 전달함으로써 해당되는 데이터 라인 상의 채널에 대한 에러 유무를 체크하게 된다(스텝 S75).
즉, 데이터 라인의 특정 채널을 통해 수신된 데이터에서 분리된 테스트 데이터를 수신 디멀티플렉서(25)를 통해 전달받은 채널 에러 처리(26)부는 수신 데이터에서 분리된 테스트 데이터와 테스트 데이터 발생부(23)에서 발생시킨 테스트 데이터를 비교하여 서로 동일한 비트 조합을 갖는지를 확인하게 되고, 이때 어느 한 비트라도 일치하지 않는 경우에는 해당되는 데이터 라인 상의 채널에 에러가 발생했음을 의미하므로 알람 LED를 점등시키거나 경보음을 출력함으로써 시스템 운용자에게 채널 에러를 통보하게 된다(스텝 S76).
또한, 에러 발생시 해당되는 데이터 라인 상의 채널 에러 정보를 레지스터 알람을 통해 수집하여 상위로 보고함으로써 상태 관리에도 활용할 수 있을 것이다.
나아가, 본 발명에 따른 실시예는 상술한 것으로 한정되지 않고, 본 발명과 관련하여 통상의 지식을 가진자에게 자명한 범위내에서 여러 가지의 대안, 수정 및 변경하여 실시할 수 있다.
이상과 같이, 본 발명은 시스템 내의 각 디바이스 간에 온라인으로 데이터를 송수신하는 경우에 송신측에서 특정 테스트 데이터를 실제 온라인 데이터와 함께 다중화하여 송신하고, 이를 수신측 디바이스에서 분리한 후에 현재 수신된 테스트 데이터와 기존 테스트 데이터를 비교함으로써, 온라인 상태에서도 데이터 라인 상의 채널에 대한 에러 유무를 체크할 수 있게 된다.
또한, 본 발명은 온라인 상태에서도 특정 데이터 채널의 에러 유무를 체크함으로써, 데이터 채널에 대한 에러 발생을 실시간으로 시스템 운용자에게 통보할 수 있게 되며, 이로써 신속한 에러 복구가 가능해 진다.
도 1은 일반적인 시스템에서 각 디바이스 간에 데이터 라인을 통해 동기화된 데이터를 송수신하기 위한 연결 상태를 도시한 도면.
도 2는 발명에 따른 시스템에서 데이터 채널별 에러 체크를 위한 각 디바이스 구성을 도시한 도면.
도 3은 도 2에 있어, 테스트 데이터 발생부의 상세한 구성을 예시한 도면.
도 4는 도 2에 있어, 송신 멀티플렉서의 상세한 구성을 예시한 도면.
도 5는 도 2에 있어, 수신 디멀티플렉서의 상세한 구성을 예시한 도면.
도 6은 도 2에 있어, 채널 에러 처리부의 상세한 구성을 예시한 도면.
도 7은 본 발명에 따른 온라인 상태에서의 데이터 채널 에러 체크 동작을 도시한 순서도.
* 도면의 주요 부분에 대한 부호의 설명 *
21 : 송신 데이터 처리부 22 : 수신 데이터 처리부
23 : 테스트 데이터 발생부 24 : 송신 멀티플렉서
25 : 수신 디멀티플렉서 26 : 채널 에러 처리부

Claims (9)

  1. 데이터 채널 에러 체크 장치에 있어서,
    전송되는 실제 온라인 데이터와 동일한 단위 비트로 이루어진 테스트 데이터를 발생하는 테스트 데이터 발생부와;
    실제 온라인 데이터 전송용의 한 채널 주기를 갖는 클럭신호를 선택신호로 사용하여 해당 클럭신호의 로우 및 하이레벨 구간별로 상기 실제 온라인 데이터와 테스트 데이터를 교대로 선택하여 데이터를 다중화한 후 데이터 라인의 채널을 통해 전송하는 송신 멀티플렉서와;
    상기 클럭신호 및 해당 클럭신호의 반전 클럭신호를 클럭 펄스로 사용하여, 상기 데이터 라인의 채널을 통해 수신되는 다중화된 데이터에서 실제 온라인 데이터와 테스트 데이터를 분리하는 수신 디멀티플렉서와;
    상기 수신 디멀티플렉서에 의해 분리된 테스트 데이터를 상기 테스트 데이터 발생부의 테스트 데이터와 각 비트별로 배타적 논리합 연산한 후에 그 결과값들을 논리합하여 해당되는 데이터 채널에 대한 에러 유무를 체크하는 채널 에러 처리부를 구비하는 것을 특징으로 하는 데이터 채널 에러 체크 장치.
  2. 삭제
  3. 삭제
  4. 삭제
  5. 제 1항에 있어서,
    상기 수신 디멀티플렉서는, 실제 온라인 데이터가 전송되는 한 채널 주기를 갖는 클럭신호를 클럭 펄스로 사용하여 테스트 데이터를 분리하는 제1 D플립플롭과; 상기 실제 온라인 데이터가 전송되는 한 채널 주기를 갖는 상기 클럭신호를 반전시켜 클럭 펄스로 사용하여 실제 온라인 데이터를 분리하는 제2 D플립플롭을 구비하는 것을 특징으로 하는 데이터 채널 에러 체크 장치.
  6. 삭제
  7. 제 1항에 있어서,
    상기 채널 에러 처리부는 알람 LED 구동이나 경보음 출력을 통해 데이터 채널의 에러 발생을 실시간으로 통보하는 것을 특징으로 하는 데이터 채널 에러 체크 장치.
  8. 삭제
  9. 삭제
KR10-2002-0084045A 2002-12-26 2002-12-26 데이터 채널 에러 체크 장치 KR100518079B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0084045A KR100518079B1 (ko) 2002-12-26 2002-12-26 데이터 채널 에러 체크 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0084045A KR100518079B1 (ko) 2002-12-26 2002-12-26 데이터 채널 에러 체크 장치

Publications (2)

Publication Number Publication Date
KR20040058380A KR20040058380A (ko) 2004-07-05
KR100518079B1 true KR100518079B1 (ko) 2005-09-28

Family

ID=37350488

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0084045A KR100518079B1 (ko) 2002-12-26 2002-12-26 데이터 채널 에러 체크 장치

Country Status (1)

Country Link
KR (1) KR100518079B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102063873B1 (ko) 2018-10-11 2020-01-08 한국전력기술 주식회사 공통원인고장진단감시 방법 및 시스템

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100814402B1 (ko) * 2006-10-02 2008-03-18 삼성전자주식회사 케이블 망에 인가된 이상 신호에 의한 장애 검출 방법 및이를 이용하는 시스템

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102063873B1 (ko) 2018-10-11 2020-01-08 한국전력기술 주식회사 공통원인고장진단감시 방법 및 시스템

Also Published As

Publication number Publication date
KR20040058380A (ko) 2004-07-05

Similar Documents

Publication Publication Date Title
US20080228941A1 (en) Ethernet Link Monitoring Channel
US5367395A (en) Apparatus for detection and location of faults in two-way communication through single optical path
US7050468B2 (en) Multiplexed signal transmitter/receiver, communication system, and multiplexing transmission method
US6226270B1 (en) Method and apparatus for path trace check
US6256326B1 (en) Pseudo-synchronization prevention method in SDH transmission mode, pseudo-synchronization preventing SDH transmission system, and transmitter-receiver in pseudo-synchronization preventing SDH transmission system
EP0264879B1 (en) A fault detection signal transmission system
KR100518079B1 (ko) 데이터 채널 에러 체크 장치
JP2000041024A (ja) 波長識別機能を有する波長多重伝送装置及び方法並びに波長多重伝送システム
WO1999027674A1 (en) Method and apparatus using parity status for signaling
JP3341326B2 (ja) フレーム同期方法及び伝送装置
JP2956391B2 (ja) 光加入者伝送装置の加入者線インタフェース部
KR100264858B1 (ko) 데이터전송시스템의구간에러체크방법
JP4712233B2 (ja) 伝送装置
JP4932236B2 (ja) 差動信号回線の誤接続検出方法及びシステム
JPH03270348A (ja) 制御パス通信方式
JPH08317016A (ja) 通信異常の試験方法
JP3451412B2 (ja) 多重伝送システム
JPH0646026A (ja) 時分割多重化装置
JP2679675B2 (ja) ループ型伝送路における端末装置誤動作防止回路
KR19990061550A (ko) 데이터 통신의 케이블 상태 검사장치
JPH0936841A (ja) 伝送装置および伝送システム
JPS63167537A (ja) 信号多重伝送方式
JPH0687570B2 (ja) デ−タ回線終端装置の試験折返し制御回路
JP2002335302A (ja) データ転送装置及びそれを備えるデータ通信システム
JPH01162439A (ja) ケーブル障害検出方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100830

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee