KR100492691B1 - 펄스 스왈로 방식의 위상 제어 루프 회로 - Google Patents
펄스 스왈로 방식의 위상 제어 루프 회로 Download PDFInfo
- Publication number
- KR100492691B1 KR100492691B1 KR10-2002-0070601A KR20020070601A KR100492691B1 KR 100492691 B1 KR100492691 B1 KR 100492691B1 KR 20020070601 A KR20020070601 A KR 20020070601A KR 100492691 B1 KR100492691 B1 KR 100492691B1
- Authority
- KR
- South Korea
- Prior art keywords
- output signal
- program counter
- prescaler
- count
- output
- Prior art date
Links
- 238000001514 detection method Methods 0.000 claims abstract description 14
- 238000000034 method Methods 0.000 claims description 11
- 238000003491 array Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 20
- 230000001360 synchronised effect Effects 0.000 description 8
- 238000000926 separation method Methods 0.000 description 4
- 101150110971 CIN7 gene Proteins 0.000 description 2
- 101100286980 Daucus carota INV2 gene Proteins 0.000 description 2
- 101150110298 INV1 gene Proteins 0.000 description 2
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 2
- 101100397045 Xenopus laevis invs-b gene Proteins 0.000 description 2
- 239000013078 crystal Substances 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 2
- 238000001914 filtration Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000007792 addition Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/1803—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop the counter or frequency divider being connected to a cycle or pulse swallowing circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/0802—Details of the phase-locked loop the loop being adapted for reducing power consumption
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/093—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/183—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
- H03L7/193—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number the frequency divider/counter comprising a commutable pre-divider, e.g. a two modulus divider
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
Description
Claims (11)
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 프리스케일러를 사용하는 펄스 스왈로 방식의 위상 동기 루프 회로에 있어서,상기 프리스케일러의 출력을 소정의 분주비로 분주하여 상기 비교 주파수를 출력하는 프로그램 카운터;상기 프로그램 카운터의 카운트 출력신호를 이용하여 상기 프로그램 카운터를 리셋시키는 프로그램 카운트 검출 수단; 및상기 프로그램 카운터의 카운트 출력신호를 이용하여 상기 프리스케일러의 출력신호에 동기되어 상기 프리스케일러를 제어하는 모드 제어 신호를 출력하는 스왈로 카운트 검출 수단을 포함하는데,상기 프로그램 카운터는, 비동기 구조를 갖는 카운터인 것을 특징으로 하는 펄스 스왈로 방식의 위상 제어 루프 회로.
- 제 7 항에 있어서,상기 프로그램 카운터는, 복수개의 플립플롭의 배열로 구성되는 것을 특징으로 하는 펄스 스왈로 방식의 위상 제어 루프 회로.
- 제 7 항에 있어서,상기 카운트 출력신호는 상기 각 플립플롭의 반전 출력인 것을 특징으로 하는 펄스 스왈로 방식의 위상 제어 루프 회로.
- 제 7 항에 있어서,상기 프로그램 카운트 검출 수단은,상기 카운트 출력신호와 상기 프로그램 카운터 설정 값을 비교하는 비교수단; 및상기 비교수단의 출력신호가 데이터 입력단자에 인가되고, 상기 프리스케일러의 출력신호가 클럭 입력단자에 인가되어 상기 프로그램 카운터를 리셋시키는 리셋신호를 출력하는 플립플롭을 포함하여 구성된 것을 특징으로 하는 펄스 스왈로 방식의 위상 제어 루프 회로.
- 제 7 항에 있어서,상기 스왈로 카운트 검출 수단은,상기 카운트 출력신호와 상기 스왈로 카운터 설정 값을 비교하는 비교수단;데이터 입력단자가 전원전압에 연결되고, 상기 프로그램 카운터의 출력신호가 클럭 입력단자에 인가되고, 상기 비교수단의 출력신호에 의해 리셋되는 제1 플립플롭; 및상기 제1 플립플롭의 출력신호가 데이터 입력단자에 인가되고, 상기 프리스케일러의 출력신호가 클럭 입력단자에 인가되어 상기 모드 제어신호를 출력하는 제2 플립플롭을 포함하여 구성되는 것을 특징으로 하는 펄스 스왈로 방식의 위상 제어 루프 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0070601A KR100492691B1 (ko) | 2002-11-14 | 2002-11-14 | 펄스 스왈로 방식의 위상 제어 루프 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0070601A KR100492691B1 (ko) | 2002-11-14 | 2002-11-14 | 펄스 스왈로 방식의 위상 제어 루프 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20040042342A KR20040042342A (ko) | 2004-05-20 |
KR100492691B1 true KR100492691B1 (ko) | 2005-06-07 |
Family
ID=37339142
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2002-0070601A KR100492691B1 (ko) | 2002-11-14 | 2002-11-14 | 펄스 스왈로 방식의 위상 제어 루프 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100492691B1 (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100723152B1 (ko) * | 2005-05-27 | 2007-05-30 | 삼성전기주식회사 | 주파수 분주기 및 이를 이용한 위상 동기 루프 장치 |
KR100723517B1 (ko) * | 2005-12-14 | 2007-05-30 | 삼성전자주식회사 | 카운팅 값을 유지한 후 출력하는 카운터 및 상기 카운터를 구비하는 위상 고정 루프 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05206850A (ja) * | 1992-01-23 | 1993-08-13 | Nec Corp | Pll周波数シンセサイザ |
JP2000040962A (ja) * | 1998-07-22 | 2000-02-08 | Matsushita Electric Ind Co Ltd | 周波数シンセサイザ装置とそれを用いた移動無線機 |
KR20020009228A (ko) * | 2000-07-25 | 2002-02-01 | 박종섭 | 듀얼-모듈러스 프로그램가능한 주파수 카운터 |
JP2002076884A (ja) * | 2000-09-05 | 2002-03-15 | Matsushita Electric Ind Co Ltd | パルススワロ方式pll回路 |
-
2002
- 2002-11-14 KR KR10-2002-0070601A patent/KR100492691B1/ko active IP Right Grant
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05206850A (ja) * | 1992-01-23 | 1993-08-13 | Nec Corp | Pll周波数シンセサイザ |
JP2000040962A (ja) * | 1998-07-22 | 2000-02-08 | Matsushita Electric Ind Co Ltd | 周波数シンセサイザ装置とそれを用いた移動無線機 |
KR20020009228A (ko) * | 2000-07-25 | 2002-02-01 | 박종섭 | 듀얼-모듈러스 프로그램가능한 주파수 카운터 |
JP2002076884A (ja) * | 2000-09-05 | 2002-03-15 | Matsushita Electric Ind Co Ltd | パルススワロ方式pll回路 |
Non-Patent Citations (1)
Title |
---|
IEEE 논문 Computer Arithmetic, 1991. Proceedings., 10th IEEE Symposium on(발행일자:1991.06.26~28, 저자:Vuillemin, J.E.) * |
Also Published As
Publication number | Publication date |
---|---|
KR20040042342A (ko) | 2004-05-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1173917A (en) | Digital frequency divider suitable for a frequency synthesizer | |
US7239189B2 (en) | Clock generating circuit | |
US6807552B2 (en) | Programmable non-integer fractional divider | |
US7323942B2 (en) | Dual loop PLL, and multiplication clock generator using dual loop PLL | |
US20060017473A1 (en) | Divider having dual modulus pre-scaler and an associated method | |
EP0757445A2 (en) | Phase-locked loop frequency synthesizer | |
US20030042506A1 (en) | Multi-service processor clocking system | |
US6346833B1 (en) | Frequency multiplier circuit | |
US6108393A (en) | Enhanced prescaler phase interface | |
KR100492691B1 (ko) | 펄스 스왈로 방식의 위상 제어 루프 회로 | |
US10230381B2 (en) | Frequency divider | |
US6249560B1 (en) | PLL circuit and noise reduction means for PLL circuit | |
JP2000040962A (ja) | 周波数シンセサイザ装置とそれを用いた移動無線機 | |
JP2001127629A (ja) | Pll周波数シンセサイザ回路 | |
JPH0548433A (ja) | 多段分周器 | |
KR20040039715A (ko) | 프리스케일러를 포함하는 위상 제어 루프 회로 | |
KR102205037B1 (ko) | 글리치를 제거하기 위한 멀티 모듈러스 분주기 및 이를 포함하는 전자 장치 | |
KR100670462B1 (ko) | 분산 시간 발진기 | |
KR20040009795A (ko) | 프리스케일러를 포함하는 위상 제어 루프 회로 | |
JP4668430B2 (ja) | プリスケーラ及びpll回路 | |
JPH10150361A (ja) | 分周器及びpll回路 | |
JP3516785B2 (ja) | 周波数シンセサイザ装置 | |
JPH09232952A (ja) | 分周器及びpll回路 | |
JP2004112599A (ja) | ジッタ低減回路および電子機器 | |
KR101091488B1 (ko) | 프리스케일러 및 이를 구비한 위상고정루프 주파수 합성기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130422 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20140421 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20150416 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20160418 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20170418 Year of fee payment: 13 |
|
FPAY | Annual fee payment |
Payment date: 20180418 Year of fee payment: 14 |
|
FPAY | Annual fee payment |
Payment date: 20190417 Year of fee payment: 15 |