KR100401356B1 - 액정 디스플레이 구동 방법, 액정 디스플레이용 구동회로, 및 이를 이용한 이미지 디스플레이 장치 - Google Patents

액정 디스플레이 구동 방법, 액정 디스플레이용 구동회로, 및 이를 이용한 이미지 디스플레이 장치 Download PDF

Info

Publication number
KR100401356B1
KR100401356B1 KR10-2001-0042843A KR20010042843A KR100401356B1 KR 100401356 B1 KR100401356 B1 KR 100401356B1 KR 20010042843 A KR20010042843 A KR 20010042843A KR 100401356 B1 KR100401356 B1 KR 100401356B1
Authority
KR
South Korea
Prior art keywords
signal
liquid crystal
video
crystal display
sampled
Prior art date
Application number
KR10-2001-0042843A
Other languages
English (en)
Other versions
KR20020014678A (ko
Inventor
와타나베타카시
Original Assignee
엔이씨 엘씨디 테크놀로지스, 엘티디.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엔이씨 엘씨디 테크놀로지스, 엘티디. filed Critical 엔이씨 엘씨디 테크놀로지스, 엘티디.
Publication of KR20020014678A publication Critical patent/KR20020014678A/ko
Application granted granted Critical
Publication of KR100401356B1 publication Critical patent/KR100401356B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

고해상도의 아날로그 시리얼 비디오 신호를 패러렐 비디오 신호로 변환할 수 있는 저가이며 소형인 액정 디스플레이 구동 방법과, 액정 디스플레이 구동 회로, 및 이미지 디스플레이 장치가 제공되어, 디스플레이시 얼룩이 없이 고화질의 이미지를 고해상도로 디스플레이할 수 있게 한다. 샘플링 펄스에 응답하여, 아날로그 시리얼 비디오 신호는 10개의 패러렐 비디오 신호로서 순차적으로 샘플 유지되고 이들 신호가 유지되고 있는 동안 샘플링 펄스에 응답하여 다음 기간에서의 샘플링이 시작되는 것보다 선택기의 스위칭에서의 지연 시간만큼 더 빨리 선택되는 것에 의해 4개의 연속적으로 샘플 유지된 비디오 신호는 4개의 패러렐 비디오 신호로서 동시에 출력된다.

Description

액정 디스플레이 구동 방법, 액정 디스플레이용 구동 회로, 및 이를 이용한 이미지 디스플레이 장치{METHOD FOR DRIVING LIQUID CRYSTAL DISPLAY, DRIVING CIRCUIT FOR LIQUID CRYSTAL DISPLAY, AND IMAGE DISPLAY DEVICE USING SAME}
발명의 배경
발명의 분야
본 발명은 액정 디스플레이 구동 방법, 액정 디스플레이용 구동 회로, 및 이미지 디스플레이 장치에 관한 것으로, 특히 액정 셀이 매트릭스 형태로 정렬되는 액정 디스플레이 구동 방법, 액정 디스플레이용 구동 회로, 및 액정 디스플레이를 장착한 이미지 디스플레이 장치에 관한 것이다.
본 출원은 본원에서 참조된 2000년 7월 17일자 출원된 일본 특허원 2000-216621호를 우선권으로 주장한다.
관련 기술의 설명
도 10은 일본 특개평 제6-295162호에 개시된 종래의 칼라 액정 디스플레이의 구동 회로의 구성을 도시하는 개략적인 블록도이다. 칼라 액정 디스플레이(21)는 스위칭 소자로서 TFT(박막 트랜지스터)를 사용하는 능동 매트릭스형 칼라 액정 디스플레이로서, 로우 방향에서 소정의 간격으로 장착된 다수의 주사 전극(게이트 라인; 22)과 칼럼 방향에서 소정의 간격으로 장착된 다수의 데이터 전극(소스 라인; 23)의 교차점에 각각의 픽셀이 위치되고, 각각의 픽셀은 등가적으로 용량성 부하인 액정 셀(24)과, 대응하는 액정 셀(24) 각각을 구동하기 위해 사용되는 TFT(25) 및 수직 동기화된 한 주기동안 데이터 전하를 축적하기 위해 사용되는 커패시터(도시되지 않음)를 포함하고, 시리얼 비디오 적색 신호(SR), 시리얼 비디오 녹색 신호(SG), 및 시리얼 비디오 청색 신호(SB)에 기초하여 생성된 데이터 적색 신호, 데이터 녹색 신호, 및 데이터 청색 신호가 데이터 전극(23)에 인가되고 수평 동기 신호(SH) 및 수직 동기 신호(SV)에 기초하여 생성된 주사 신호가 주사 전극(22)에 인가되어 칼라 문자, 이미지 등이 디스플레이된다.
또한, 종래의 칼라 액정 디스플레이의 구동 회로는 대개 컨트롤러(31), 시리얼/패러렐 변환 회로(32), 감마 변환 회로(33), 데이터 반전 회로(34), 데이터 전극 구동 회로(351및 352) 및 주사 전극 구동 회로(36)를 포함한다. 컨트롤러(31)는 외부로부터 공급되는 수평 주사 신호(SH)와 수직 주사 신호(SV)에 기초하여 상부측 수평 주사 펄스(PHU), 하부측 수평 주사 펄스(PHD), 및 수직 주사 펄스(PV)를 생성하고 이들을 데이터 전극 구동 회로(351및 352)와 주사 전극 구동 회로(36)에 제공하며, 동시에, 각각의 소자를 제어한다. 시리얼/패러렐 변환 회로(32)는 외부로부터 제공되는 아날로그 신호인 시리얼 비디오 적색 신호(SR), 시리얼 비디오 녹색신호(SG), 및 시리얼 비디오 청색 신호(SB)에 대응하는 시리얼/패러렐 변환부(32a, 32b, 및 32c)의 각각을 구비하며, 시리얼/패러렐 변환부(32a, 32b 및 32c)의 각각은 컨트롤러(31)의 제어하에서 시리얼 비디오 적색 신호(SR), 시리얼 비디오 녹색 신호(SG), 및 시리얼 비디오 청색 신호(SB)를 패러렐 비디오 적색 신호(SRP), 패러렐 비디오 녹색 신호(SGP), 및 패러렐 비디오 청색 신호(SBP)로 변환한다. 감마 변환 회로(33)는 패러렐 비디오 적색 신호(SRP), 패러렐 비디오 녹색 신호(SGP), 및 패러렐 비디오 청색 신호(SBP)에 대해 감마 보정을 수행하여 계조성(shades of gray)을 부여하고, 각각 패러렐 비디오 적색 신호(SRG), 패러렐 비디오 녹색 신호(SGG), 및 패러렐 비디오 청색 신호(SBG)로서 출력한다.
칼라 액정 디스플레이(21)를 교류로 구동하기 위해서, 데이터 반전 회로(34)는 패러렐 비디오 적색 신호(SRG), 패러렐 비디오 녹색 신호(SGG), 및 패러렐 비디오 청색 신호(SBG)가 각각 역상의 비디오 적색 신호(NSRG), 역상의 비디오 녹색 신호(NSGG), 및 역상의 비디오 청색 신호(NSBG)가 되도록 데이터 전극 구동 회로(351및 352)의 표준 전압에 대한 패러렐 비디오 적색 신호(SRG), 패러렐 비디오 녹색 신호(SGG), 및 패러렐 비디오 청색 신호(SBG) 각각의 절반의 극성을 반전하고, 동시에, 이들을 패러렐 비디오 적색 신호(SRG), 패러렐 비디오 녹색 신호(SGG), 및 패러렐 비디오 청색 신호(SBG)의 나머지 절반과 함께 하나의 라인이 기록될 때마다 이들 신호를 스위칭하는 것에 의해 데이터 전극 구동 회로(351및 352)로 제공한다. 데이터 전극 구동 회로(351및 352)는, 컨트롤러(31)로부터 제공되는 상부측 수평 주사 펄스(PHU)와 하부측 수평 주사 펄스(PHD)의 타이밍과 일치하여, 패러렐 비디오 적색 신호(SRG) 또는 역상의 비디오 적색 신호(NSRG) 중 어느 하나로부터의 데이터 적색 신호와, 패러렐 비디오 녹색 신호(SGG) 또는 역상의 비디오 녹색 신호(NSGG) 중 어느 하나로부터의 데이터 녹색 신호, 및 패러렐 비디오 청색 신호(SBG) 또는 역상의 비디오 청색 신호(NSBG) 중 어느 하나로부터의 데이터 청색 신호를 생성하여 이들을 칼라 액정 디스플레이(21)의 대응하는 전극(23) 각각에 제공한다. 주사 전극 구동 회로(36)는, 컨트롤러(31)로부터 제공되는 수직 주사 펄스(Pv)의 타이밍과 일치하여, 주사 신호를 생성하고 이것을 칼라 액정 디스플레이(21)의 대응하는 주사 전극(22) 각각에 제공한다.
도 11은 종래의 칼라 액정 디스플레이(21)에서 시리얼/패러렐 변환 회로(32)를 구성하는 시리얼/패러렐 변환부(32a)의 구성을 도시하는 회로도이다. 도 11에 도시된 시리얼/패러렐 변환부(32a)는 시프트 레지스터(41), 2n개의 샘플 유지 회로(421내지 422n)(여기서 n은 2 이상의 정수), 및 n개의 선택기(431내지 43n)로 구성되며 시리얼 비디오 적색 신호(SR)를 n개의 패러렐 비디오 적색 신호(SRP1내지SRPn)로 변환한다. 시프트 레지스터(41)는 2n개의 지연 플립-플롭(DFF)으로 구성된 시리얼-인/패러렐-아웃형 시프트 레지스터(serial-in/parallel-out type shift register)이며, 컨트롤러(31)로부터 제공되는 시프트 클록(SCK)과 동기하여, 컨트롤러(31)로부터 제공되는 시작 펄스(STP)를 시프트하는 시프팅 동작을 수행하고, 패러렐 데이터의 2n 비트의 각각의 비트를 샘플링 펄스(SP1내지 SP2n)로서 샘플 유지 회로(421내지 422n) 각각에 동시에 출력한다. 샘플 유지 회로(421내지 422n) 각각은, 시프트 레지스터(41)로부터 각각 제공되는 대응하는 샘플링 펄스(SP1내지 SP2n)의 각각에 기초하여, 시리얼 비디오 적색 신호(SR)의 전압(SR1내지 SR2n)의 각각을 샘플링하고 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR1내지 SR2n)의 각각을 소정 기간동안 유지한다. 또한, 현재 기간에서의 전압(SR1내지 SR2n) 각각의 값이 다음 기간에서의 전압(SR1내지 SR2n) 각각의 값과 다를지라도, 동일한 샘플 유지 회로(42)로부터 출력되기 때문에, 동일한 부호가 이들 값에 할당된다. 선택기(431내지 43n) 각각은, 컨트롤러(31)로부터 제공되는 선택기 제어 신호(SCTL)에 기초하여, 대응하는 샘플 유지 회로(421내지 42n)로부터 제공되는 시리얼 비디오 적색 신호(SR)의 전압(SR1내지 SRn) 또는 대응하는 샘플 유지 회로(42n+1내지 422n)로부터 제공되는 시리얼 비디오 적색 신호(SR)의 전압(SR(n+1)내지 SR2n) 중 어느하나를 각각의 패러렐 비디오 적색 신호(SRP1내지 SRPn)로서 출력한다.
또한, 시리얼/패러렐 변환부(32b 및 32c)(도시되지 않음)의 구성은 입출력되는 신호가 상이하다는 점을 제외하면 시리얼/패러렐 변환부(32a)의 구성과 동일하기 때문에, 시리얼/패러렐 변환부(32b 및 32c)에 대한 설명은 생략한다.
다음에, 시리얼/패러렐 변환부(32a)의 동작은 n이 4인 경우, 즉 8개의 샘플 유지 회로(421내지 428)와 네 개의 선택기(431내지 434)가 시리얼/패러렐 변환부(32a)에 장착된 경우의 예를 사용하고 도 12의 타이밍도를 참조하여 설명될 것이다. 먼저, 시프트 레지스터(41)는, 시작 펄스(STP)(도시되지 않음)와 시프트 클록(SCK)(도 12의 (1)에 도시됨)이 컨트롤러(31)로부터 제공될 때, 시프트 클록(SCK)과 동기하여 시작 펄스(STP)를 시프트하는 시프팅 동작을 수행하고 2n 비트의 패러렐 데이터의 각각의 비트를 샘플링 펄스(SP1내지 SP8)(도 12의 (3) 내지 (10)에 도시됨)로서 출력한다.
따라서, 아날로그이며 시리얼인 비디오 적색 신호(SR)(도 12의 (2)에 도시됨)가 외부로부터 제공되는 경우, 샘플 유지 회로(421)는, 샘플링 펄스(SP1)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR1)을 샘플링하고, 그 다음, 샘플링 펄스(SP1)가 로우인 동안, 샘플링된 비디오 적색 신호(SR)의 전압(SR1)을 유지한다. 시리얼 비디오 적색 신호(SR)는 아날로그 신호이지만, 도 12의 (2)에서는, 간략화를위해, 전압(SR1내지 SR8) 각각이 디지털 데이터처럼 표현되어 있다.
유사하게, 샘플 유지 회로(422)는, 도 12의 (4)에 도시된 샘플링 펄스(SP2)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR2)을 샘플링하고, 그 다음, 샘플링 펄스(SP2)가 로우인 동안, 샘플링된 비디오 적색 신호(SR)의 전압(SR2)을 유지한다. 샘플 유지 회로(423)는, 도 12의 (5)에 도시된 샘플링 펄스(SP3)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR3)을 샘플링하고, 그 다음, 샘플링 펄스(SP3)가 로우인 동안, 샘플링된 비디오 적색 신호(SR)의 전압(SR3)을 유지한다. 샘플 유지 회로(424)는, 도 12의 (6)에 도시된 샘플링 펄스(SP4)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR4)을 샘플링하고, 그 다음, 샘플링 펄스(SP4)가 로우인 동안, 샘플링된 비디오 적색 신호(SR)의 전압(SR4)을 유지한다.
다음에, 선택기 제어 신호(SCTL)가 도 12의 (11)에 도시된 시프트 클록(SCK)의 다섯 번째 상승과 동기하여 하이로 변경되면, 선택기(431내지 434)는, 하이 레벨의 선택기 제어 신호(SCTL)에 기초하여, 공통 단자(TC)의 각각을 제 1의 단자(T1)에 연결함으로써, 도 12의 (3) 내지 (6)의 좌측부에 도시된 점선에 의해 둘러싸인 기간 동안, 대응하는 샘플 유지 회로(421내지 424) 각각에 의해 유지되는 시리얼 비디오 적색 신호(SR)의 전압(SR1내지 SR4)을 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 출력한다.
다음에, 샘플 유지 회로(425)는, 도 12의 (7)에 도시된 샘플링 펄스(SP5)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR5)을 샘플링하고, 그 다음, 샘플링 펄스(SP5)가 로우인 동안, 샘플링된 비디오 적색 신호(SR)의 전압(SR5)을 유지한다. 유사하게, 샘플 유지 회로(426)는, 도 12의 (8)에 도시된 샘플링 펄스(SP6)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR6)을 샘플링하고, 그 다음, 샘플링 펄스(SP6)가 로우인 동안, 샘플링된 비디오 적색 신호(SR)의 전압(SR6)을 유지한다. 샘플 유지 회로(427)는, 도 12의 (9)에 도시된 샘플링 펄스(SP7)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR7)을 샘플링하고, 그 다음, 샘플링 펄스(SP7)가 로우인 동안, 샘플링된 비디오 적색 신호(SR)의 전압(SR7)을 유지한다. 샘플 유지 회로(428)는, 도 12의 (10)에 도시된 샘플링 펄스(SP8)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR8)을 샘플링하고, 그 다음, 샘플링 펄스(SP8)가 로우인 동안, 샘플링된 비디오 적색 신호(SR)의 전압(SR8)을 유지한다.
다음에, 선택기 제어 신호(SCTL)가 도 12의 (11)에 도시된 시프트 클록(SCK)의 9번째 상승과 동기하여 로우로 변경될 때, 선택기(431내지 434)는, 로우 레벨의 선택기 제어 신호(SCTL)에 기초하여, 공통 단자(TC)의 각각을 제 2의 단자(T2)에 연결함으로써, 도 12의 (7) 내지 (10)의 좌측부에 도시된 점선에 의해 둘러싸인 기간동안, 각각의 대응하는 샘플 유지 회로(425내지 428)에 의해 유지된 시리얼 비디오 적색 신호(SR)의 전압(SR5내지 SR8)을 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 출력한다.
상기 상술된 동작은 시프트 클록(SCK)의 네 클록 간격에서 순차적으로 반복된다. 시리얼 비디오 녹색 신호(SG) 및 시리얼 비디오 청색 신호(SB)에 대한 동작은 상기의 시리얼 비디오 적색 신호(SR)에 대한 동작과 동일하다.
이러한 시리얼/패러렐 변환 회로(32)가 상기 상술된 종래의 액정 디스플레이의 구동 회로에 장착되는 이유는 다음과 같다. 즉, 보통의 경우에 있어서, 데이터 전극 구동 회로(351및 352)의 동작 속도는 컨트롤러(31), 감마 변환 회로(33) 및 데이터 반전 회로(34)의 동작 속도보다 더 느리다. 예를 들면, 1280×1024의 해상도를 갖는 SXGA(Super Extended Graphics Array)형 액정 디스플레이로 칭해지는 액정 디스플레이의 경우에 있어서, 컨트롤러(31) 등의 동작 클록의 주파수, 즉 외부로부터 공급되는 아날로그 시리얼 비디오 신호의 주파수는 135㎒이지만, 데이터 구동 회로(351및 352)의 동작 클록의 주파수는 약 20㎒이다. 이 문제점을 해결하기 위해서, 저속의 데이터 전극 구동 회로(351및 352)에서도 동시적인 병렬 처리가 수행될 수 있도록 높은 주파수, 즉 높은 해상도를 갖는 시리얼 비디오 신호를 패러렐 비디오 신호로 변환함으로써, 데이터 전극 구동 회로(351및 352)의 동작 속도는 외부로부터 제공된 고해상도의 비디오 신호의 주파수 특성에 정합된다. 시리얼 비디오 신호가 패러렐 비디오 신호로 변환되는 이러한 신호 처리는 고주파수의 한 신호를 다수의 저주파수의 상(phase)의 신호로 전개하는 점에서 "상 전개(phase expansion)"로 칭해진다. 예를 들면, SXGA형 액정 디스플레이의 경우에 있어서, 8상의 신호가 되도록 외부로부터 제공되는 시리얼 비디오 신호를 전개함으로써, 주파수는 16.875㎒(135㎒/8상)가 되도록 변경되고, 이것은 동작 속도가 약 20㎒인 데이터 전극 구동 회로(351및 352)가 신호 처리를 성공적으로 수행하도록 한다.
최근에 개발된 멀티미디어에 있어서, 초고해상도의 사진 또는 프린트물과 호환성을 포함하는 액정 디스플레이에서 요구되며 고해상도가1600×1200픽셀의 해상도를 갖는 UXGA(Ultra Extended Graphics Array)형 액정 디스플레이로 칭해지는 액정 디스플레이가 개발되었다. UXGA형 액정 디스플레이에 있어서, 외부로부터 제공되는 시리얼 비디오 신호의 주파수는 162㎒이다. 따라서, 이 시리얼 비디오 신호가 8상의 신호가 되도록 상 전개되는 경우에도, 주파수는 20.25㎒(162㎒/8상)가 되어, 데이터 전극 구동 회로(351및 352)의 동작 한계에 거의 도달하게 된다. 따라서, 만약 샘플링 펄스(SP1내지 SP8)의 상승 및 하강 타이밍이 선택기 제어 신호(SCTL)의 상승 및 하강 타이밍과 동일하면, 하기와 같은 문제점이 발생한다. 즉, 각 샘플 홀드 회로(42)를 구성하는 커패시터의 커패시턴스에 기인하여 커패시터의 전압이 입력 전압의 허용 오차 범위 내에 도달하기까지의 시간인 정정(整定) 시간(settling time)이 크거나, 배선의 배선 상태 기인하여 신호 전달이 지연함에 의해 선택기 제어 신호(SCTL)의 상승 타이밍이 샘플링 펄스(SP)의 하강 타이밍보다 이르던가 하여, 예를 들어, 도 12의 (6)의 "a" 부분과 같이, 샘플 유지 회로(424)가 하이 레벨의 샘플링 펄스(SP4)에 의거하여 시리얼 비디오 레드 신호(SR)의 전압(SR4)을 아직 샘플링하고 있는 정정 시간 중에 선택기(434)가 스위칭되는 경우에는, 디스플레이되지 말아야 할 노이즈가 칼라 액정 디스플레이(21) 상에 나타나게 되고, 이것은 디스플레이의 얼룩을 유발하게 된다. 특히, 선택기(434)가 일찍 스위칭되면, 시리얼 비디오 적색 신호(SR)의 전압(SR4)이 화이트 레벨에 있지만, 샘플 유지 회로(424)를 구성하는 커패시터가 화이트 레벨의 전압(SR4)에 의해 충분히 충전되기보다는, 픽셀의 일부가 액정 디스플레이(21) 상에서 약간 검붉게 디스플레이된다(시리얼 비디오 녹색 신호(SG)와 시리얼 비디오 청색 신호(SB)는 블랙 레벨에 있다). 도 12의 (10)의 "a"로 도시된 동작은 상기 상술된 것과 동일하다.
상기와는 대조적으로, 예를 들면, 도 12의 (1)의 "b"로 도시된 바와 같이, 선택기(43)의 지연된 스위칭 속도 및/또는 배선의 배치에 의해 유발되는 신호 전송에서의 지연에 의해 야기되는 선택기 제어 신호(SCTL)가 샘플링 펄스(SP) 상승보다 더 늦게 하강하는 타이밍으로 인해 샘플 유지 회로(42)가 전압(SR1) 샘플링을 이미 시작했더라도, 선택기(431)가 아직 선택되지 않았다면, 액정 디스플레이(21) 상에서 디스플레이되지 말아야 할 노이즈가 액정 디스플레이(21) 상에서의 디스플레이시에얼룩으로서 디스플레이된다. 특히, 현재 기간동안 샘플링된 시리얼 비디오 적색 신호(SR)가 블랙 레벨이고 다음 기간동안 샘플링될 시리얼 비디오 적색 신호(SR)의 전압(SR1)이 화이트 레벨이면, 샘플 유지 회로(421)는 화이트 레벨에서 시리얼 비디오 적색 신호(SR)의 전압(SR1) 샘플링을 시작하였더라도, 선택기(431)가 아직 스위칭되지 않았다면, 픽셀이 일부는 칼라 액정 디스플레이(21) 상에서 약간 밝은 붉은색으로 디스플레이된다(시리얼 비디오 녹색 신호(SG)와 시리얼 비디오 청색 신호(SB)는 블랙 레벨에 있다), 도 12의 (7)의 "b"로 도시된 동작은 상기 상술된 것과 동일하다.
통상적으로, 디스플레이에서의 이러한 얼룩은 선택기 제어 신호(SCTL)의 상승 또는 하강의 타이밍을 미세하게 조정함으로써 해결되며 디스플레이에서의 일부 얼룩은 허용된다. 그러나, UXGA형 액정 디스플레이에 있어서, 데이터 전극 구동 회로(351및 352)가 그 동작 한계에 거의 도달하는 상태에서 동작되기 때문에, 디스플레이에서의 이러한 얼룩을 해결하는 것은 어려우며 얼룩은 그 허용 한계를 넘어선다. 이러한 문제점을 해결하기 위해서, 상 전개에 적용될 상의 수의 증가의 측정이 제안될 수도 있지만, 그러나, 비디오 신호의 하나의 칼라에 필요한 선택기의 수가 증가된 상의 수만큼 증가되고 샘플 유지 회로의 수도 또한 증가된 상의 수의 두 배만큼 증가되어, 액정 디스플레이의 구동 회로의 비용을 상승시키게 된다는 점에서 문제점이 있다. 또한, 아주 많은 상의 신호를 구동 회로에 제공하는데 필요한배선의 배치는 복잡하게 만들어지고 액정 디스플레이의 구동 회로는 그에 따라 크기가 증가하게 된다. 또한, 배선의 배치에 의해 야기되는 신호에서의 지연에 의한 영향이 무시될 수 없기 때문에, 선택기 제어 신호(SCTL)의 상승 및 하강을 미세하게 조정하는 것만으로 상기 문제점을 해결하는 것은 불가능하다.
한편, 보통의 경우에 있어서, 데이터 전극 구동 회로(351및 352)와 주사 전극 구동 회로(36)가 집적 회로(IC)로 구성되며, 최근, IC가 많은 경우에 있어서 높은 온-저항(on-resistance)과 낮은 동작 속도를 갖는 폴리실리콘을 사용하여 제조되기 때문에, 고해상도의 액정 디스플레이에서 높은 주파수를 갖는 시리얼 비디오 신호를 만족스럽게 처리할 수 없다. 또한, 액정 디스플레이의 소형화를 달성하기 위해서, 데이터 구동 회로(351및 352)와 주사 전극 구동 회로(36)가 폴리실리콘을 사용하여 액정 디스플레이가 상부에 형성되는 유리 기판 상에 제조된다. 이 경우, 구동 회로 각각을 구성하는 스위칭 소자의 온-저항이 보통의 IC보다 더 크게 되고 동작 속도는 더 느리게 도어, 고해상도의 액정 디스플레이에서 높은 주파수를 갖는 비디오 신호를 만족스럽게 처리하기 위한 방법과 회로가 요구된다.
본 발명은, 상술의 사정을 감안하여 이루어진 것으로, 저비용이며 소형의 구성으로, 디스플레이 얼룩도 없고, 고해상도의 아날로그 시리얼 비디오 신호를 패러렐 비디오 신호로 변환할 수 있고, 이것에 의해, 고화질의 이미지를 고해상도로 디스플레이할 수 있는 액정 디스플레이 구동 방법, 액정 디스플레이의 구동 회로 및이미지 디스플레이 장치를 제공하는 것을 그 목적으로 한다.
본 발명의 제 1의 양상에 따르면, 아날로그 시리얼 비디오 신호를 상 전개함으로써 얻어지는 n개의 패러렐 비디오 신호(여기서, n은 2 이상의 정수)에 기초하여 액정 디스플레이를 구동하는 액정 디스플레이 구동 방법이 제공되는데, 상기 방법은:
(n+1)개 이상 또는 (2n+1)개 이상의 샘플링 펄스에 응답하여 (n+1)개 이상 또는 (2n+1)개 이상의 패러렐 비디오 신호로 아날로그 시리얼 비디오 신호를 순차적으로 샘플 유지하는 제 1의 단계; 및
샘플 유지된 비디오 신호가 개별적 또는 공통적으로 유지되는 동안 샘플 유지된 비디오 신호에 각각 대응하는 샘플링 펄스에 응답하여 또는 샘플 유지된 비디오 신호 중에서 최초로 샘플 유지된 비디오 신호에 대응하는 샘플링 펄스에 응답하여 다음 기간에서 샘플링이 시작하는 것보다 상기 샘플 유지된 비디오 신호를 개별적 또는 동시적으로 선택 출력하는데 필요한 시간만큼 적어도 더 빨리 선택하는 것에 의해 n개의 연속적인 샘플 유지된 비디오 신호를 n개의 패러렐 비디오 신호로서 순차적 또는 동시적으로 출력하는 제 2의 단계를 포함한다.
본 발명의 제 2의 양상에 따르면, 아날로그 시리얼 비디오 신호를 상 전개함으로써 얻어지는 n개의 패러렐 비디오 신호(여기서 n은 2 이상의 정수)에 기초하여 액정 디스플레이를 구동하는 액정 디스플레이 구동 방법이 제공되는데, 상기 방법은:
(n+1)개 이상 샘플링 펄스에 응답하여 (n+1)개 이상의 패러렐 비디오 신호로아날로그 시리얼 비디오 신호를 순차적으로 샘플 유지하는 제 1의 단계; 및
샘플 유지된 비디오 신호가 개별적으로 유지되는 동안 샘플 유지된 비디오 신호에 각각 대응하는 샘플링 펄스에 응답하여 샘플링이 다음 기간에서 시작되는 것보다 샘플 유지된 비디오 신호를 개별적으로 선택 출력하는데 필요한 제 1의 시간만큼 적어도 더 빨리 선택하는 것에 의해 n개의 연속적으로 샘플 유지된 비디오 신호를 n개의 패러렐 비디오 신호로서 순차적으로 출력하는 제 2의 단계를 포함한다.
본 발명의 제 3의 양상에 따르면, 아날로그 시리얼 비디오 신호를 상 전개함으로써 얻어지는 n개의 패러렐 비디오 신호(여기서 n은 2 이상의 정수)에 기초하여 액정 디스플레이를 구동하는 액정 디스플레이 구동 방법이 제공되는데, 상기 방법은:
(2n+1)개 이상 샘플링 펄스에 응답하여 (2n+1)개 이상의 패러렐 비디오 신호로 아날로그 시리얼 비디오 신호를 순차적으로 샘플 유지하는 제 1의 단계; 및
샘플 유지된 비디오 신호가 공통적으로 유지되는 동안 샘플 유지된 비디오 신호 중에서 최초로 샘플 유지된 비디오 신호에 대응하는 샘플링 펄스에 응답하여 샘플링이 다음 기간에서 시작되는 것보다 샘플 유지된 비디오 신호를 동시적으로 선택 출력하는데 필요한 제 1의 시간만큼 적어도 더 빨리 선택하는 것에 의해 n개의 연속적으로 샘플 유지된 비디오 신호를 n개의 패러렐 비디오 신호로서 동시에 출력하는 제 2의 단계를 포함한다.
상기에 있어서, 상기 제 2의 단계에서, n개의 연속적으로 샘플 유지된 비디오 신호의 개별적 또는 동시적 선택은 각각의 샘플 유지된 비디오 신호에 대한 정정(整定) 시간(settling time)과 거의 동일한 제 2의 시간의 경과 후 또는 n개의 연속적으로 샘플 유지된 비디오 신호 중에서 마지막으로 샘플 유지된 비디오 신호의 정정 시간과 거의 동일한 제 2의 시간이 경과한 후에 시작되는 것이 바람직하다.
또한, 상기 제 1의 시간은 상기 샘플링 펄스가 생성될 때 사용되는 시프트 클록의 한 클록을 나타내며 상기 제 2의 시간은 상기 시프트 클록의 1/2 클록을 나타내는 것이 바람직하다.
또한, 상기 아날로그 시리얼 비디오 신호는 비디오 적색 신호, 비디오 녹색 신호, 및 비디오 청색 신호를 포함하고, 상기 제 1 및 제 2의 단계는 상기 비디오 적색 신호, 상기 비디오 녹색 신호, 및 상기 비디오 청색 신호의 각각에 대해 수행되는 것이 바람직하다.
또한, 상기 액정 디스플레이는 능동 매트릭스형 액정 디스플레이이고, 그 스위칭 장치는 TFT(Thin Film Transistor), MOSFET(Metal Oxide Semiconductor Field Effect Transistor), MIM(Metal Insulator Metal), 배리스터, 및 링 다이오드(ringing diode) 중 어느 하나인 것이 바람직하다.
또한, 상기 액정 디스플레이는 직시형 액정 디스플레이(direct-viewing type liquid crystal display) 또는 프로젝션형 액정 디스플레이(projection-type liquid crystal display)인 것이 바람직하다.
본 발명의 제 4의 양상에 따르면, 아날로그 시리얼 비디오 신호를 상 전개함으로써 얻어지는 n개의 패러렐 비디오 신호(여기서 n은 2 이상의 정수)에 기초하여 액정 디스플레이를 구동하기 위한 액정 디스플레이용 구동 회로가 제공되는데, 상기 액정 디스플레이용 구동 회로는:
(n+1)개 이상 또는 (2n+1)개 이상의 샘플링 펄스에 응답하여 (n+1)개 이상 또는 (2n+1)개 이상의 패러렐 비디오 신호로 아날로그 시리얼 비디오 신호를 순차적으로 샘플 유지하는 (n+1)개 이상 또는 (2n+1)개 이상의 샘플 유지 회로; 및
샘플 유지된 비디오 신호가 개별적 또는 공통적으로 유지되는 동안 샘플 유지된 비디오 신호에 각각 대응하는 샘플링 펄스에 응답하여 또는 샘플 유지된 비디오 신호 중에서 최초로 샘플 유지된 비디오 신호에 대응하는 샘플링 펄스에 응답하여 다음 기간에서 샘플링이 시작하는 것보다 상기 샘플 유지된 비디오 신호를 개별적 또는 동시적으로 선택 출력하는데 필요한 시간만큼 적어도 더 빨리 선택하는 것에 의해 n개의 연속적인 샘플 유지된 비디오 신호를 n개의 패러렐 비디오 신호로서 순차적 또는 동시적으로 출력하는 n개의 선택기를 포함한다.
본 발명의 제 5의 양상에 따르면, 아날로그 시리얼 비디오 신호를 상 전개함으로써 얻어지는 n개의 패러렐 비디오 신호(여기서 n은 2 이상의 정수)에 기초하여 액정 디스플레이를 구동하기 위한 액정 디스플레이용 구동 회로가 제공되는데, 상기 액정 디스플레이용 구동 회로는:
(n+1)개 이상 샘플링 펄스에 응답하여 (n+1)개 이상의 패러렐 비디오 신호로 아날로그 시리얼 비디오 신호를 순차적으로 샘플 유지하는 (n+1)개 이상의 샘플 유지 회로; 및
샘플 유지된 비디오 신호가 개별적으로 유지되는 동안 샘플 유지된 비디오 신호에 각각 대응하는 샘플링 펄스에 응답하여 샘플링이 다음 기간에서 시작되는 것보다 샘플 유지된 비디오 신호를 개별적으로 선택 출력하는데 필요한 제 1의 시간만큼 적어도 더 빨리 선택하는 것에 의해 n개의 연속적으로 샘플 유지된 비디오 신호를 n개의 패러렐 비디오 신호로서 순차적으로 출력하는 n개의 선택기를 포함한다.
본 발명의 제 6의 양상에 따르면, 아날로그 시리얼 비디오 신호를 상 전개함으로써 얻어지는 n개의 패러렐 비디오 신호(여기서 n은 2 이상의 정수)에 기초하여 액정 디스플레이를 구동하기 위한 액정 디스플레이용 구동 회로가 제공되는데, 상기 액정 디스플레이용 구동 회로는:
(2n+1)개 이상 샘플링 펄스에 응답하여 (2n+1)개 이상의 패러렐 비디오 신호로 아날로그 시리얼 비디오 신호를 순차적으로 샘플 유지하는 (2n+1)개 이상의 샘플 유지 회로; 및
샘플 유지된 비디오 신호가 공통적으로 유지되는 동안 샘플 유지된 비디오 신호 중에서 최초로ㅣ 비디오 신호에 대응하는 샘플링 펄스에 응답하여 샘플링이 다음 기간에서 시작되는 것보다 샘플 유지된 비디오 신호를 동시적으로 선택 출력하는데 필요한 제 1의 시간만큼 적어도 더 빨리 선택하는 것에 의해 n개의 연속적으로 샘플 유지된 비디오 신호를 n개의 패러렐 비디오 신호로서 동시에 출력하는 n개의 선택기를 포함한다.
상기에 있어서, n개의 선택기는 각각의 샘플 유지된 비디오 신호에 대한 정정 시간과 거의 동일한 제 2의 시간이 경과한 후 또는 n개의 연속적으로 샘플 유지된 비디오 신호 중에서 마지막으로 샘플 유지된 비디오 신호의 정정 시간과 거의 동일한 제 2의 시간이 경과한 후 n개의 연속적으로 샘플 유지된 비디오 신호의 개별적 또는 동시적 선택을 시작하는 것이 바람직하다.
또한, 상기 제 1의 시간은 상기 샘플링 펄스가 생성될 때 사용되는 시프트 클록의 한 클록을 나타내며 상기 제 2의 시간은 상기 시프트 클록의 1/2 클록을 나타내는 것이 바람직하다.
또한, 상기 아날로그 시리얼 비디오 신호는 비디오 적색 신호, 비디오 녹색 신호, 및 비디오 청색 신호를 포함하고, 상기 (n+1)개 이상 또는 (2n+1)개 이상의 샘플 유지 회로와 상기 n개의 선택기는 상기 비디오 적색 신호, 상기 비디오 녹색 신호, 및 상기 비디오 청색 신호의 각각에 대해 장착되는 것이 바람직하다.
또한, 상기 액정 디스플레이는 능동 매트릭스형 액정 디스플레이이고, 그 스위칭 장치는 TFT, MOSFET, MIM, 배리스터, 및 링 다이오드 중 어느 하나인 것이 바람직하다.
또한, 상기 액정 디스플레이는 직시형 액정 디스플레이 또는 프로젝션형 액정 디스플레이인 것이 바람직하다.
본 발명의 제 7의 양상에 따르면, 직시형 액정 디스플레이와 상기 언급된 액정 디스플레이용 구동 회로를 포함하는 이미지 디스플레이 장치가 제공된다.
본 발명의 제 8의 양상에 따르면, 프로젝션형 액정 디스플레이와 상기 언급된 액정 디스플레이용 구동 회로를 포함하는 이미지 디스플레이 장치가 제공된다.
상기에 있어서, 상기 액정 디스플레이는 능동 매트릭스형 액정 디스플레이이고, 그 스위칭 장치는 TFT, MOSFET, MIM, 배리스터, 및 링 다이오드 중 어느 하나인 것이 바람직하다.
상기의 구성에 의하면, (n+1)개 이상 또는 (2n+1)개 이상의 샘플링 펄스에 응답하여, 아날로그 시리얼 비디오 신호는 (n+1)개 이상 또는 (2n+1)개 이상의 패러렐 비디오 신호로서 순차적으로 유지되고, n개의 연속적으로 샘플 유지된 비디오 신호는 샘플 유지된 비디오 신호가 개별적 또는 공통적으로 유지되는 유지 기간 동안 샘플 유지된 비디오 신호에 각각 대응하는 샘플링 펄스에 응답하여 또는 비디오 신호 중에서 최초로 샘플 유지된 비디오 신호에 대응하는 샘플링 펄스에 응답하여 다음 기간에서 샘플링이 시작하는 것보다 비디오 신호를 개별적 또는 동시적으로 선택 출력하는데 필요한 시간만큼 적어도 더 빨리 선택되는 것에 의해 n개의 연속적인 샘플 유지된 비디오 신호는 n개의 패러렐 비디오 신호로서 순차적 또는 동시적으로 출력되고, 따라서, 구동 회로는 저비용으로 그리고 소형으로 구성될 수 있으며 고해상도의 아날로그 시리얼 비디오 신호를 패러렐 비디오 신호로 변환할 수 있으며, 이에 의해 디스플레이시 얼룩이 없이 고화질의 이미지를 고해상도로 디스플레이할 수 있게 된다.
다른 구성에 의하면, (n+1)개 이상의 샘플링 펄스에 응답하여, 아날로그 시리얼 비디오 신호는 패러렐 비디오 신호로서 순차적으로 샘플 유지되고, n개의 연속적으로 샘플 유지된 비디오 신호는 상기 샘플 유지된 비디오 신호가 개별적으로 유지되는 동안 비디오 신호에 각각 응답하는 샘플링 펄스에 응답하여 다음 기간에서 샘플링 펄스가 시작되는 것보다 상기 샘플 유지된 비디오 신호를 개별적으로 선택 출력하는데 필요한 시간만큼 적어도 더 빨리 선택되는 것에 의해 n개의 패러렐 비디오 신호로서 순차적으로 출력되며, 따라서, 구동 회로가 저비용으로 그리고 소형으로 구성될 수 있다.
본 발명의 상기 및 다른 목적, 이점, 특징은 첨부된 도면과 연계한 하기의 설명으로부터 더욱 명확해질 것이다.
도 1은 본 발명의 제 1의 실시예에 따른 액정 디스플레이 구동 회로의 구성을 도시하는 개략적인 블록도.
도 2는 본 발명의 제 1의 실시예에 따른 시리얼/패러렐 변환 회로를 구성하는 시리얼/패러렐 변환부의 구성의 일 예를 도시하는 개략적인 블록도.
도 3은 본 발명의 제 1의 실시예에 따른 선택기(41내지 44) 각각에 제공되는 선택기 제어 신호(SCTL)의 SCTL1내지 SCTL3각각의 값과 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 선택기(41내지 44)로부터 출력되는 전압값 사이의 관계의 일 예를 도시하는 도면.
도 4는 도 2의 시리얼/패러렐 변환부의 동작의 일 예를 설명하는 타이밍도.
도 5는 본 발명의 제 2의 실시예에 따른 액정 디스플레이 구동 회로의 구성을 개략적으로 도시하는 블록도.
도 6은 본 발명의 제 2의 실시예에 따른 시리얼/패러렐 변환 회로를 구성하는 시리얼/패러렐 변환부의 구성의 일 예를 개략적으로 도시하는 블록도.
도 7은 본 발명의 제 2의 실시예에 따른 선택기(141내지 144) 각각에 제공되는 선택기 제어 신호(SCTL)의 SCTL1내지 SCTL3각각의 값과 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 선택기(141내지 144)로부터 출력되는 전압값 사이의 관계의 일 예를 도시하는 도면.
도 8은 도 6의 시리얼/패러렐 변환부의 동작의 일 예를 설명하는 타이밍도.
도 9는 본 발명의 구동 회로가 적용될 수 있는 프로젝터의 개략적인 구성을 도시하는 도면.
도 10은 종래의 액정 디스플레이의 동작 회로의 구성을 개략적으로 도시하는 블록도.
도 11은 종래의 액정 디스플레이의 시리얼/패러렐 변환 회로를 구성하는 시리얼/패러렐 변환부의 구성을 도시하는 회로도.
도 12는 도 11의 시리얼/패러렐 변환부의 동작의 일 예를 설명하는 타이밍도.
♠도면의 주요 부분에 대한 부호의 설명♠
1 : 시리얼/패러렐 변환 회로 2 : 시프트 레지스터
31∼310: 샘플 유지 회로 4 : 선택기
131∼139: 샘플 유지 회로 21 : 칼라 액정 디스플레이
31 : 컨트롤러 33 : 감마 변환 회로
34 : 데이터 반전 회로 351, 352: 데이터 전극 구동 회로
36 : 주사 전극 구동 회로
본 발명을 실현하는 최적의 형태가 첨부된 도면을 참조하여 여러 실시예를 통해 상세히 설명될 것이다.
제 1의 실시예
도 1은 본 발명의 제 1의 실시예에 따른 액정 디스플레이 패널 구동 회로의 구성을 도시하는 개략적인 블록도이다. 도 1에 있어서, 도 10에서의 기능과 동일한 기능을 갖는 대응 소자에는 도 10에서의 도면 부호와 동일한 도면 부호를 할당하고 그 설명은 생략한다. 도 1에 도시된 액정 디스플레이의 구동 회로는 도 10에 도시된 시리얼/패러렐 변환 회로(32) 대신 시리얼/패러렐 회로(1)를 새로이 구비한다. 시리얼/패러렐 변환 회로(1)는 아날로그 시리얼 비디오 적색 신호(SR), 아날로그 시리얼 비디오 녹색 신호(SG), 및 아날로그 시리얼 비디오 청색 신호(SB)에 각각 대응하는 시리얼/패러렐 변환부(1a(도 2) 내지 1c)(1b와 1c는 도시되지 않음)로 구성되고, 컨트롤러(31)의 제어하에서, 시리얼 비디오 적색 신호(SR), 시리얼 비디오 녹색신호(SG), 및 시리얼 비디오 청색 신호(SB)를 패러렐 비디오 적색 신호(SRP), 패러렐 비디오 녹색 신호(SGP), 및 패러렐 비디오 청색 신호(SBP)로 변환한다.
도 2는 본 발명의 제 1의 실시예에 따른 시리얼/패러렐 변환 회로(1)를 구성하는 시리얼/패러렐 변환부(1a)의 구성의 일 예를 개략적으로 도시하는 블록도이다. 시리얼/패러렐 변환부(1a)는 시프트 레지스터(2)와, 외부로부터 제공되는 아날로그 시리얼 비디오 적색 신호(SR)가 n상의 신호(여기서, n은 정수)가 되도록 전개되는 경우에 상의 수(n)의 두 배보다 2만큼 더 큰 (2n+2)개의 샘플 유지 회로(31내지 32n+2), 및 n과 동수의 n개의 선택기(41및 4n)로 구성되며, 컨트롤러(31)의 제어하에서, 아날로그 시리얼 비디오 적색 신호(SR)를 n개의 패러렐 비디오 신호(SRP1내지 SRPn)로 변환한다. 본 실시예에서 n=4이기 때문에, 시리얼/패러렐 변환부(1a)는 시프트 레지스터(2)와, 10개의 샘플 유지 회로(31내지 310), 및 4개의 선택기(41내지 44)로 이루어지며, 컨트롤러(31)의 제어하에서, 아날로그 시리얼 비디오 적색 신호(SR)를 4개의 패러렐 비디오 적색 신호(SRP1내지 SRP4)로 변환한다. 하기의 설명에서, n=4인 것으로 간주한다.
시프트 레지스터(2)는 10개의 DFF(Delay Flip-flops; 지연 플립-플롭)으로 이루어진 시리얼-인 패러렐-아웃형 시프트 레지스터(serial-in and parallel-out type shift register)이며 컨트롤러(31)로부터 제공되는 시프트 클록(SCK)과 동기하여 컨트롤러(31)로부터 제공되는 시작 펄스(STP)를 시프트하는 시프팅 동작을 수행하고 10비트의 패러렐 데이터의 각 비트를 샘플링 펄스(SP1내지 SP10)로서 출력한다. 샘플 유지 회로(31내지 310)는, 시프트 레지스터(2)로부터 제공되는 대응하는 샘플링 펄스(SP1내지 SP10)에 기초하여, 시리얼 비디오 적색 신호(SR)의 전압(SR1내지 SR10)(도시되지 않음)을 샘플링하고 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR1내지 SR10)의 각각을 소정의 기간동안 유지한다. 또한, 현재 기간에서의 전압(S1내지 SR10) 각각의 값이 다음 기간에서의 전압(SR1내지 SR10) 각각의 값과 실질적으로 상이하지만, 동일한 샘플 유지 회로(3)로부터 출력되기 때문에, 동일한 부호가 이들 값에 할당된다. 선택기(41및 43)는, 컨트롤러(31)로부터 제공되는 3비트의 선택기 제어 신호(SCTL)에 기초하여, 샘플 유지 회로(31, 33, 35, 37, 및 39)로부터 각각 제공되는 시리얼 비디오 적색 신호(SR)의 전압(SR1, SR3, SR5, SR7, 및 SR9) 중 어느 하나를 패러렐 비디오 적색 신호(SRP1및 SRP3)로서 출력한다. 선택기(42및 44)는, 컨트롤러(31)로부터 제공되는 3비트의 선택기 제어 신호(SCTL)에 기초하여, 샘플 유지 회로(32, 34, 36, 38및 310)로부터 각각 제공되는 시리얼 비디오 적색 신호(SR)의 전압(SR2, SR4, SR6, SR8, 및 SR10) 중 어느 하나를 패러렐 비디오 적색 신호(SRP1및 SRP3)로서 출력한다. 도 3은 선택기(41내지 44) 각각에 제공되는 선택기 제어 신호(SCTL)의 SCTL1내지 SCTL3각각의 값과 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 선택기(41내지 44)로부터 출력되는 전압값 사이의 관계의 일 예를 도시하는 도면이다. 또한, 시리얼/패러렐 변환부(1b 및 1c)의 구성은 입력되고 출력될 신호가 상이하다는 점을 제외하면 시리얼/패러렐 변환부(1a)의 구성과 동일하기 때문에 그 설명은 생략한다.
다음에, 상기 상술된 구성을 갖는 시리얼/패러렐 변환부(1a)의 동작이 도 4의 타이밍도를 참조하여 설명될 것이다. 먼저, 시작 펄스(STP)(도시되지 않음)와 도 4의 (1)에 도시된 시프트 클록(SCK)이 컨트롤러(31)로부터 제공되고, 시프트 레지스터(2)는 시프트 클록(SCK)과 동기하여 시작 펄스(STP)를 시프트하는 시프팅 동작을 수행하고 10비트의 패러렐 데이터의 각 비트를 도 4의 (3) 및 도 4의 (12)에 도시된 샘플링 펄스(SP1내지 SP10)로서 출력한다.
따라서, 도 4의 (2)에 도시된 아날로그 시리얼 비디오 적색 신호(SR)가 외부로부터 제공되는 경우, 샘플 유지 회로(31)는, 도 4의 (3)에 도시된 샘플링 펄스(SP1)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR1)을 샘플링하고 그 다음 샘플링 펄스(SP1)가 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR1)을 유지한다. 비디오 적색 신호(SR)는 아날로그 신호이지만 간략화를 위해 도 4의 (2)에서 디지털 데이터인 것처럼 표현되었다. 유사하게, 샘플 유지 회로(32)는, 도 4의 (4)에 도시된 샘플링 펄스(SP2)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR2)을 샘플링하고 그 다음 샘플링 펄스(SP2)가 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR2)을 유지한다. 샘플 유지 회로(33)는, 도 4의 (5)에 도시된 샘플링 펄스(SP3)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR3)을 샘플링하고 그 다음 샘플링 펄스(SP3)가 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR3)을 유지한다. 샘플 유지 회로(34)는, 도 4의 (6)에 도시된 샘플링 펄스(SP4)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR4)을 샘플링하고 그 다음 샘플링 펄스(SP4)가 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR4)을 유지한다.
다음에, 컨트롤러(31)로부터 제공되는 선택기 제어 신호(SCTL)의 SCTL1내지 SCTL3의 각 비트가 도 4의 (13) 내지 (15)에 도시된 바와 같이 시프트 클록(SCK)의 6번째 상승과 동기하여 로우로 변경되는 경우, 선택기(41내지 44)는, 선택기 제어 신호(SCTL)에 기초하여, 공통 단자(TC)의 각각을 제 1의 단자(T1)에 연결함으로써, 도 4의 (3) 내지 (6)의 좌측부에 도시된 점선에 의해 둘러싸인 기간 동안, 대응하는 샘플 유지 회로(31내지 34)의 각각에 의해 유지되는 시리얼 비디오 적색 신호(SR)의 전압(SR1내지 SR4)을 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 출력한다(도 3의 첫 번째 행 참조).
다음에, 샘플 유지 회로(35)는, 도 4의 (7)에 도시된 샘플링 펄스(SP5)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR5)을 샘플링하고 그 다음 샘플링 펄스(SP5)가 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR5)을 유지한다. 유사하게, 샘플 유지 회로(36)는, 도 4의 (8)에 도시된 샘플링 펄스(SP6)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR6)을 샘플링하고 그 다음 샘플링 펄스(SP6)가 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR6)을 유지한다. 샘플 유지 회로(37)는, 도 4의 (9)에 도시된 샘플링 펄스(SP7)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR7)을 샘플링하고 그 다음 샘플링 펄스(SP7)가 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR7)을 유지한다. 샘플 유지 회로(38)는, 도 4의 (10)에 도시된 샘플링 펄스(SP8)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR8)을 샘플링하고 그 다음 샘플링 펄스(SP8)가 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR8)을 유지한다.
그래서, 컨트롤러(31)로부터 제공되는 선택기 제어 신호(SCTL)의 SCTL1의 비트값만이 도 4의 (13) 내지 (15)에 도시된 바와 같이 시프트 클록(SCK)의 10번째 상승과 동기하여 하이로 변경되는 경우, 선택기(41내지 44)는, 선택기 제어 신호(SCTL)에 기초하여, 공통 단자(TC)의 각각을 제 2의 단자(T2)에 연결함으로써, 도 4의 (7) 내지 (10)의 좌측부에 도시된 점선에 의해 둘러싸인 기간 동안, 대응하는 샘플 유지 회로(35내지 38)의 각각에 의해 유지되는 시리얼 비디오 적색 신호(SR)의 전압(SR5내지 SR8)을 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 출력한다(도 3의 두 번째 행 참조).
다음에, 샘플 유지 회로(39)는, 도 4의 (11)에 도시된 샘플링 펄스(SP9)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR9)을 샘플링하고 그 다음 샘플링 펄스(SP9)가 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR9)을 유지한다. 유사하게, 샘플 유지 회로(310)는, 도 4의 (12)에 도시된 샘플링 펄스(SP10)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR10)을 샘플링하고 그 다음 샘플링 펄스(SP10)가 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR10)을 유지한다. 샘플 유지 회로(31)는, 도 4의 (3)에 도시된 샘플링 펄스(SP1)가 다음 번 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR1)을 샘플링하고 그 다음 샘플링 펄스(SP1)가 다음 번 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR1)을 유지한다. 샘플 유지 회로(32)는, 도 4의 (4)에 도시된 샘플링펄스(SP2)가 다음 번 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR2)을 샘플링하고 그 다음 샘플링 펄스(SP2)가 다음 번 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR2)을 유지한다.
그래서, 도 4의 (13) 내지 (15)에 도시된 바와 같이 시프트 클록(SCK)의 14번째 상승과 동기하여 컨트롤러(31)로부터 제공되는 선택기 제어 신호(SCTL)의 SCTL2의 비트값이 하이로 변경되고 SCTL1의 비트 값이 로우로 변경되는 경우, 선택기(41내지 44)는, 선택기 제어 신호(SCTL)에 기초하여, 공통 단자(TC)의 각각을 제 3의 단자(T3)에 연결함으로써, 도 4의 (11) 및 (12)에 도시된 점선에 의해 둘러싸인 기간 및 도 4의 (3) 및 (4)의 우측부에 도시된 점선에 의해 둘러싸인 기간 동안, 대응하는 샘플 유지 회로(39, 310, 31,및 32)의 각각에 의해 유지되는 시리얼 비디오 적색 신호(SR)의 전압(SR9, SR10, SR1, 및 SRR2)을 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 출력한다(도 3의 세 번째 행 참조).
다음에, 샘플 유지 회로(33)는, 도 4의 (5)에 도시된 샘플링 펄스(SP3)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR3)을 샘플링하고 그 다음 샘플링 펄스(SP3)가 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR3)을 유지한다. 샘플 유지 회로(34)는, 도 4의 (6)에 도시된 샘플링 펄스(SP4)가 다음 번 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR4)을 샘플링하고 그 다음 샘플링 펄스(SP6)가 다음 번 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR4)을 유지한다. 샘플 유지 회로(35)는, 도 4의 (7)에 도시된 샘플링 펄스(SP5)가 다음 번 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR5)을 샘플링하고 그 다음 샘플링 펄스(SP5)가 다음 번 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR5)을 유지한다. 샘플 유지 회로(36)는, 도 4의 (8)에 도시된 샘플링 펄스(SP6)가 다음 번 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR6)을 샘플링하고 그 다음 샘플링 펄스(SP6)가 다음 번 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR6)을 유지한다.
그래서, 도 4의 (13) 내지 (15)에 도시된 바와 같이 시프트 클록(SCK)의 8번째 상승과 동기하여 컨트롤러(31)로부터 제공되는 선택기 제어 신호(SCTL)의 SCTL1의 비트값이 하이로 변경되는 경우, 선택기(41내지 44)는, 선택기 제어 신호(SCTL)에 기초하여, 공통 단자(TC)의 각각을 제 4의 단자(T4)에 연결함으로써, 도 4의 (5) 내지 (8)의 우측부에 도시된 점선에 의해 둘러싸인 기간 동안, 대응하는 샘플 유지 회로(33내지 36)의 각각에 의해 유지되는 시리얼 비디오 적색 신호(SR)의 전압(SR3내지 SR6)을 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 출력한다(도 3의 네 번째행 참조).
다음에, 샘플 유지 회로(37)는, 도 4의 (9)에 도시된 샘플링 펄스(SP7)가 다음 번 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR7)을 샘플링하고 그 다음 샘플링 펄스(SP7)가 다음 번 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR7)을 유지한다. 유사하게, 샘플 유지 회로(38)는, 도 4의 (10)에 도시된 샘플링 펄스(SP8)가 다음 번 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR8)을 샘플링하고 그 다음 샘플링 펄스(SP8)가 다음 번 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR8)을 유지한다. 샘플 유지 회로(39)는, 도 4의 (11)에 도시된 샘플링 펄스(SP9)가 다음 번 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR9)을 샘플링하고 그 다음 샘플링 펄스(SP9)가 다음 번 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR9)을 유지한다. 샘플 유지 회로(310)는, 도 4의 (12)에 도시된 샘플링 펄스(SP10)가 다음 번 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR10)을 샘플링하고 그 다음 샘플링 펄스(SP10)가 다음 번 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR10)을 유지한다.
그래서, 컨트롤러(31)로부터 제공되는 선택기 제어 신호(SCTL)의 SCTL1및 SCTL2의 비트값이 로우로 변경되고 SCTL3의 비트값이 하이로 변경되는 경우, 선택기(41내지 44)는, 선택기 제어 신호(SCTL)에 기초하여, 공통 단자(TC)의 각각을 제 5의 단자(T5)에 연결함으로써, 대응하는 샘플 유지 회로(37내지 310)의 각각에 의해 유지되는 시리얼 비디오 적색 신호(SR)의 전압(SR7내지 SR10)을 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 출력한다(도 3의 다섯 번째 행 참조). 이하, 동일한 처리가 순차적으로 반복된다. 시리얼 비디오 녹색 신호(SG) 및 시리얼 비디오 청색 신호(SB)에 대한 동작은 비디오 적색 신호(SR)에 대한 동작과 동일하다.
따라서, 상기 상술된 실시예의 구성에 있어서, 상의 수(n)의 2배보다 2만큼 더 큰 (2n+2)개의 샘플 유지 회로(31내지 32n+2)(즉, 샘플 유지 회로(3)의 수는 종래의 샘플 유지 회로에서보다 2개만큼 더 많다)가 마련되고, 상의 수(n)와 동일한 갯수인 n개의 선택기(4)는 상의 수(n)보다 1만큼 더 큰 갯수인 (n+1)개의 신호 중에서 하나의 입력 신호를 선택하기 위해 사용되며, 또한, "n"상으로 전개되어야 할 매 n개의 신호에 대한 시리얼 비디오 적색 신호(SR)의 모든 전압이 샘플링된 후, 모든 전압이 유지되고 있는 기간 중 한 클록의 시프트 클록이 제공되기 전후의 기간을 제외한 기간동안, 선택기(4)는 선택기 제어 신호(SCTL)에 기초하여 스위칭된다.
따라서, 샘플 유지 회로(3)의 각각을 구성하는 커패시터의 커패시턴스로 인해 정정 시간이 크게 되거나, 선택기의 스위칭 속도가 느리거나, 배선의 배치에 의해 야기되는 신호 전송에서의 지연으로 인해 샘플링 펄스(SP)의 각각이 하강하는것보다 더 일찍 선택기 제어 신호(SCTL)가 상승하거나, 또는 샘플링 펄스(SP)가 상승하는 것보다 선택기 제어 신호(SCTL)가 더 늦게 하강하는 경우에도, 비디오 적색 신호(SR) 각각의 전압의 샘플링 기간동안에는 선택기(41내지 4N)의 스위칭이 일어나지 않는다. 이에 의해, 디스플레이시의 얼룩으로서 칼라 액정 디스플레이(21)에서 디스플레이되지 말아야 할 노이즈가 디스플레이 되는 것을 방지한다.
또한, 종래의 경우와는 달리, 선택기 제어 신호(SCTL)의 상승 및 하강의 미세한 조정이 불필요하게 된다. 결과적으로, 배선의 배치에 의해 야기되는 신호 전송에서의 지연으로 인한 영향이나 샘플 유지 회로(3)의 각각을 구성하는 커패시터의 커패시턴스에서의 흐트러짐(dispersion) 이나 스위칭 장치로서 동작하는 트랜지스터의 기생 용량에서의 흐트러짐에 의한 영향 또는 선택기(4)의 스위칭 속도에서의 흐트러짐(dispersion)에 의한 영향이 없고, 그 결과 선택기 제어 신호(SCTL)의 상승 및 하강을 미세하게 조정하는 작업이 불필요하게 된다. UXGA형 액정 디스플레이가 구동되는 경우에도, 샘플 유지 회로의 수를 비디오 신호의 하나의 칼라마다 두 개만큼 증가시키기만 하면 되고, 전개되는 상의 수를 증가시킬 필요가 없게 되어, 칼라 액정 디스플레이(21)가 고비용이 되는 것을 방지하며 또한 많은 상의 신호를 데이터 전극 구동 회로(351및 352)로 제공하기 위해 사용되는 배선의 배치가 복잡해지는 것을 방지하여, 액정 디스플레이를 소형으로 할 수 있다. 또한, 데이터 전극 구동 회로(351및 352)와 주사 전극 구동 회로(36)가 높은 온-저항과 느린 속도를 갖는폴리실리콘을 사용하여 제조된 IC로 구성되거나 또는 데이터 전극 구동 회로(351및 352)와 주사 전극 구동 회로(36)가 폴리실리콘을 사용하여 액정 디스플레이(21)가 상부에 형성된 유리 기판 상에 형성되는 경우에도, 만족스런 동작이 구현될 수 있다. 이것은 고해상도의 액정 디스플레이에서 높은 주파수를 갖는 시리얼 비디오 신호를 만족스럽게 처리할 수 있게 한다.
따라서, 본 발명의 제 1의 실시예에 따르면, 저비용이며 작은 크기로 구성된 액정 디스플레이의 구동 회로가 마련되어, 고해상도의 아날로그 시리얼 비디오 신호를 패러렐 비디오 신호로 변환할 수 있고, 이것에 의해, 디스플레이의 얼룩없이 고해상도로 고화질의 이미지를 디스플레이할 수 있게 된다.
제 2의 실시예
도 5는 본 발명의 제 2의 실시예에 따른 액정 디스플레이의 구동 회로의 구성을 도시하는 개략적인 블록도이다. 도 5에 있어서, 도 1에서의 소자와 동일한 기능을 갖는 소자에는 동일한 도면 부호를 병기하고 그 설명은 생략한다. 도 5에 도시된 칼라 액정 디스플레이의 구동 회로는 도 1에 도시된 시리얼/패러렐 변환 회로(1) 대신 시리얼/패러렐 변환 회로(11)를 새로이 구비한다. 시리얼/패러렐 변환 회로(11)는 아날로그 시리얼 비디오 적색 신호(SR), 아날로그 시리얼 비디오 녹색 신호(SG), 및 아날로그 시리얼 비디오 청색 신호(SB)에 각각 대응하는 시리얼/패러렐 변환부(11a(도 6에 도시됨) 내지 11c)(도 11b, 도 11c는 도시되지 않음)로 구성되고, 컨트롤러(31)의 제어하에서, 아날로그 시리얼 비디오 적색 신호(SR), 아날로그 시리얼 비디오 녹색 신호(SG), 및 아날로그 시리얼 비디오 청색 신호(SB)를 패러렐 비디오 적색 신호(SRP), 패러렐 비디오 녹색 신호(SGP), 및 패러렐 비디오 청색 신호(SBP)로 변환한다.
다음에, 도 6은 본 발명의 제 2의 실시예에 따른 시리얼/패러렐 변환 회로(11)를 구성하는 시리얼/패러렐 변환부(11a)의 구성의 일 예를 도시하는 개략적인 블록도이다. 시리얼/패러렐 변환부(11a)는 시프트 레지스터(12)와, 외부로부터 제공되는 아날로그 시리얼 비디오 적색 신호(SR)가 n상의 신호(여기서, n은 정수)가 되도록 전개되는 경우에 상의 수(n)의 두 배보다 1만큼 더 큰 (2n+1)개의 샘플 유지 회로(131내지 132n+1), 및 n과 동수의 n개의 선택기(141및 14n)로 구성되며, 컨트롤러(31)의 제어하에서, 아날로그 시리얼 비디오 적색 신호(SR)를 n개의 패러렐 비디오 신호(SRP1내지 SRPn)로 변환한다. 본 실시예에서 n=4이기 때문에, 시리얼/패러렐 변환부(11a)는 시프트 레지스터(12)와, 9개의 샘플 유지 회로(131내지 139), 및 4개의 선택기(141내지 144)로 이루어지며, 컨트롤러(31)의 제어하에서, 아날로그 시리얼 비디오 적색 신호(SR)를 4개의 패러렐 비디오 적색 신호(SRP1내지 SRP4)로 변환한다. 하기의 설명에서, n=4인 것으로 간주한다.
시프트 레지스터(12)는 9개의 DFF(Delay Flip-flops)로 구성된 시리얼-인 패러렐-아웃형 시프트 레지스터이며 컨트롤러(31)로부터 제공되는 시프트 클록(SCK)과 동기하여 컨트롤러(31)로부터 제공되는 시작 펄스(STP)를 시프트하는 시프팅 동작을 수행하고 9비트의 패러렐 데이터의 각 비트를 샘플링 펄스(SP1내지 SP9)로서 출력한다. 샘플 유지 회로(131내지 139)는, 시프트 레지스터(12)로부터 제공되는 대응하는 샘플링 펄스(SP1내지 SP9)에 기초하여, 시리얼 비디오 적색 신호(SR)의 전압(SR1내지 SR9)(도시되지 않음)을 샘플링하고 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR1내지 SR9)의 각각을 소정의 기간동안 유지한다. 또한, 현재 기간에서의 전압(S1내지 SR9) 각각의 값이 다음 기간에서의 전압(SR1내지 SR9) 각각의 값과 실질적으로 상이하지만, 동일한 샘플 유지 회로(13)로부터 출력되기 때문에, 동일한 부호가 이들 값에 할당된다. 선택기(141및 143)는, 컨트롤러(31)로부터 제공되는 4비트의 선택기 제어 신호(SCTL)에 기초하여, 샘플 유지 회로(131내지 139)로부터 각각 제공되는 시리얼 비디오 적색 신호(SR)의 전압(SR1내지 SR9) 중 어느 하나를 패러렐 비디오 신호(SRP1및 SRP4)로서 출력한다.
도 7은 본 발명의 제 2의 실시예에 따른 선택기(141내지 144)의 각각에 제공되는 선택기 제어 신호(SCTL)의 SCTL1내지 SCTL4의 각각의 값과 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 선택기(141내지 144)로부터 출력되는 전압값 사이의 관계의 일 예를 도시하는 도면이다. 또한, 시리얼/패러렐 변환부(11b 및 11c)(도시되지 않음)이 구성은 입력되고 출력되는 신호가 상이하다는 점을 제외하면 시리얼/패러렐 변환부(11a)의 구성과 동일하기 때문에 그 설명은 생략한다.
다음에, 상기 상술된 구성을 갖는 시리얼/패러렐 변환부(11a)의 동작이 도 8의 타이밍도를 참조하여 설명될 것이다. 먼저, 시작 펄스(STP)(도시되지 않음)와 도 8의 (1)에 도시된 시프트 클록(SCK)이 컨트롤러(31)로부터 제공되고, 시프트 레지스터(12)는 시프트 클록(SCK)과 동기하여 시작 펄스(STP)를 시프트하는 시프팅 동작을 수행하고 9비트의 패러렐 데이터의 각 비트를 도 8의 (3) 및 도 8의 (12)에 도시된 샘플링 펄스(SP1내지 SP9)로서 출력한다.
따라서, 도 8의 (2)에 도시된 아날로그 시리얼 비디오 적색 신호(SR)가 외부로부터 제공되는 경우, 샘플 유지 회로(131)는, 도 8의 (3)에 도시된 샘플링 펄스(SP1)가 처음으로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR1)을 샘플링하고 그 다음 샘플링 펄스(SP1)가 처음으로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR1)을 유지한다. 비디오 적색 신호(SR)는 아날로그 신호이지만 간략화를 위해 도 8의 (2)에서 전압(SR1내지 SR9) 각각이 디지털 데이터인 것처럼 표현되었다. 유사하게, 샘플 유지 회로(132)는, 도 8의 (4)에 도시된 샘플링펄스(SP2)가 처음으로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR2)을 샘플링하고 그 다음 샘플링 펄스(SP2)가 처음으로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR2)을 유지한다. 샘플 유지 회로(133)는, 도 8의 (5)에 도시된 샘플링 펄스(SP3)가 처음으로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR3)을 샘플링하고 그 다음 샘플링 펄스(SP3)가 처음으로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR3)을 유지한다. 샘플 유지 회로(134)는, 도 8의 (6)에 도시된 샘플링 펄스(SP4)가 처음으로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR4)을 샘플링하고 그 다음 샘플링 펄스(SP4)가 처음으로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR4)을 유지한다.
다음에, 컨트롤러(31)로부터 제공되는 선택기 제어 신호(SCTL)의 SCTL1내지 SCTL3의 각 비트가 도 8의 (12) 내지 (15)에 도시된 바와 같이 시프트 클록(SCK)의 5번째 상승과 동기하여 로우로 변경되는 경우, 선택기(141내지 144)는, 선택기 제어 신호(SCTL)에 기초하여, 공통 단자(TC)의 각각을 제 1의 단자(T1)에 연결함으로써, 도 8의 (3) 내지 (6)의 좌측부에 도시된 점선에 의해 둘러싸인 기간 동안, 대응하는 샘플 유지 회로(131내지 134)의 각각에 의해 유지되는 시리얼 비디오 적색 신호(SR)의 전압(SR1내지 SR4)을 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 출력한다(도 7의 첫 번째 행 참조).
샘플 유지 회로(135)는, 도 8의 (7)에 도시된 샘플링 펄스(SP5)가 처음으로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR5)을 샘플링하고 그 다음 샘플링 펄스(SP5)가 처음으로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR5)을 유지한다. 유사하게, 샘플 유지 회로(136)는, 도 8의 (8)에 도시된 샘플링 펄스(SP6)가 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR6)을 샘플링하고 그 다음 샘플링 펄스(SP6)가 처음으로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR6)을 유지한다. 샘플 유지 회로(137)는, 도 8의 (9)에 도시된 샘플링 펄스(SP7)가 처음으로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR7)을 샘플링하고 그 다음 샘플링 펄스(SP7)가 처음으로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR7)을 유지한다. 샘플 유지 회로(138)는, 도 8의 (10)에 도시된 샘플링 펄스(SP8)가 처음으로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR8)을 샘플링하고 그 다음 샘플링 펄스(SP8)가 처음으로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR8)을 유지한다.
그래서, 컨트롤러(31)로부터 제공되는 선택기 제어 신호(SCTL)의 SCTL1의 비트값만이 도 8의 (12) 내지 (15)에 도시된 바와 같이 시프트 클록(SCK)의 9번째 하강과 동기하여 하이로 변경되는 경우, 선택기(141내지 144)는, 선택기 제어 신호(SCTL)에 기초하여, 공통 단자(TC)의 각각을 제 2의 단자(T2)에 연결함으로써, 도 8의 (7) 내지 (10)에 도시된 점선에 의해 둘러싸인 기간 동안, 대응하는 샘플 유지 회로(135내지 138)의 각각에 의해 유지되는 시리얼 비디오 적색 신호(SR)의 전압(SR5내지 SR8)을 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 출력한다(도 7의 두 번째 행 참조).
다음에, 샘플 유지 회로(139)는, 도 8의 (11)에 도시된 샘플링 펄스(SP9)가 처음으로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR9)을 샘플링하고 그 다음 샘플링 펄스(SP9)가 처음으로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR9)을 유지한다. 유사하게, 샘플 유지 회로(131)는, 도 8의 (3)에 도시된 샘플링 펄스(SP1)가 처음으로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR1)을 샘플링하고 그 다음 샘플링 펄스(SP1)가 처음으로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR1)을 유지한다. 샘플 유지 회로(132)는, 도 8의 (4)에 도시된 샘플링 펄스(SP2)가 두 번째 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR2)을 샘플링하고 그 다음 샘플링 펄스(SP2)가 두 번째 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR2)을 유지한다. 샘플 유지회로(133)는, 도 8의 (5)에 도시된 샘플링 펄스(SP3)가 두 번째 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR3)을 샘플링하고 그 다음 샘플링 펄스(SP3)가 두 번째 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR3)을 유지한다.
그래서, 도 8의 (12) 내지 (15)에 도시된 바와 같이 시프트 클록(SCK)의 3번째 하강과 동기하여 컨트롤러(31)로부터 제공되는 선택기 제어 신호(SCTL)의 SCTL2의 비트값이 하이로 변경되는 경우, 선택기(141내지 144)는, 선택기 제어 신호(SCTL)에 기초하여, 공통 단자(TC)의 각각을 제 3의 단자(T3)에 연결함으로써, 도 8의 (11)에 도시된 점선에 의해 둘러싸인 기간 및 도 8의 (3) 및 (5)의 좌측부에 도시된 점선에 의해 둘러싸인 기간 동안, 대응하는 샘플 유지 회로(139, 131, 132,및 133)의 각각에 의해 유지되는 시리얼 비디오 적색 신호(SR)의 전압(SR9, SR1, SR2, 및 SRR3)을 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 출력한다(도 7의 세 번째 행 참조).
다음에, 샘플 유지 회로(134)는, 도 8의 (6)에 도시된 샘플링 펄스(SP4)가 두 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR4)을 샘플링하고 그 다음 샘플링 펄스(SP4)가 두 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR4)을 유지한다. 유사하게, 샘플 유지 회로(135)는, 도 8의 (7)에 도시된 샘플링 펄스(SP5)가 두 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의전압(SR5)을 샘플링하고 그 다음 샘플링 펄스(SP5)가 두 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR5)을 유지한다. 샘플 유지 회로(136)는, 도 8의 (8)에 도시된 샘플링 펄스(SP6)가 두 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR6)을 샘플링하고 그 다음 샘플링 펄스(SP6)가 두 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR6)을 유지한다. 샘플 유지 회로(137)는, 도 8의 (9)에 도시된 샘플링 펄스(SP7)가 두 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR7)을 샘플링하고 그 다음 샘플링 펄스(SP7)가 두 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR7)을 유지한다.
그래서, 도 8의 (12) 내지 (15)에 도시된 바와 같이 시프트 클록(SCK)의 17번째 하강과 동기하여 컨트롤러(31)로부터 제공되는 선택기 제어 신호(SCTL)의 SCTL1의 비트값이 하이로 변경되는 경우, 선택기(141내지 144)는, 선택기 제어 신호(SCTL)에 기초하여, 공통 단자(TC)의 각각을 제 4의 단자(T4)에 연결함으로써, 도 8의 (6) 내지 (9)의 우측부에 도시된 점선에 의해 둘러싸인 기간 동안, 대응하는 샘플 유지 회로(134내지 137)의 각각에 의해 유지되는 시리얼 비디오 적색 신호(SR)의 전압(SR4내지 SR7)을 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 출력한다(도 7의 네 번째 행 참조).
다음에, 샘플 유지 회로(138)는, 도 8의 (10)에 도시된 샘플링 펄스(SP8)가 두 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR8)을 샘플링하고 그 다음 샘플링 펄스(SP8)가 두 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR8)을 유지한다. 유사하게, 샘플 유지 회로(139)는, 도 8의 (11)에 도시된 샘플링 펄스(SP9)가 두 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR9)을 샘플링하고 그 다음 샘플링 펄스(SP9)가 두 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR9)을 유지한다. 샘플 유지 회로(131)는, 샘플링 펄스(SP1)가 세 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR1)을 샘플링하고 그 다음 샘플링 펄스(SP1)가 세 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR1)을 유지한다. 샘플 유지 회로(132)는, 샘플링 펄스(SP2)가 세 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR2)을 샘플링하고 그 다음 샘플링 펄스(SP2)가 세 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR2)을 유지한다.
그래서, 컨트롤러(31)로부터 제공되는 선택기 제어 신호(SCTL)의 SCTL1및 SCTL2의 비트값이 로우로 변경되고 컨트롤러(31)로부터 제공되는 SCTL3의 비트값이 하이로변경되는 경우, 선택기(141내지 144)는, 선택기 제어 신호(SCTL)에 기초하여, 공통 단자(TC)의 각각을 제 5의 단자(T5)에 연결함으로써, 대응하는 샘플 유지 회로(138, 139, 131, 및 132)의 각각에 의해 유지되는 시리얼 비디오 적색 신호(SR)의 전압(SR8, SR9, SR1및 SR2)을 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 출력한다(도 7의 다섯 번째 행 참조).
다음에, 샘플 유지 회로(133)는, 샘플링 펄스(SP3)가 세 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR3)을 샘플링하고 그 다음 샘플링 펄스(SP3)가 세 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR3)을 유지한다. 유사하게, 샘플 유지 회로(134)는, 샘플링 펄스(SP4)가 세 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR4)을 샘플링하고 그 다음 샘플링 펄스(SP4)가 세 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR4)을 유지한다. 샘플 유지 회로(135)는, 샘플링 펄스(SP5)가 세 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR5)을 샘플링하고 그 다음 샘플링 펄스(SP5)가 세 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR5)을 유지한다. 샘플 유지 회로(136)는, 샘플링 펄스(SP6)가 세 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR6)을 샘플링하고 그 다음 샘플링 펄스(SP6)가 세 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR6)을 유지한다.
그래서, 컨트롤러(31)로부터 제공되는 선택기 제어 신호(SCTL)의 SCTL1의 비트값이 하이로 변경되는 경우, 선택기(141내지 144)는, 선택기 제어 신호(SCTL)에 기초하여, 공통 단자(TC)의 각각을 제 6의 단자(T6)에 연결함으로써, 대응하는 샘플 유지 회로(133내지 136)의 각각에 의해 유지되는 시리얼 비디오 적색 신호(SR)의 전압(SR3내지 SR6)을 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 출력한다(도 7의 여섯 번째 행 참조).
다음에, 샘플 유지 회로(137)는, 샘플링 펄스(SP7)가 세 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR7)을 샘플링하고 그 다음 샘플링 펄스(SP7)가 세 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR7)을 유지한다. 유사하게, 샘플 유지 회로(138)는, 샘플링 펄스(SP8)가 세 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR8)을 샘플링하고 그 다음 샘플링 펄스(SP8)가 세 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR8)을 유지한다. 샘플 유지 회로(139)는, 샘플링 펄스(SP9)가 세 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR9)을 샘플링하고 그 다음 샘플링펄스(SP9)가 세 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR9)을 유지한다. 샘플 유지 회로(131)는, 샘플링 펄스(SP1)가 네 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR1)을 샘플링하고 그 다음 샘플링 펄스(SP1)가 네 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR1)을 유지한다.
그래서, 컨트롤러(31)로부터 제공되는 선택기 제어 신호(SCTL)의 SCTL1의 비트값이 로우로 변경되고 컨트롤러(31)로부터 제공되는 SCTL2의 비트 값이 하이로 변경되는 경우, 선택기(141내지 144)는, 선택기 제어 신호(SCTL)에 기초하여, 공통 단자(TC)의 각각을 제 7의 단자(T6)에 연결함으로써, 대응하는 샘플 유지 회로(137내지 139및 131)의 각각에 의해 유지되는 시리얼 비디오 적색 신호(SR)의 전압(SR7내지 SR9및 SR1)을 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 출력한다(도 7의 일곱 번째 행 참조).
그 다음, 샘플 유지 회로(132)는, 샘플링 펄스(SP2)가 네 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR2)을 샘플링하고 그 다음 샘플링 펄스(SP2)가 네 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR2)을 유지한다. 유사하게, 샘플 유지 회로(133)는, 샘플링 펄스(SP3)가 네 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR3)을 샘플링하고 그 다음 샘플링 펄스(SP3)가 네 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR3)을 유지한다. 샘플 유지 회로(134)는, 샘플링 펄스(SP4)가 네 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR4)을 샘플링하고 그 다음 샘플링 펄스(SP4)가 네 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR4)을 유지한다. 샘플 유지 회로(135)는, 샘플링 펄스(SP5)가 네 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR5)을 샘플링하고 그 다음 샘플링 펄스(SP5)가 네 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR5)을 유지한다.
그래서, 컨트롤러(31)로부터 제공되는 선택기 제어 신호(SCTL)의 SCTL1의 비트값이 하이로 변경되는 경우, 선택기(141내지 144)는, 선택기 제어 신호(SCTL)에 기초하여, 공통 단자(TC)의 각각을 제 8의 단자(T6)에 연결함으로써, 대응하는 샘플 유지 회로(132내지 135)의 각각에 의해 유지되는 시리얼 비디오 적색 신호(SR)의 전압(SR2내지 SR5)을 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 출력한다(도 7의 여덟 번째 행 참조).
다음에, 샘플 유지 회로(136)는, 샘플링 펄스(SP6)가 네 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR6)을 샘플링하고 그 다음 샘플링 펄스(SP6)가 네 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR6)을 유지한다. 유사하게, 샘플 유지 회로(137)는, 샘플링 펄스(SP7)가 네 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR7)을 샘플링하고 그 다음 샘플링 펄스(SP7)가 네 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR7)을 유지한다. 샘플 유지 회로(138)는, 샘플링 펄스(SP8)가 네 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR8)을 샘플링하고 그 다음 샘플링 펄스(SP8)가 네 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR8)을 유지한다. 샘플 유지 회로(139)는, 샘플링 펄스(SP9)가 네 번째로 하이인 동안, 시리얼 비디오 적색 신호(SR)의 전압(SR9)을 샘플링하고 그 다음 샘플링 펄스(SP9)가 네 번째로 로우인 동안 시리얼 비디오 적색 신호(SR)의 샘플링된 전압(SR9)을 유지한다.
그래서, 컨트롤러(31)로부터 제공되는 선택기 제어 신호(SCTL)의 SCTL1내지 SCTL3의 비트값이 로우로 변경되고 컨트롤러(31)로부터 제공되는 SCTL4의 비트값이 하이로 변경되는 경우, 선택기(141내지 144)는, 선택기 제어 신호(SCTL)에 기초하여,공통 단자(TC)의 각각을 제 9의 단자(T6)에 연결함으로써, 대응하는 샘플 유지 회로(136내지 139)의 각각에 의해 유지되는 시리얼 비디오 적색 신호(SR)의 전압(SR6내지 SR9)을 패러렐 비디오 적색 신호(SRP1내지 SRP4)로서 출력한다(도 7의 아홉 번째 행 참조). 이하, 동일한 처리가 순차적으로 반복된다. 시리얼 비디오 녹색 신호(SG) 및 시리얼 비디오 청색 신호(SB)에 대한 동작은 비디오 적색 신호(SR)에 대한 동작과 동일하다.
따라서, 상기 상술된 실시예의 구성에 있어서, 상의 수(n)의 2배보다 1만큼 더 큰 (2n+1)개의 샘플 유지 회로(13)(즉, 샘플 유지 회로(13)의 수는 종래의 샘플 유지 회로에서보다 1개만큼 더 많다)가 마련되고, 상의 수(n)보다 1만큼 더 큰 갯수인 (n+1)개의 신호 중에서 하나의 입력 신호를 선택하기 위해 사용되는 상의 수(n)와 동일한 갯수인 n개의 선택기(4)가 마련되며, 또한, "n"상으로 전개되어야 할 매 n개의 신호에 대한 시리얼 비디오 적색 신호(SR)의 모든 전압이 샘플링된 후, 모든 전압이 유지되고 있는 기간 중 전후에 제공되는 1/2 클록의 시프트 클록과 동등한 기간을 제외한 기간 동안, 선택기(141내지 144)는 선택기 제어 신호(SCTL)에 기초하여 스위칭된다.
따라서, 본 실시예에 따르면, 구동 회로는 저비용의 작은 크기로 구성될 수 있으며, 고해상도의 아날로그 시리얼 비디오 신호를 패러렐 비디오 신호로 변환할 수 있기 때문에, 디스플레이의 얼룩없이 고해상도로 고화질의 이미지를 디스플레이할 수 있게 된다.
따라서, 제 1의 실시예에서 얻어진 것과 동일한 효과가 제 2의 실시예에서도 달성될 수 있다. 또한, 샘플 유지 회로의 수는 제 1의 실시예에서 요구되는 샘플 유지 회로의 수보다 한 칼라의 비디오 신호마다 하나씩 감소될 수 있다.
본 발명은 상기 실시예에 제한되지 않으며 본 발명의 취지와 범위를 벗어 나지 않으면서 수정 및 변경될 수 있다. 예를 들면, 상기 실시예에서, "n"상으로 전개되어야 할 매 n개의 신호에 대한 시리얼 비디오 적색 신호(SR)의 모든 전압이 샘플링된 후, 모든 전압이 유지되고 있는 기간 중 전후에 제공되는 1/2 클록의 시프트 클록과 동등한 기간을 제외한 기간 동안, 선택기(141내지 144)는 선택기 제어 신호(SCTL)에 기초하여 스위칭되지만, 본 발명은 이 동작에 제한되지 않는다. 선택기의 스위칭 동작에서의 지연이 샘플링 동안 다음 기간에서 디스플레이될 비디오 신호의 전압이 선택기로부터 현재 기간에서의 전압으로 출력되게 하여, 그 결과, 현재 픽셀과는 전혀 상이한 픽셀이 디스플레이된다는 점에서, 칼라 액정 디스플레이에서의 디스플레이시의 얼룩은 샘플 유지 회로에서의 지연(주로 정정 시간)에 의한 것보다 선택기의 스위칭 동작에서의 지연에 의해 더 영향을 받는다. 따라서, 선택기의 스위칭 동작에서의 지연을 고려하면, 선택기가 다음 기간에서의 비디오 신호의 전압을 출력을 위해 스위칭될 수 있도록 선택기 제어 신호(SCTL)는 생성되어야만 한다. 한편, 현재 기간에서의 비디오 신호의 전압을 출력하기 위해서, 샘플 유지회로의 정정 시간이 경과한 후 선택기가 스위칭되도록 선택기 제어 신호(SCTL)가 생성되어야만 한다. 즉, 구동 회로는, 선택기의 상태가 상의 수 n에 대응하는 시프트 클록(SCK)의 클록의 수와 동일한 시간동안 유지된다고 가정하면, 다음 기간에서의 비디오 신호의 전압이 동일한 샘플 유지 회로로부터 공급되는 것보다 선택기의 스위칭 동작에서 적어도 지연 시간만큼 더 일찍 선택기가 선택되고, 필요하다면, 샘플 유지 회로의 정정 시간의 경과후에 선택기가 선택되어 현재 기간에서 마지막으로 발생하는 비디오 신호의 전압을 샘플하도록 구동 회로가 구성된다.
또한, 상기 실시예에 있어서, 전개되는 상의 수가 n으로 설정되면, 샘플 유지 회로의 수는 (2n+1)개 또는 (2n+2)개 이지만, 본 발명은 상기 수에 제한되지 않으며 (2n+3)개 이상이 될 수도 있다.
또한, 상기 실시예에서, 전개되는 상의 수(n)는 4이지만, 상의 수는 외부로부터 공급되는 아날로그 시리얼 비디오 신호의 주파수, 샘플 유지 회로의 동작 속도, 및 주로 정정 시간에 의해 결정될 수도 있다.
상기 실시예에서, 감마 변환 회로(33)는 시리얼/패러렐 변환 회로(1 및 11)의 마지막 단에 장착되지만, 감마 변환 회로(33)는 시리얼/패러렐 변환 회로(1 및 11)의 전단에 장착될 수도 있다. 즉, 감마 보정이 시리얼 비디오 적색 신호(SR)에 대해 수행되도록 구동 회로가 구성될 수도 있다. 이렇게 구성하는 것에 의해, 감마 변환 회로(33)는 더 쉽게 구성될 수 있다.
상기 실시예에서, 도트 반전 구동 방법을 채용하는 칼라 액정디스플레이(21)에 구동 회로가 적용되지만, 본 발명의 구동 회로는 데이터 라인 구동 방법, 게이트 라인 반전 구동 방법, 및 프레임 반전 구동 방법 중 어느 하나를 채택하는 칼라 액정 디스플레이(21)에 적용될 수도 있다.
상기 실시예에 있어서, 데이터 전극 구동 회로(351및 352)는 칼라 액정 디스플레이(21)의 상부측 및 하부측에 장착되지만, 데이터 전극 구동 회로(351및 352)는 칼라 액정 디스플레이(21)의 상부측 또는 하부측의 어느 하나에만 장착될 수도 있다.
상기 실시예에서, 선택기 제어 신호(SCTL)의 SCTL1내지 SCTL3또는 SCTL1내지 SCTL4의 비트값과 선택기(41내지 44또는 141내지 144)의 각각으로부터 출력되는 시리얼 비디오 적색 신호(SR)의 전압값은 단지 예시적인 것이며 본 발명은 이들 예에 제한되지 않는다.
상기 실시예에서, 모든 4개의 선택기(41내지 44또는 141내지 144)가 동일한 선택기 제어 신호(SCTL)에 의해 동시에 스위칭되지만, 일본 특개평 제9-134149호에 개시된 바와 같이, 선택기(41내지 44또는 141내지 144)는 한 클록씩 서로 상이한 시프트 클록(SCK)의 타이밍으로 매 상마다 순차적으로 스위칭될 수도 있다. 이것은 샘플 유지 회로의 수가 (n+1) 또는 (n+2)가 될 수도 있다는 것을 의미한다. 이 경우, 선택기 제어 신호(SCTL)를 생성하는 방법은 복잡하게 되며 데이터 전극 구동 회로(351및 352)가 패러렐 비디오 적색 신호(SRG, 패러렐 비디오 녹색 신호(SGG, 및 패러렐 비디오 청색 신호(SBG또는 역상의 비디오 적색 신호(NSRG), 역상의 비디오 녹색 신호(NSGG), 및 역상의 비디오 청색 신호(NSBG)를 내부적으로 포착하는 타이밍은 각각의 신호에 대해 시프트 클록(SCK)의 한 클록만큼 지연되어야만 한다.
상기의 실시예에 있어서, 스위칭 장치로서 TFT를 채용하는 (능동 매트릭스형) 칼라 액정 디스플레이(21)에 본 발명이 적용되었지만, 단색 액정 디스플레이 및/또는 MIM(Metal Insulator Metal) 다이오드, 배리스터, 링 다이오드(ringing diode), MOSFET(Metal Oxide Semiconductor Field Effect Transistor) 등을 포함하는 TFT 이외의 스위칭 장치를 사용하는 능동 매트릭스형 액정 디스플레이에도 적용될 수도 있다.
또한, 본 발명의 액정 디스플레이의 구동 회로는 개인용 컴퓨터의 모니터로서 사용되는 직시형(direct-viewing type) 액정 디스플레이를 장착한 이미지 디스플레이 장치 및/또는 홈 시어터(home theater) 또는 교육용으로 사용되는 프로젝션형 액정 디스플레이를 장착한 프로젝터 등에 사용된다. 도 9는 프로젝터(70)의 개략적인 구성을 설명하는 도면이다. 도 9에 도시된 프로젝터(70)에 있어서, 백색 광원인 램프 유닛(71)으로부터 방출되는 투사광은 광 가이드(72) 내부의 두 개의 2색 미러(dichroic mirrors; 73)와 다수의 미러(77) 의해 삼원색(R, G, 및 B; 적색, 녹색 및 청색)의 광으로 분할되어 세 개의 액정 디스플레이(74r, 74g, 및 74b)를 향하게 된다. 액정 디스플레이(74r, 74g, 및 74b)에 의해 변조된 광은 세 방향에서 2색 프리즘(75)으로 입사된다. 2색 프리즘에서 적색(R) 및 청색(B)의 광이 90도 휘고 녹색(G)광이 똑바로 가기 때문에, 삼원색(RGB) 각각을 갖는 이미지는 합성되어 프로젝션 렌즈(76)를 통해 칼라 이미지로서 스크린 상에 투사된다. 상기 실시예에서 개시된 액정 디스플레이의 구동 회로가 상기 액정 디스플레이(74r, 74g, 및 74b)를 구동하기 위한 구동 회로로서 사용되는 경우, 저비용의 작은 크기로 구성된 액정 디스플레이의 구동 회로로서 기능할 수 있고, 고해상도의 아날로그 시리얼 비디오 신호를 패러렐 비디오 신호로 변환할 수 있기 때문에, 디스플레이의 얼룩없이 고화질의 이미지를 디스플레이할 수 있다.
이렇게, 본 발명은 상기 실시예에 제한되지 않으며 본 발명의 취지와 범위를 벗어나지 않으면서 수정 및 변경될 수 있다.

Claims (42)

  1. 아날로그 시리얼 비디오 신호를 상 전개함으로써 얻어지는 n개의 패러렐 비디오 신호(여기서, n은 2 이상의 정수)에 기초하여 액정 디스플레이를 구동하는 액정 디스플레이 구동 방법에 있어서,
    (n+1)개 이상 또는 (2n+1)개 이상의 샘플링 펄스에 응답하여 (n+1)개 이상 또는 (2n+1)개 이상의 패러렐 비디오 신호로 상기 아날로그 시리얼 비디오 신호를 순차적으로 샘플 유지하는 제 1의 단계; 및
    상기 샘플 유지된 비디오 신호가 개별적 또는 공통적으로 유지되는 동안 상기 샘플 유지된 비디오 신호에 각각 대응하는 상기 샘플링 펄스에 응답하여 또는 상기 샘플 유지된 비디오 신호 중에서 최초로 샘플 유지되는 상기 비디오 신호에 대응하는 상기 샘플링 펄스에 응답하여 다음 기간에서 샘플링이 시작하는 것보다 상기 샘플 유지된 비디오 신호를 개별적 또는 동시적으로 선택 출력하는데 필요한 시간만큼 적어도 더 빨리 선택하는 것에 의해 n개의 연속적으로 샘플 유지된 비디오 신호를 n개의 패러렐 비디오 신호로서 순차적 또는 동시적으로 출력하는 제 2의 단계를 포함하는 것을 특징으로 하는 액정 디스플레이 구동 방법.
  2. 제 1항에 있어서,
    상기 제 2의 단계에서, 상기 n개의 연속적으로 샘플 유지된 비디오 신호의 개별적 또는 동시적 선택은 각각의 샘플 유지된 비디오 신호에 대한 정정(整定) 시간(settling time)과 거의 동일한 제 2의 시간의 경과 후 또는 상기 n개의 연속적으로 샘플 유지된 비디오 신호 중에서 마지막으로 샘플 유지된 상기 비디오 신호의 정정 시간과 거의 동일한 제 2의 시간이 경과한 후에 시작되는 것을 특징으로 하는 액정 디스플레이 구동 방법.
  3. 제 1항에 있어서,
    상기 제 1의 시간은 상기 샘플링 펄스가 생성될 때 사용되는 상기 시프트 클록의 한 클록을 나타내며 상기 제 2의 시간은 상기 시프트 클록 각각의 1/2 클록을 나타내는 것을 특징으로 하는 액정 디스플레이 구동 방법.
  4. 제 1항에 있어서,
    상기 아날로그 시리얼 비디오 신호는 비디오 적색 신호, 비디오 녹색 신호, 및 비디오 청색 신호를 포함하고, 상기 제 1 및 제 2의 단계는 상기 비디오 적색 신호, 상기 비디오 녹색 신호, 및 상기 비디오 청색 신호의 각각에 대해 수행되는 것을 특징으로 하는 액정 디스플레이 구동 방법.
  5. 제 1항에 있어서,
    상기 액정 디스플레이는 능동 매트릭스형 액정 디스플레이이고, 그 스위칭 장치는 TFT(Thin Film Transistor), MOSFET(Metal Oxide Semiconductor Field Effect Transistor), MIM(Metal Insulator Metal), 배리스터, 및 링다이오드(ringing diode) 중 어느 하나인 것을 특징으로 하는 액정 디스플레이 구동 방법.
  6. 제 1항에 있어서,
    상기 액정 디스플레이는 직시형 액정 디스플레이(direct-viewing type liquid crystal display) 또는 프로젝션형 액정 디스플레이(projection-type liquid crystal display)인 것을 특징으로 하는 액정 디스플레이 구동 방법.
  7. 아날로그 시리얼 비디오 신호를 상 전개함으로써 얻어지는 n개의 패러렐 비디오 신호(여기서 n은 2 이상의 정수)에 기초하여 액정 디스플레이를 구동하는 액정 디스플레이 구동 방법에 있어서,
    (n+1)개 이상 샘플링 펄스에 응답하여 (n+1)개 이상의 패러렐 비디오 신호로 상기 아날로그 시리얼 비디오 신호를 순차적으로 샘플 유지하는 제 1의 단계; 및
    상기 샘플 유지된 비디오 신호가 개별적으로 유지되는 동안 상기 샘플 유지된 비디오 신호에 각각 대응하는 상기 샘플링 펄스에 응답하여 샘플링이 다음 기간에서 시작되는 것보다 상기 샘플 유지된 비디오 신호를 개별적으로 선택 출력하는데 필요한 제 1의 시간만큼 적어도 더 빨리 선택하는 것에 의해 n개의 연속적으로 샘플 유지된 비디오 신호를 n개의 패러렐 비디오 신호로서 순차적으로 출력하는 제 2의 단계를 포함하는 것을 특징으로 하는 액정 디스플레이 구동 방법.
  8. 제 7항에 있어서,
    상기 제 2의 단계에서, 상기 n개의 연속적으로 샘플 유지된 비디오 신호의 개별적 또는 동시적 선택은 각각의 샘플 유지된 비디오 신호에 대한 정정 시간(settling time)과 거의 동일한 제 2의 시간의 경과 후 또는 상기 n개의 연속적으로 샘플 유지된 비디오 신호 중에서 마지막으로 샘플 유지된 상기 비디오 신호의 정정 시간과 거의 동일한 제 2의 시간이 경과한 후에 시작되는 것을 특징으로 하는 액정 디스플레이 구동 방법.
  9. 제 7항에 있어서,
    상기 제 1의 시간은 상기 샘플링 펄스가 생성될 때 사용되는 상기 시프트 클록의 한 클록을 나타내며 상기 제 2의 시간은 상기 시프트 클록의 1/2 클록을 나타내는 것을 특징으로 하는 액정 디스플레이 구동 방법.
  10. 제 7항에 있어서,
    상기 아날로그 시리얼 비디오 신호는 비디오 적색 신호, 비디오 녹색 신호, 및 비디오 청색 신호를 포함하고, 상기 제 1 및 제 2의 단계는 상기 비디오 적색 신호, 상기 비디오 녹색 신호, 및 상기 비디오 청색 신호의 각각에 대해 수행되는 것을 특징으로 하는 액정 디스플레이 구동 방법.
  11. 제 7항에 있어서,
    상기 액정 디스플레이는 능동 매트릭스형 액정 디스플레이이고, 그 스위칭 장치는 TFT, MOSFET, MIM, 배리스터, 및 링 다이오드 중 어느 하나인 것을 특징으로 하는 액정 디스플레이 구동 방법.
  12. 제 7항에 있어서,
    상기 액정 디스플레이는 직시형 액정 디스플레이 또는 프로젝션형 액정 디스플레이인 것을 특징으로 하는 액정 디스플레이 구동 방법.
  13. 아날로그 시리얼 비디오 신호를 상 전개함으로써 얻어지는 n개의 패러렐 비디오 신호(여기서 n은 2 이상의 정수)에 기초하여 액정 디스플레이를 구동하는 액정 디스플레이 구동 방법에 있어서,
    (2n+1)개 이상 샘플링 펄스에 응답하여 (2n+1)개 이상의 패러렐 비디오 신호로 상기 아날로그 시리얼 비디오 신호를 순차적으로 샘플 유지하는 제 1의 단계; 및
    상기 샘플 유지된 비디오 신호가 공통적으로 유지되는 동안 상기 샘플 유지된 비디오 신호 중에서 최초로 샘플 유지되는 상기 비디오 신호에 대응하는 상기 샘플링 펄스에 응답하여 샘플링이 다음 기간에서 시작되는 것보다 샘플 유지된 비디오 신호를 동시적으로 선택 출력하는데 필요한 제 1의 시간만큼 적어도 더 빨리 선택하는 것에 의해 n개의 연속적으로 샘플 유지된 비디오 신호를 n개의 패러렐 비디오 신호로서 동시에 출력하는 제 2의 단계를 포함하는 것을 특징으로 하는 액정디스플레이 구동 방법.
  14. 제 13항에 있어서,
    상기 제 2의 단계에서, 상기 n개의 연속적으로 샘플 유지된 비디오 신호의 개별적 또는 동시적 선택은 각각의 샘플 유지된 비디오 신호에 대한 정정 시간(settling time)과 거의 동일한 제 2의 시간의 경과 후 또는 상기 n개의 연속적으로 샘플 유지된 비디오 신호 중에서 마지막으로 샘플 유지된 상기 비디오 신호의 정정 시간과 거의 동일한 제 2의 시간이 경과한 후에 시작되는 것을 특징으로 하는 액정 디스플레이 구동 방법.
  15. 제 13항에 있어서,
    상기 제 1의 시간은 상기 샘플링 펄스가 생성될 때 사용되는 상기 시프트 클록의 한 클록을 나타내며 상기 제 2의 시간은 상기 시프트 클록의 1/2 클록을 나타내는 것을 특징으로 하는 액정 디스플레이 구동 방법.
  16. 제 13항에 있어서,
    상기 아날로그 시리얼 비디오 신호는 비디오 적색 신호, 비디오 녹색 신호, 및 비디오 청색 신호를 포함하고, 상기 제 1 및 제 2의 단계는 상기 비디오 적색 신호, 상기 비디오 녹색 신호, 및 상기 비디오 청색 신호의 각각에 대해 수행되는 것을 특징으로 하는 액정 디스플레이 구동 방법.
  17. 제 13항에 있어서,
    상기 액정 디스플레이는 능동 매트릭스형 액정 디스플레이이고, 그 스위칭 장치는 TFT, MOSFET, MIM, 배리스터, 및 링 다이오드 중 어느 하나인 것을 특징으로 하는 액정 디스플레이 구동 방법.
  18. 제 13항에 있어서,
    상기 액정 디스플레이는 직시형 액정 디스플레이 또는 프로젝션형 액정 디스플레이인 것을 특징으로 하는 액정 디스플레이 구동 방법.
  19. 아날로그 시리얼 비디오 신호를 상 전개함으로써 얻어지는 n개의 패러렐 비디오 신호(여기서 n은 2 이상의 정수)에 기초하여 액정 디스플레이를 구동하기 위한 액정 디스플레이용 구동 회로에 있어서,
    (n+1)개 이상 또는 (2n+1)개 이상의 샘플링 펄스에 응답하여 (n+1)개 이상 또는 (2n+1)개 이상의 패러렐 비디오 신호로 상기 아날로그 시리얼 비디오 신호를 순차적으로 샘플 유지하는 (n+1)개 이상 또는 (2n+1)개 이상의 샘플 유지 회로; 및
    상기 샘플 유지된 비디오 신호가 개별적 또는 공통적으로 유지되는 동안 상기 샘플 유지된 비디오 신호에 각각 대응하는 상기 샘플링 펄스에 응답하여 또는 상기 샘플 유지된 비디오 신호 중에서 최초로 샘플 유지되는 상기 비디오 신호에 대응하는 샘플링 펄스에 응답하여 다음 기간에서 샘플링이 시작하는 것보다 상기샘플 유지된 비디오 신호를 개별적 또는 동시적으로 선택 출력하는데 필요한 시간만큼 적어도 더 빨리 선택하는 것에 의해 n개의 연속적으로 샘플 유지된 비디오 신호를 n개의 패러렐 비디오 신호로서 순차적 또는 동시적으로 출력하는 n개의 선택기를 포함하는 것을 특징으로 하는 액정 디스플레이 구동 회로.
  20. 제 19항에 있어서,
    상기 n개의 선택기는 각각의 샘플 유지된 비디오 신호에 대한 정정 시간과 거의 동일한 제 2의 시간이 경과한 후 또는 상기 n개의 연속적으로 샘플 유지된 비디오 신호 중에서 마지막으로 샘플 유지된 상기 비디오 신호의 정정 시간과 거의 동일한 제 2의 시간이 경과한 후 상기 n개의 연속적으로 샘플 유지된 비디오 신호의 개별적 또는 동시적 선택을 시작하는 것을 특징으로 하는 액정 디스플레이 구동 회로.
  21. 제 19항에 있어서,
    상기 제 1의 시간은 상기 샘플링 펄스가 생성될 때 사용되는 상기 시프트 클록의 한 클록을 나타내며 상기 제 2의 시간은 상기 시프트 클록의 1/2 클록을 나타내는 것을 특징으로 하는 액정 디스플레이 구동 회로.
  22. 제 19항에 있어서,
    상기 아날로그 시리얼 비디오 신호는 비디오 적색 신호, 비디오 녹색 신호,및 비디오 청색 신호를 포함하고, 상기 (n+1)개 이상 또는 (2n+1)개 이상의 샘플 유지 회로와 상기 n개의 선택기는 상기 비디오 적색 신호, 상기 비디오 녹색 신호, 및 상기 비디오 청색 신호의 각각에 대해 장착되는 것을 특징으로 하는 액정 디스플레이 구동 회로.
  23. 제 19항에 있어서,
    상기 액정 디스플레이는 능동 매트릭스형 액정 디스플레이이고, 그 스위칭 장치는 TFT, MOSFET, MIM, 배리스터, 및 링 다이오드 중 어느 하나인 것을 특징으로 하는 액정 디스플레이 구동 회로.
  24. 제 19항에 있어서,
    상기 액정 디스플레이는 직시형 액정 디스플레이 또는 프로젝션형 액정 디스플레이인 것을 특징으로 하는 액정 디스플레이 구동 회로.
  25. 아날로그 시리얼 비디오 신호를 상 전개함으로써 얻어지는 n개의 패러렐 비디오 신호(여기서 n은 2 이상의 정수)에 기초하여 액정 디스플레이를 구동하기 위한 액정 디스플레이용 구동 회로에 있어서,
    (n+1)개 이상 샘플링 펄스에 응답하여 (n+1)개 이상의 패러렐 비디오 신호로 상기 아날로그 시리얼 비디오 신호를 순차적으로 샘플 유지하는 (n+1)개 이상의 샘플 유지 회로; 및
    상기 샘플 유지된 비디오 신호가 개별적으로 유지되는 동안 샘플 유지된 상기 비디오 신호에 각각 대응하는 상기 샘플링 펄스에 응답하여 샘플링이 다음 기간에서 시작되는 것보다 상기 샘플 유지된 비디오 신호를 개별적으로 선택 출력하는데 필요한 제 1의 시간만큼 적어도 더 빨리 선택하는 것에 의해 n개의 연속적으로 샘플 유지된 비디오 신호를 n개의 패러렐 비디오 신호로서 순차적으로 출력하는 n개의 선택기를 포함하는 것을 특징으로 하는 액정 디스플레이 구동 회로.
  26. 제 25항에 있어서,
    상기 n개의 선택기는 각각의 샘플 유지된 비디오 신호에 대한 정정 시간과 거의 동일한 제 2의 시간이 경과한 후 또는 상기 n개의 연속적으로 샘플 유지된 비디오 신호 중에서 마지막으로 샘플 유지된 상기 비디오 신호의 정정 시간과 거의 동일한 제 2의 시간이 경과한 후 n개의 연속적으로 샘플 유지된 비디오 신호의 개별적 또는 동시적 선택을 시작하는 것을 특징으로 하는 액정 디스플레이 구동 회로.
  27. 제 25항에 있어서,
    상기 제 1의 시간은 상기 샘플링 펄스가 생성될 때 사용되는 상기 시프트 클록의 한 클록을 나타내며 상기 제 2의 시간은 상기 시프트 클록의 1/2 클록을 나타내는 것을 특징으로 하는 액정 디스플레이 구동 회로.
  28. 제 25항에 있어서,
    상기 아날로그 시리얼 비디오 신호는 비디오 적색 신호, 비디오 녹색 신호, 및 비디오 청색 신호를 포함하고, 상기 (n+1)개 이상 또는 (2n+1)개 이상의 샘플 유지 회로와 상기 n개의 선택기는 상기 비디오 적색 신호, 상기 비디오 녹색 신호, 및 상기 비디오 청색 신호의 각각에 대해 장착되는 것을 특징으로 하는 액정 디스플레이 구동 회로.
  29. 제 25항에 있어서,
    상기 액정 디스플레이는 능동 매트릭스형 액정 디스플레이이고, 그 스위칭 장치는 TFT, MOSFET, MIM, 배리스터, 및 링 다이오드 중 어느 하나인 것을 특징으로 하는 액정 디스플레이 구동 회로.
  30. 제 25항에 있어서,
    상기 액정 디스플레이는 직시형 액정 디스플레이 또는 프로젝션형 액정 디스플레이인 것을 특징으로 하는 액정 디스플레이 구동 회로.
  31. 아날로그 시리얼 비디오 신호를 상 전개함으로써 얻어지는 n개의 패러렐 비디오 신호(여기서 n은 2 이상의 정수)에 기초하여 액정 디스플레이를 구동하기 위한 액정 디스플레이용 구동 회로에 있어서,
    (2n+1)개 이상 샘플링 펄스에 응답하여 (2n+1)개 이상의 패러렐 비디오 신호로 상기 아날로그 시리얼 비디오 신호를 순차적으로 샘플 유지하는 (2n+1)개 이상의 샘플 유지 회로; 및
    샘플 유지된 비디오 신호가 공통적으로 유지되는 동안 상기 샘플 유지된 비디오 신호 중에서 최초로 샘플 유지되는 상기 비디오 신호에 대응하는 샘플링 펄스에 응답하여 샘플링이 다음 기간에서 시작되는 것보다 상기 샘플 유지된 비디오 신호를 동시적으로 선택 출력하는데 필요한 제 1의 시간만큼 적어도 더 빨리 선택하는 것에 의해 n개의 연속적으로 샘플 유지된 비디오 신호를 n개의 패러렐 비디오 신호로서 동시에 출력하는 n개의 선택기를 포함하는 것을 특징으로 하는 액정 디스플레이 구동 회로.
  32. 제 31항에 있어서,
    상기 n개의 선택기는 각각의 샘플 유지된 비디오 신호에 대한 정정 시간과 거의 동일한 제 2의 시간이 경과한 후 또는 상기 n개의 연속적으로 샘플 유지된 비디오 신호 중에서 마지막으로 샘플 유지된 비디오 신호의 정정 시간과 거의 동일한 제 2의 시간이 경과한 후 n개의 연속적으로 샘플 유지된 비디오 신호의 개별적 또는 동시적 선택을 시작하는 것을 특징으로 하는 액정 디스플레이 구동 회로.
  33. 제 31항에 있어서,
    상기 제 1의 시간은 상기 샘플링 펄스가 생성될 때 사용되는 상기 시프트 클록의 한 클록을 나타내며 상기 제 2의 시간은 상기 시프트 클록의 1/2 클록을 나타내는 것을 특징으로 하는 액정 디스플레이 구동 회로.
  34. 제 31항에 있어서,
    상기 아날로그 시리얼 비디오 신호는 비디오 적색 신호, 비디오 녹색 신호, 및 비디오 청색 신호를 포함하고, 상기 (n+1)개 이상 또는 (2n+1)개 이상의 샘플 유지 회로와 상기 n개의 선택기는 상기 비디오 적색 신호, 상기 비디오 녹색 신호, 및 상기 비디오 청색 신호의 각각에 대해 장착되는 것을 특징으로 하는 액정 디스플레이 구동 회로.
  35. 제 31항에 있어서,
    상기 액정 디스플레이는 능동 매트릭스형 액정 디스플레이이고, 그 스위칭 장치는 TFT, MOSFET, MIM, 배리스터, 및 링 다이오드 중 어느 하나인 것을 특징으로 하는 액정 디스플레이 구동 회로.
  36. 제 31항에 있어서,
    상기 액정 디스플레이는 직시형 액정 디스플레이 또는 프로젝션형 액정 디스플레이인 것을 특징으로 하는 액정 디스플레이 구동 회로.
  37. 이미지 디스플레이 장치에 있어서,
    직시형 액정 디스플레이 또는 프로젝션형 액정 디스플레이; 및
    아날로그 시리얼 비디오 신호를 상 전개함으로써 얻어지는 n개의 패러렐 비디오 신호(여기서, n은 2이상의 정수)에 기초하여 상기 액정 디스플레이를 구동하기 위한 구동 회로를 포함하고,
    상기 구동 회로는,
    (n+1)개 이상 또는 (2n+1)개 이상의 샘플링 펄스에 응답하여 (n+1)개 이상 또는 (2n+1)개 이상의 패러렐 비디오 신호로 상기 아날로그 시리얼 비디오 신호를 순차적으로 샘플 유지하는 (n+1)개 이상 또는 (2n+1)개 이상의 샘플 유지 회로; 및
    상기 샘플 유지된 비디오 신호가 개별적 또는 공통적으로 유지되는 동안 상기 샘플 유지된 비디오 신호에 각각 대응하는 상기 샘플링 펄스에 응답하여 또는 샘플 유지된 비디오 신호 중에서 최초로 샘플 유지되는 상기 비디오 신호에 대응하는 샘플링 펄스에 응답하여 다음 기간에서 샘플링이 시작하는 것보다 상기 샘플 유지된 비디오 신호를 개별적 또는 동시적으로 선택 출력하는데 필요한 시간만큼 적어도 더 빨리 선택하는 것에 의해 n개의 연속적인 샘플 유지된 비디오 신호를 n개의 패러렐 비디오 신호로서 순차적 또는 동시적으로 출력하는 n개의 선택기를 포함하는 것을 특징으로 하는 이미지 디스플레이 장치.
  38. 제 37항에 있어서,
    상기 액정 디스플레이는 능동 매트릭스형 액정 디스플레이이고, 그 스위칭 장치는 TFT, MOSFET, MIM, 배리스터, 및 링 다이오드 중 어느 하나인 것을 특징으로 하는 이미지 디스플레이 장치.
  39. 이미지 디스플레이 장치에 있어서,
    직시형 액정 디스플레이 또는 프로젝션형 액정 디스플레이; 및
    아날로그 시리얼 비디오 신호를 상 전개함으로써 얻어지는 n개의 패러렐 비디오 신호(여기서, n은 2이상의 정수)에 기초하여 상기 액정 디스플레이를 구동하기 위한 구동 회로를 포함하고,
    상기 구동 회로는,
    (n+1)개 이상 샘플링 펄스에 응답하여 (n+1)개 이상의 패러렐 비디오 신호로 상기 아날로그 시리얼 비디오 신호를 순차적으로 샘플 유지하는 (n+1)개 이상의 샘플 유지 회로; 및
    상기 샘플 유지된 비디오 신호가 개별적으로 유지되는 동안 상기 샘플 유지된 비디오 신호에 각각 대응하는 상기 샘플링 펄스에 응답하여 샘플링이 다음 기간에서 시작되는 것보다 샘플 유지된 비디오 신호를 개별적으로 선택 출력하는데 필요한 제 1의 시간만큼 적어도 더 빨리 선택하는 것에 의해 n개의 연속적으로 샘플 유지된 비디오 신호를 n개의 패러렐 비디오 신호로서 순차적으로 출력하는 n개의 선택기를 포함하는 것을 특징으로 하는 이미지 디스플레이 장치.
  40. 제 39항에 있어서,
    상기 액정 디스플레이는 능동 매트릭스형 액정 디스플레이이고, 그 스위칭 장치는 TFT, MOSFET, MIM, 배리스터, 및 링 다이오드 중 어느 하나인 것을 특징으로 하는 이미지 디스플레이 장치.
  41. 이미지 디스플레이 장치에 있어서,
    직시형 액정 디스플레이 또는 프로젝션형 액정 디스플레이; 및
    아날로그 시리얼 비디오 신호를 상 전개함으로써 얻어지는 n개의 패러렐 비디오 신호(여기서, n은 2이상의 정수)에 기초하여 상기 액정 디스플레이를 구동하기 위한 구동 회로를 포함하고,
    상기 구동 회로는,
    (2n+1)개 이상 샘플링 펄스에 응답하여 (2n+1)개 이상의 패러렐 비디오 신호로 상기 아날로그 시리얼 비디오 신호를 순차적으로 샘플 유지하는 (2n+1)개 이상의 샘플 유지 회로; 및
    상기 샘플 유지된 비디오 신호가 공통적으로 유지되는 동안 샘플 유지된 상기 비디오 신호 중에서 최초로 샘플 유지된 상기 비디오 신호에 대응하는 샘플링 펄스에 응답하여 샘플링이 다음 기간에서 시작되는 것보다 샘플 유지된 비디오 신호를 동시적으로 선택 출력하는데 필요한 제 1의 시간만큼 적어도 더 빨리 선택하는 것에 의해 n개의 연속적으로 샘플 유지된 비디오 신호를 n개의 패러렐 비디오 신호로서 동시에 출력하는 n개의 선택기를 포함하는 것을 특징으로 하는 이미지 디스플레이 장치.
  42. 제 41항에 있어서,
    상기 액정 디스플레이는 능동 매트릭스형 액정 디스플레이이고, 그 스위칭 장치는 TFT, MOSFET, MIM, 배리스터, 및 링 다이오드 중 어느 하나인 것을 특징으로 하는 이미지 디스플레이 장치.
KR10-2001-0042843A 2000-07-17 2001-07-16 액정 디스플레이 구동 방법, 액정 디스플레이용 구동회로, 및 이를 이용한 이미지 디스플레이 장치 KR100401356B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2000-00216621 2000-07-17
JP2000216621A JP5138839B2 (ja) 2000-07-17 2000-07-17 液晶ディスプレイの駆動方法、その回路及び画像表示装置

Publications (2)

Publication Number Publication Date
KR20020014678A KR20020014678A (ko) 2002-02-25
KR100401356B1 true KR100401356B1 (ko) 2003-10-17

Family

ID=18711858

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0042843A KR100401356B1 (ko) 2000-07-17 2001-07-16 액정 디스플레이 구동 방법, 액정 디스플레이용 구동회로, 및 이를 이용한 이미지 디스플레이 장치

Country Status (4)

Country Link
US (1) US6844866B2 (ko)
JP (1) JP5138839B2 (ko)
KR (1) KR100401356B1 (ko)
TW (1) TW512301B (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001084226A1 (fr) * 2000-04-28 2001-11-08 Sharp Kabushiki Kaisha Unite d'affichage, procede d'excitation pour unite d'affichage, et appareil electronique de montage d'une unite d'affichage
JP3846469B2 (ja) * 2003-10-01 2006-11-15 セイコーエプソン株式会社 投写型表示装置および液晶パネル
FR2872331B1 (fr) * 2004-06-25 2006-10-27 Centre Nat Rech Scient Cnrse Echantillonneur analogique rapide pour enregistrement et lecture continus et systeme de conversion numerique
US7598679B2 (en) * 2005-02-03 2009-10-06 O2Micro International Limited Integrated circuit capable of synchronization signal detection
JP5703347B2 (ja) * 2013-07-19 2015-04-15 株式会社半導体エネルギー研究所 半導体装置
CN113674715B (zh) * 2021-10-25 2022-03-04 常州欣盛半导体技术股份有限公司 具有低电磁干扰的源极驱动器及资料移位方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05232898A (ja) * 1992-02-21 1993-09-10 Nec Corp 画像信号処理回路
JP2994169B2 (ja) * 1993-04-09 1999-12-27 日本電気株式会社 アクティブマトリックス型液晶表示装置
EP0718816B1 (en) * 1994-12-20 2003-08-06 Seiko Epson Corporation Image display device
JPH09134149A (ja) 1995-11-09 1997-05-20 Seiko Epson Corp 画像表示装置
KR100204334B1 (ko) * 1996-07-05 1999-06-15 윤종용 표시모드 변환기능을 갖는 비디오신호 변환장치 및 그 장치를 구비한 표시장치

Also Published As

Publication number Publication date
US20020005830A1 (en) 2002-01-17
TW512301B (en) 2002-12-01
JP2002032061A (ja) 2002-01-31
KR20020014678A (ko) 2002-02-25
JP5138839B2 (ja) 2013-02-06
US6844866B2 (en) 2005-01-18

Similar Documents

Publication Publication Date Title
US9466251B2 (en) Picture display device and method of driving the same
JP3987119B2 (ja) 液晶パネルの駆動装置、液晶装置及び電子機器
KR100273077B1 (ko) 다표준 비디오 매트릭스 디스플레이 장치 및 그의 동작방법
US20020000964A1 (en) Liquid crystal display device
EP0718816B1 (en) Image display device
US5883608A (en) Inverted signal generation circuit for display device, and display apparatus using the same
KR100367538B1 (ko) 전기 광학 장치, 그 구동방법, 그 주사선 구동회로 및전자기기
US20050110733A1 (en) Display device and method of driving same
KR100401356B1 (ko) 액정 디스플레이 구동 방법, 액정 디스플레이용 구동회로, 및 이를 이용한 이미지 디스플레이 장치
US5990979A (en) Gamma correction circuit and video display apparatus using the same
JPH09134149A (ja) 画像表示装置
US6738056B2 (en) System and method for handling the input video stream for a display
US6771238B1 (en) Liquid crystal display device
WO1995020209A1 (fr) Affichage a cristaux liquides
JP2005250382A (ja) 電気光学装置の駆動方法、電気光学装置および電子機器
JP3311224B2 (ja) 表示素子用反転信号生成回路とそれを用いた表示装置
JPH07168542A (ja) 液晶表示装置
JP2019203979A (ja) 表示装置
JPH11231822A (ja) 画像表示装置およびその駆動方法
US20020067337A1 (en) Liquid crystal display imager and clock reduction method
JP3339438B2 (ja) 表示装置および方法
Dai et al. LCoS chip with integrated 8-bit gamma compensated digital data driver
JP2001296839A (ja) 液晶画像表示装置及び液晶表示素子の駆動方法
KR100256974B1 (ko) 멀티 스캔 장치
JP2003150126A (ja) 表示駆動装置

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110830

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee