CN113674715B - 具有低电磁干扰的源极驱动器及资料移位方法 - Google Patents
具有低电磁干扰的源极驱动器及资料移位方法 Download PDFInfo
- Publication number
- CN113674715B CN113674715B CN202111239629.8A CN202111239629A CN113674715B CN 113674715 B CN113674715 B CN 113674715B CN 202111239629 A CN202111239629 A CN 202111239629A CN 113674715 B CN113674715 B CN 113674715B
- Authority
- CN
- China
- Prior art keywords
- data
- parallel data
- shift
- sub
- point
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明公开了一种具有低电磁干扰的源极驱动器,包括:转换电路、移位电路,以及取样电路。转换电路接收点对点的串列资料,且将串列资料依序转换为并列资料。移位电路根据多个时脉讯号,将并列资料进行资料移位,使并列资料分成多个子并列资料,且每一子并列资料具有资料移位点。取样电路在时间顺序最晚的资料移位点之后,对每一子并列资料进行取样,以形成取样资料。
Description
技术领域
本发明属于源极驱动器技术领域,具体涉及一种具有低电磁干扰的源极驱动器及资料移位方法。
背景技术
源级驱动器(source driver)应用于液晶显示器,主要功能是将电压传送到面板(panel)的薄膜电晶体元件控制液晶旋转角度,达到色彩显示的目的,高解析度(resolution)的液晶显示器,色彩资料的传输速率需要提高,在源级驱动器的设计上会采用点对点(point-to-point)的传输介面协定(interface protocol)来传输色彩资料,点对点的资料是以高速的串行资料(serial data)传输给源级驱动器,源级驱动器的输入级接收到高速串接资料后进行处理,会产生并行资料(parallel data),此并行资料会经由长走线(long routing line)的汇流排(data bus)传送给下一级的电路,接着再对并行资料进行取样(sampling)来达到同步(synchronous)的目的。
然而,汇流排的每条走线等效上为一个负载,走线愈长,负载愈重,并行资料在长走线(即负载大)上传输会产生大的瞬时峰值电流。当显示器的尺寸增加,使得并行资料增加的情形下,大的瞬时峰值电流会造成电磁干扰(electromagnetic interference, EMI),影响液晶显示器的使用。
发明内容
本发明旨在至少解决现有技术中存在的技术问题之一。
为此,本发明提出一种具有低电磁干扰的源极驱动器及资料移位方法,该具有低电磁干扰的源极驱动器及资料移位方法具有将并列资料分成几个子并列资料进行资料移位,以减小所产生的瞬时峰值电流和电磁干扰的优点。
根据本发明实施例的具有低电磁干扰的源极驱动器,包括:一转换电路,接收点对点的一串列资料,且将所述串列资料依序转换为一并列资料;一移位电路,根据多个时脉讯号,将所述并列资料进行资料移位,使所述并列资料分成多个子并列资料,每一所述子并列资料具有一资料移位点;以及一取样电路,在时间顺序最晚的所述资料移位点之后,对每一所述子并列资料进行取样,以形成一取样资料。
本发明的有益效果是,本发明在进行并列资料的传输时,将并列资料分成几个子并列资料进行资料移位。由于子并列资料的资料深度较短,进行资料移位所产生的瞬时峰值电流较小,产生的电磁干扰也较小。
根据本发明一个实施例,所述移位电路包括:多个移位暂存器电路,每一所述移位暂存器电路与对应的所述资料移位点接收一时脉讯号,以进行资料移位,形成对应的所述子并列资料。
根据本发明一个实施例,每一所述移位暂存器电路包括:多个正反器,该多个正反器并列连接,每一所述正反器的时脉讯号端接收所述时脉讯号,且每一所述正反器的输入端接收对应的所述子并列资料之中的一笔。
根据本发明一个实施例,每两个所述资料移位点之间具有等距的时间间隔。
根据本发明一个实施例,每两个所述资料移位点之间具有不等距的时间间隔。
根据本发明一个实施例,每一所述资料移位点位于多个所述时脉讯号的下降缘。
根据本发明一个实施例,所述取样电路进行资料取样的时间点位于多个所述时脉讯号的上升缘。
根据本发明一个实施例,一种资料移位方法,适用于上述任一所述的具有低电磁干扰的源极驱动器,所述资料移位方法包括:接收点对点的一串列资料,且将所述串列资料输出为一并列资料;根据多个时脉讯号,对所述并列资料进行资料移位 ,使所述并列资料分成多个子并列资料,每一所述子并列资料具有一资料移位点;以及在时间顺序最晚的所述资料移位点之后,对每一所述子并列资料进行取样,以形成一取样资料。
根据本发明一个实施例,对所述并列资料进行资料移位的时间点,为多个所述时脉讯号的下降缘。
根据本发明一个实施例,进行资料取样的时间点位于多个所述时脉讯号的上升缘。
本发明的其他特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
为使本发明的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
本发明的上述和/或附加的方面和优点从下面附图对实施例的描述中将变得明显和容易理解,其中:
图1是根据本发明的具有低电磁干扰的源极驱动器的示意图;
图2是根据本发明的移位电路的移位暂存器的电路架构示意图;
图3是根据本发明的具有不同资料移位点的子并列资料时序图;
图4是单一资料移位点的并列资料时序图;
图5是根据本发明的适用于源极驱动器的汇流排的资料移位方法的步骤流程图。
具体实施方式
下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,仅用于解释本发明,而不能理解为对本发明的限制。
在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”、“轴向”、“径向”、“周向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本发明的描述中,除非另有说明,“多个”的含义是两个或两个以上。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
下面参考附图具体描述本发明实施例的具有低电磁干扰的源极驱动器10及资料移位方法。
如图1至图5所示,根据本发明实施例的具有低电磁干扰的源极驱动器10,包括:转换电路100、移位电路200,以及取样电路300。转换电路100接收点对点的串列资料110,且将串列资料110依序输出为并列资料120。
移位电路200根据多个时脉讯号,将并列资料120进行资料移位 ,使并列资料分成多个子并列资料,例如图1中的第一子并列资料210t1、第二子并列资料220t2,以及第三子并列资料230t3;第一子并列资料210t1具有第一资料移位点t1、第二子并列资料220t2具有第二资料移位点t2,第三子并列资料230t3具有第三资料移位点t3。取样电路300在时间顺序最晚的资料移位点之后,对每一子并列资料进行取样,以形成取样资料310。举例来说,前述的串列资料110,可以是一笔18位元深度的资料,经由转换电路100,输出成并列资料120,例如将18位元深度的资料分成18笔1位元的资料作传输。
如图2所示,前述的移位电路200可以用多个移位暂存器实施,例如第一移位暂存器210、第二移位暂存器220,以及第三移位暂存器230进行资料移位。举例来说,可以如图1所示,将18位元的并列资料分成第一子并列资料210t1、第二子并列资料220t2,以及第三子并列资料230t3,而每一笔子并列资料包含6位元的资料。
前述的第一移位暂存器210、第二移位暂存器220,以及第三移位暂存器230的实施方式,可以如图2所示,以并列的多个正反器来实施。举例来说,第一移位暂存器210可以包含并列的6个正反器(即211、212、213、正214、215,以及216)。同理,第二移位暂存器220可以包含并列的6个正反器(即221、222、223、224、225,以及226)。第三移位暂存器230可以包含并列的6个正反器(即231、232、233、234、235,以及236)。
具体而言,上述每一个移位暂存器中的正反器的时脉讯号端,在接收到同一个时脉讯号时开始进行资料移位,例如第一移位暂存器210中的正反器在第一资料移位点t1(即t1的时间)接收到第三时脉讯号CLK3时,将18位元的并列资料120中的第1笔、第2笔、第3笔、第4笔、第13笔及第14笔资料(即D0、D1、D2、D3、D12,以及D13)从输入端接收,以形成第一资料移位点之子并列资料210t1。
同理,第二移位暂存器220中的正反器在第二资料移位点t2(即t2的时间)接收到第四时脉讯号CLK4时,将18位元的并列资料120中的第5笔、第6笔、第7笔、第8笔、第15笔及第16笔资料(即D4、D5、D6、D7、D14,以及D15) 从输入端接收,以形成第二子并列资料220t2。第三移位暂存器230中的正反器在第三资料移位点t3(即t3的时间)接收到第五时脉讯号CLK5时,将18位元的并列资料120中的第9笔、第10笔、第11笔、第12笔、第17笔及第18笔资料(即D8、D9、D10、D11、D16,以及D17) 从输入端接收,以形成第三子并列资料230t3。
如图3所示,上述的并列资料120可以在图2中以18笔1位元的资料作为示例(即D0、D1、D2、…、D17)。移位电路200可以将并列资料120进行资料移位,例如前述将并列资料120分成第一子并列资料210t1、第二子并列资料220t2,以及第三子并列资料230t3,第一子并列资料210t1具有第一资料移位点t1、第二子并列资料220t2具有第二资料移位点t2,第三子并列资料230t3具有第三资料移位点t3。
举例来说,可以用第一时脉讯号CLK1的第一个上升缘、第二时脉讯号CLK2的第一个上升缘,以及第三时脉讯号CLK3的第一个下降缘,在第三时脉讯号CLK3的第一个下降缘的时间点,将并列资料120中的第1笔、第2笔、第3笔、第4笔、第13笔及第14笔资料分成第一子并列资料210t1。
同理,可以用第三时脉讯号CLK3的第一个上升缘、第四时脉讯号CLK4的第一个上升缘,以及第四时脉讯号CLK4的第一个下降缘,在第四时脉讯号CLK4的第一个下降缘的时间点,将并列资料120中的第5笔、第6笔、第7笔、第8笔、第15笔及第16笔资料分成第二子并列资料220t2。
以及,可以用第五时脉讯号CLK5的第一个上升缘、第二时脉讯号CLK2的第一个下降缘,以及第五时脉讯号CLK5的第一个下降缘,在第五时脉讯号CLK5的第一个下降缘的时间点,将并列资料120中的第9笔、第10笔、第11笔、第12笔、第17笔及第18笔资料分成第三子并列资料230t3。
应注意的是,上述并列资料120的资料深度,仅作为示例性的描述,而不作为限制性,并列资料120的资料深度可以是其他资料深度。同理,要将并列资料120分成多少数量的子并列资料,以及子并列资料包含哪几笔资料,也不限于以上描述,可以根据需求做出适当调整。
上述取样电路300开始对各个子并列资料进行取样的时间点,举例来说,可以从第四时脉讯号CLK4的第二个上升缘开始,最后形成取样资料310。然而,取样电路300开始对各个子并列资料进行取样的时间点不限制于前述的实施方式,也可以选择不同的时间点进行取样。
根据本发明的实施例,将并列资料120分成多个子并列资料的资料移位点,不限制于以上的实施方式,每一个资料移位点之间,除了可以如上描述的第三时脉讯号CLK3的下降缘、第四时脉讯号CLK4的下降缘的时间点,以及第五时脉讯号CLK5的下降缘,选择相同的时间间隔,也可以选择不同的时间间隔。
根据本发明的实施例,将并列资料120进行资料移位,不限制于以上的实施方式,每一个资料移位点,除了可以如上述都选择时脉讯号的下降缘,也可以选择不同的时间点,例如也可以选择时脉讯号的上升缘进行资料移位。
如图4所示,当并列资料120的全部内容,即18位元的资料同时进行资料移位,例如在第五时脉讯号CLK5的第一个下降缘的时间点,将所有的并列资料120的资料深度进行资料移位,形成同时转态并列资料240。由于资料同时转态并列资料240的资料深度较深,因此瞬时峰值电流也比较大,电磁干扰的情形较为严重。
比较图3及图4,相较于先前技术,本发明的实施例以不同的时间点对并列资料120进行资料移位,将一笔资料深度较深的并列资料120分成资料深度较短的几笔子并列资料,因此瞬时峰值电流较小,可以有效改善电磁干扰的情形。
如图5所示,本发明还公开了一种适用于具有低电磁干扰的源极驱动器10的资料移位方法,包括以下步骤,接收点对点之串列资料110,且将串列资料110输出为并列资料120;根据多个时脉讯号,对并列资料120进行资料移位 ,使并列资料120分成多个子并列资料(即第一子并列资料210t1、第二子并列资料220t2,以及第三子并列资料230t3),每一子并列资料具有资料移位点(即第一子并列资料210t1具有第一资料移位点t1、第二子并列资料220t2具有第二资料移位点t2,第三子并列资料230t3具有第三资料移位点t3);在时间顺序最晚的资料移位点之后,对每一子并列资料进行取样,以形成取样资料310。
根据本发明的实施例,对并列资料120进行资料移位的时间点,为多个时脉讯号之下降缘,例如在图3中的第一时脉讯号CLK1至第五时脉讯号CLK5的第一个下降缘。
根据本发明的实施例,进行资料取样的时间点位于多个时脉讯号之上升缘,例如在图3中的第一时脉讯号CLK1至第五时脉讯号CLK5的第二个上升缘。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示意性实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
尽管已经示出和描述了本发明的实施例,本领域的普通技术人员可以理解:在不脱离本发明的原理和宗旨的情况下可以对这些实施例进行多种变化、修改、替换和变型,本发明的范围由权利要求及其等同物限定。
Claims (6)
1.一种具有低电磁干扰的源极驱动器,其特征在于,包括:
一转换电路,接收点对点的一串列资料,且将所述串列资料依序转换为一并列资料;
一移位电路,根据多个时脉讯号,将所述并列资料进行资料移位,使所述并列资料分成多个子并列资料,每一所述子并列资料具有一资料移位点;以及
一取样电路,在时间顺序最晚的所述资料移位点之后,对每一所述子并列资料进行取样,以形成一取样资料;
所述移位电路包括:
多个移位暂存器电路,每一所述移位暂存器电路与对应的所述资料移位点接收一时脉讯号,以进行资料移位,形成对应的所述子并列资料;
每一所述移位暂存器电路包括:
多个正反器,该多个正反器并列连接,每一所述正反器的时脉讯号端接收所述时脉讯号,且每一所述正反器的输入端接收对应的所述子并列资料之中的一笔;
每一所述资料移位点位于多个所述时脉讯号的下降缘;
所述取样电路进行资料取样的时间点位于多个所述时脉讯号的上升缘;
多个移位暂存器电路包括第一移位暂存器、第二移位暂存器以及第三移位暂存器;
第一移位暂存器、第二移位暂存器以及第三移位暂存器均包括并列设置的六个正反器;
第一移位暂存器中的正反器在第一资料移位点接收到第三时脉讯号时,接收18位元的并列资料中的第1笔、第2笔、第3笔、第4笔、第13笔及第14笔资料,以形成第一子并列资料;
第二移位暂存器中的正反器在第二资料移位点接收到第四时脉讯号时,接收18位元的并列资料中的第5笔、第6笔、第7笔、第8笔、第15笔及第16笔资料,以形成第二子并列资料;
第三移位暂存器中的正反器在第三资料移位点接收到第五时脉讯号时,接收18位元的并列资料120中的第9笔、第10笔、第11笔、第12笔、第17笔及第18笔资料,以形成第三子并列资料。
2.根据权利要求1所述的具有低电磁干扰的源极驱动器,其特征在于,每两个所述资料移位点之间具有等距的时间间隔。
3.根据权利要求1所述的具有低电磁干扰的源极驱动器,其特征在于,每两个所述资料移位点之间具有不等距的时间间隔。
4.一种资料移位方法,其特征在于,适用于如权利要求1-3中任一所述的具有低电磁干扰的源极驱动器,所述资料移位方法包括:
接收点对点的一串列资料,且将所述串列资料输出为一并列资料;
根据多个时脉讯号,对所述并列资料进行资料移位 ,使所述并列资料分成多个子并列资料,每一所述子并列资料具有一资料移位点;以及
在时间顺序最晚的所述资料移位点之后,对每一所述子并列资料进行取样,以形成一取样资料。
5.根据权利要求4所述的资料移位方法,其特征在于,对所述并列资料进行资料移位的时间点,为多个所述时脉讯号的下降缘。
6.根据权利要求4所述的资料移位方法,其特征在于,进行资料取样的时间点位于多个所述时脉讯号的上升缘。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111239629.8A CN113674715B (zh) | 2021-10-25 | 2021-10-25 | 具有低电磁干扰的源极驱动器及资料移位方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111239629.8A CN113674715B (zh) | 2021-10-25 | 2021-10-25 | 具有低电磁干扰的源极驱动器及资料移位方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113674715A CN113674715A (zh) | 2021-11-19 |
CN113674715B true CN113674715B (zh) | 2022-03-04 |
Family
ID=78551027
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111239629.8A Active CN113674715B (zh) | 2021-10-25 | 2021-10-25 | 具有低电磁干扰的源极驱动器及资料移位方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113674715B (zh) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5138839B2 (ja) * | 2000-07-17 | 2013-02-06 | ゲットナー・ファンデーション・エルエルシー | 液晶ディスプレイの駆動方法、その回路及び画像表示装置 |
EP1300826A3 (en) * | 2001-10-03 | 2009-11-18 | Nec Corporation | Display device and semiconductor device |
TWI261796B (en) * | 2005-05-23 | 2006-09-11 | Sunplus Technology Co Ltd | Control circuit and method for liquid crystal display |
TWI351181B (en) * | 2007-12-26 | 2011-10-21 | Altek Corp | Serial/parallel conversion apparatus and method thereof |
JP2010039061A (ja) * | 2008-08-01 | 2010-02-18 | Nec Electronics Corp | 表示装置、信号ドライバ |
-
2021
- 2021-10-25 CN CN202111239629.8A patent/CN113674715B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN113674715A (zh) | 2021-11-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103971628B (zh) | 移位寄存器单元、栅极驱动电路和显示装置 | |
CN100583295C (zh) | 移位寄存器及液晶显示装置 | |
EP3709287B1 (en) | Gate drive circuit and drive method therefor, and display device | |
CN101388253B (zh) | 移位寄存器及液晶显示器 | |
CN105096902A (zh) | 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置 | |
US8319767B2 (en) | Display driver including plurality of amplifier circuits receiving delayed control signal and display device | |
CN104851402B (zh) | 一种多相位时钟产生电路及液晶显示面板 | |
US10522065B2 (en) | Transmitting electrode scan driving unit, driving circuit, driving method and array substrate | |
CN101241247B (zh) | 移位寄存器及液晶显示装置 | |
TWI473069B (zh) | 閘極驅動裝置 | |
CN101339810B (zh) | 移位寄存器和采用该移位寄存器的液晶显示装置 | |
US9318218B2 (en) | Shift register and driving circuit for liquid crystal display | |
CN103021321B (zh) | 移位寄存器与液晶显示装置 | |
TWI529731B (zh) | 顯示器面板與雙向移位暫存器電路 | |
CN105575329A (zh) | 移位寄存器及驱动方法、驱动电路、阵列基板及显示装置 | |
US7215312B2 (en) | Semiconductor device, display device, and signal transmission system | |
TW200945313A (en) | Data transmission device and related method | |
CN103680404B (zh) | 栅极驱动电路及包含该栅极驱动电路的显示装置 | |
CN113674715B (zh) | 具有低电磁干扰的源极驱动器及资料移位方法 | |
CN109147646B (zh) | 移位寄存器及其控制方法、显示面板和显示装置 | |
US20080192030A1 (en) | Serial Data Transmission Method and Related Apparatus for Display Device | |
EP3086308A1 (en) | Ramp signal generation circuit and signal generator, array substrate and display device | |
CN111883041B (zh) | 驱动电路、显示面板及电子设备 | |
CN111223459A (zh) | 移位寄存器以及栅极驱动电路 | |
CN114220372A (zh) | 电平转换电路、电源集成电路、显示装置和电平转换方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |