KR100383235B1 - Dslam 시스템에서의 자기 보드 리셋 제어장치 - Google Patents

Dslam 시스템에서의 자기 보드 리셋 제어장치 Download PDF

Info

Publication number
KR100383235B1
KR100383235B1 KR10-2001-0018892A KR20010018892A KR100383235B1 KR 100383235 B1 KR100383235 B1 KR 100383235B1 KR 20010018892 A KR20010018892 A KR 20010018892A KR 100383235 B1 KR100383235 B1 KR 100383235B1
Authority
KR
South Korea
Prior art keywords
reset
relay switching
board
switching unit
input
Prior art date
Application number
KR10-2001-0018892A
Other languages
English (en)
Other versions
KR20020078759A (ko
Inventor
하정백
Original Assignee
현대네트웍스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 현대네트웍스 주식회사 filed Critical 현대네트웍스 주식회사
Priority to KR10-2001-0018892A priority Critical patent/KR100383235B1/ko
Publication of KR20020078759A publication Critical patent/KR20020078759A/ko
Application granted granted Critical
Publication of KR100383235B1 publication Critical patent/KR100383235B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/2854Wide area networks, e.g. public data networks
    • H04L12/2856Access arrangements, e.g. Internet access
    • H04L12/2869Operational details of access network equipments
    • H04L12/2878Access multiplexer, e.g. DSLAM
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Electronic Switches (AREA)

Abstract

본 발명은 DSLAM 시스템에서의 자기 보드 리셋 제어장치에 관한 것으로, 특히, 리셋 신호가 입력되지 않으면 VCC 전원을 출력하는 한편, 리셋 신호를 입력받으면 릴레이 스위칭되어 VCC 전원을 차단시킨 후 소정 시간이 지나면 원상태로 릴레이 스위칭되어 VCC 전원을 출력하는 릴레이 스위칭부; 상기 릴레이 스위칭부를 통해 VCC 전원을 입력받으면 그 VCC 전원을 시스템내 각 보드의 구동 전압으로 변환한 후 출력하는 한편, 상기 릴레이 스위칭부를 통해 VCC 전원이 입력되지 않으면 리셋됨과 동시에 구동 전압을 출력하지 않는 DC/DC 모듈; 및 상기 DC/DC 모듈로부터 구동 전압을 입력받아 구동됨과 동시에 보드내 각 블록으로 각종 제어신호를 출력하는 한편, 보드내 유닛의 이상시 리셋 신호를 상기 릴레이 스위칭부로 출력하는 CPU로 구성된 것을 특징으로 하며, 이러한 본 발명은 자기 보드의 전원 리셋을 최대한 확보해 줄 뿐만 아니라, 자기 보드의 전원 리셋의 증대를 이룩하여 전원을 처음 입력하였을 때와 같은 초기 상태의 레지스터값을 유지할 수 있다는 뛰어난 효과가 있다.

Description

DSLAM 시스템에서의 자기 보드 리셋 제어장치{DEVICE FOR CONTROLLING RESET SELF BOARD IN DSLAM SYSTEM}
본 발명은 DSLAM(Digital Subscriber Line Access Multiplexer; 이하 DSLAM이라 칭함.) 시스템에서의 자기 보드 리셋 제어장치에 관한 것으로, 더욱 상세하게는 데이터 패스가 열려 있는 상태에서 보드내 각 유닛의 이상 발생시 릴레이 스위칭부를 이용하여 DC/DC(Direct Current/Direct Current) 모듈의 전원을 리셋시키는 것이 가능하도록 해주는 DSLAM 시스템에서의 자기 보드 리셋 제어장치에 관한 것이다.
종래의 DSLAM 시스템과 같은 통신용 보드에서의 리셋 방법은, 리셋에 관련된 신호핀이 있는 경우 그 리셋 신호핀에 리셋 신호를 입력하여 통신용 보드를 리셋시킬 수 있었으나 데이터 패스가 열려 있는 상태에서 리셋을 하면 파워가 처음 들어왔을 때와 같은 초기 레지스터값을 유지하지 못하고 다른 레지스터값을 가지게 되는 문제가 있으며, 리셋 신호핀이 없는 칩의 경우에는 별도로 리셋을 할 수 있는 방법이 없었다.
상기와 같은 문제를 해결하기 위해 통신용 보드의 DC/DC 모듈을 리셋하여 보드의 전원을 오프(off)시켰다가 다시 온(on)시키는 방법이 적용되고 있으나 이러한 전원 온/오프 방법의 경우 전원이 오프되면 자기 보드에 전원이 없어 스스로 파워를 온시키지 못하는 문제가 있으며, 이를 해소하기 위해서는 별도의 전원 공급장치를 추가로 설치해야함에 따라 회로의 구성이 복잡해지고 그에 따른 추가 비용이 발생하게 된다는 문제점이 있었다.
따라서, 본 발명은 상기와 같은 종래의 문제점을 해결하기 위해 이루어진 것으로서, 본 발명의 목적은 데이터 패스가 열려 있는 상태에서도 자기 보드의 전원 리셋이 가능하도록 해줌으로써 전원을 처음 입력하였을 때와 같은 초기 상태의 레지스터값을 유지할 수 있도록 해주는 DSLAM 시스템에서의 자기 보드 리셋 제어장치를 제공하는 데 있다.
상기와 같은 목적을 달성하기 위하여 본 발명 DSLAM 시스템에서의 자기 보드 리셋 제어장치는, 리셋 신호가 입력되지 않으면 VCC 전원을 출력하는 한편, 리셋 신호를 입력받으면 릴레이 스위칭되어 VCC 전원을 차단시킨 후 소정 시간이 지나면 원상태로 릴레이 스위칭되어 VCC 전원을 출력하는 릴레이 스위칭부;
상기 릴레이 스위칭부를 통해 VCC 전원을 입력받으면 그 VCC 전원을 시스템내 각 보드의 구동 전압으로 변환한 후 출력하는 한편, 상기 릴레이 스위칭부를 통해 VCC 전원이 입력되지 않으면 리셋됨과 동시에 구동 전압을 출력하지 않는 DC/DC 모듈; 및
상기 DC/DC 모듈로부터 구동 전압을 입력받아 구동됨과 동시에 보드내 각 블록으로 각종 제어신호를 출력하는 한편, 보드내 유닛의 이상시 리셋 신호를 상기 릴레이 스위칭부로 출력하는 CPU로 구성된 것을 특징으로 한다.
도 1은 본 발명의 일 실시예에 따른 DSLAM 시스템에서의 자기 보드 리셋 제어장치의 구성을 나타낸 기능블록도,
도 2는 도 1에 따른 DSLAM 시스템에서의 자기 보드 리셋 제어장치중 릴레이 스위칭부에 리셋 신호가 입력되지 않은 경우를 나타낸 상태도,
도 3은 도 1에 따른 DSLAM 시스템에서의 자기 보드 리셋 제어장치중 릴레이 스위칭부에 리셋 신호가 입력된 경우를 나타낸 상태도이다.
<도면의 주요 부분에 대한 부호의 설명>
100 : 릴레이 스위칭부 101 : 콘덴서
200 : DC/DC 모듈 300 : CPU
이하, 본 발명의 일 실시예에 의한 DSLAM 시스템에서의 자기 보드 리셋 제어장치에 대하여 첨부된 도면을 참조하여 상세히 설명하기로 한다.
도 1은 본 발명의 일 실시예에 의한 DSLAM 시스템에서의 자기 보드 리셋 제어장치의 기능블록도로서, 본 발명의 일 실시예에 의한 DSLAM 시스템에서의 자기 보드 리셋 제어장치는 콘덴서(101)를 구비한 릴레이 스위칭부(100), DC/DC 모듈(200), 및 CPU(Central Processor Unit; 이하 CPU라 칭함.)(300)로 구성되어 있다.
상기 릴레이 스위칭부(100)는 상기 CPU(300)로부터 리셋 신호가 입력되지 않으면 VCC 전원을 상기 DC/DC 모듈(200)로 출력하는 한편, 상기 CPU(300)로부터 리셋 신호를 입력받으면 릴레이 스위칭되어 VCC 전원을 차단시킨 후 소정 시간이 지나면 원상태로 릴레이 스위칭되어 VCC 전원을 상기 DC/DC 모듈(200)로 출력하는 역할을 한다.
이때, 상기 릴레이 스위칭부(100)의 공통단자(9번핀)에 접속된 콘덴서(101)는 상기 릴레이 스위칭부(100)에 리셋 신호가 입력되지 않으면 VCC 전원을 충전하는 한편, 상기 릴레이 스위칭부(100)에 리셋 신호가 입력되어 릴레이 스위칭시 소정시간 동안 상기 DC/DC 모듈(200)이 리셋될 수 있도록 충전 전압을 방전하는 역할을 한다.
또한, 상기 DC/DC 모듈(200)은 상기 릴레이 스위칭부(100)를 통해 VCC 전원을 입력받으면 그 VCC 전원을 시스템내 각 보드의 구동 전압으로 변환한 후 상기 CPU(300)를 포함한 각 보드내 블록으로 출력하는 한편, 상기 릴레이 스위칭부(100)를 통해 VCC 전원이 입력되지 않으면 리셋됨과 동시에 구동 전압을 출력하지 않는 역할을 한다.
그리고, 상기 CPU(300)는 상기 DC/DC 모듈(200)로부터 구동 전압을 입력받아 구동됨과 동시에 보드내 각 블록으로 각종 제어신호를 출력하는 한편, 보드내 유닛의 이상시 리셋 신호를 상기 릴레이 스위칭부(100)로 출력하는 역할을 한다.
그러면, 상기와 같은 구성을 가지는 DSLAM 시스템에서의 자기 보드 리셋 제어장치의 동작과정에 대해 설명하기로 한다.
먼저, 상기 CPU(300)로부터 리셋 신호가 입력되지 않은 경우, 상기 릴레이 스위칭부(100)의 연결 상태는 도 2에 도시된 바와 같이 도시된다.
이러한 상태에서, 상기 릴레이 스위칭부(100)의 공통단자(9번핀)에 접속된 상기 콘덴서(101)는 VCC 입력단자(10번핀)로부터 VCC 전원을 입력받음과 동시에 그 VCC 전원을 충전한다.
한편, 상기 릴레이 스위칭부(100)는 VCC 입력단자(3번핀)를 통해 VCC 전원을 입력받음과 동시에 그 VCC 전원을 상기 DC/DC 모듈(200)로 출력한다.
그러면, 상기 DC/DC 모듈(200)은 상기 릴레이 스위칭부(100)의 공통단자(4번핀)를 통해 VCC 전원을 입력받음과 동시에 그 VCC 전원을 시스템내 각 보드의 구동 전압으로 변환한 후 상기 CPU(300)로 출력한다.
이어서, 상기 CPU(300)는 상기 DC/DC 모듈(200)로부터 구동 전압을 입력받아 구동됨과 동시에 보드내 각 블록으로 각종 제어신호를 출력한다. 여기서, 상기CPU(300)는 보드내 유닛의 이상시 리셋 신호를 상기 릴레이 스위칭부(100)의 리셋 입력단자(12, 8번핀)로 출력한다.
그러면, 상기 릴레이 스위칭부(100)는 도 3에 도시된 바와 같이, VCC 입력단자(3, 10번핀)가 단락됨과 동시에 리셋 입력단자(8, 5번핀)가 공통단자(4, 9번핀)와 접속된다.
여기서, 상기 릴레이 스위칭부(100)의 동작 원리를 간단히 설명하면, 상기 릴레이 스위칭부(100)는 그 내부에 스프링(도시하지 않음)과 코일(도시하지 않음)이 내장되어 있으며, 일정 전압이 특정 방향으로 흐르면 코일이 작동하여 스위치 역할을 한다. 그리고, 전압이 흐르지 않거나 다른 방향으로 흐르면 코일이 원래 상태로 돌아와 스위치도 원래 위치로 되돌아 가는 원리를 이용한다.
이러한 동작 원리를 이용하여 상기 DC/DC 모듈(200)의 전원을 제어하고 일정 시간이상 상기 콘덴서(101)에서 충전된 전압을 방전하면서 릴레이에 전압을 걸어주고 충전된 전압이 전부 방전되면 다시 원래 상태로 돌아가서 다시 파워가 들어올 수 있도록 동작하는 것이다.
이에 따라 상기 릴레이 스위칭부(100)는 VCC 입력단자(3번핀)로 입력되는 VCC 전원을 상기 DC/DC 모듈(200)로 출력하지 못하게 되며, 그와 동시에 상기 릴레이 스위칭부(100)의 공통단자(9번핀)에 접속된 상기 콘덴서(101)는 상기 DC/DC 모듈(200)이 소정시간 동안 VCC 전압을 공급받지 못한 상태에서 리셋될 수 있도록 공통단자(9번핀)를 통해 리셋 입력단자(8, 12번핀)로 충전된 전압을 방전한다.
그러면, 상기 DC/DC 모듈(200)은 상기 릴레이 스위칭부(100)의 공통단자(4번핀)로부터 VCC 전원을 공급받지 못함에 따라 상기 CPU(300)로 구동 전압을 출력하지 못하게 되며, 상기 CPU(300)는 상기 DC/DC 모듈(200)로부터 구동 전압을 입력받지 못함에 따라 더이상 리셋 신호를 상기 릴레이 스위칭부(300)로 출력하지 못한다.
이때, 상기 릴레이 스위칭부(100)는 상기 콘덴서(101)로부터 충전된 전압이 모두 방전되면, 도 3에 도시된 바와 같은 릴레이 접점 연결이 도 2에 도시된 바와 같이 릴레이 접점이 변경된다.
그런후, 상기 릴레이 스위칭부(100)는 VCC 입력단자(3번핀)를 통해 VCC 전원을 입력받음과 동시에 그 VCC 전원을 상기 DC/DC 모듈(200)로 출력하며, 이후 상기 DC/DC 모듈(200) 및 CPU(300)를 포함한 각 보드내 블록들이 정상 동작한다.
상술한 바와 같이 본 발명에 의한 DSLAM 시스템에서의 자기 보드 리셋 제어장치에 의하면, 데이터 패스가 열려 있는 상태에서 보드내 각 유닛의 이상 발생시 릴레이 스위칭부를 이용하여 DC/DC 모듈의 전원을 리셋시키는 것이 가능하도록 해줌으로써 자기 보드의 전원 리셋을 최대한 확보해 줄 뿐만 아니라, 이로인해 자기 보드의 전원 리셋의 증대를 이룩하여 전원을 처음 입력하였을 때와 같은 초기 상태의 레지스터값을 유지할 수 있다는 뛰어난 효과가 있다.
또한, 자기 보드의 전원 리셋을 통한 운용 및 유지보수 비용을 절감할 수 있다는 뛰어난 효과가 있다.

Claims (2)

  1. 리셋 신호가 입력되지 않으면 VCC 전원을 출력하는 한편, 리셋 신호를 입력받으면 릴레이 스위칭되어 VCC 전원을 차단시킨 후 소정 시간이 지나면 원상태로 릴레이 스위칭되어 VCC 전원을 출력하는 릴레이 스위칭부;
    상기 릴레이 스위칭부를 통해 VCC 전원을 입력받으면 그 VCC 전원을 시스템내 각 보드의 구동 전압으로 변환한 후 출력하는 한편, 상기 릴레이 스위칭부를 통해 VCC 전원이 입력되지 않으면 리셋됨과 동시에 구동 전압을 출력하지 않는 DC/DC 모듈; 및
    상기 DC/DC 모듈로부터 구동 전압을 입력받아 구동됨과 동시에 보드내 각 블록으로 각종 제어신호를 출력하는 한편, 보드내 유닛의 이상시 리셋 신호를 상기 릴레이 스위칭부로 출력하는 CPU로 구성된 것을 특징으로 하는 DSLAM 시스템에서의 자기 보드 리셋 제어장치.
  2. 제 1항에 있어서,
    상기 릴레이 스위칭부는, 상기 CPU로부터 리셋 신호를 입력받아 릴레이 스위칭시 소정시간 동안 상기 DC/DC 모듈이 리셋될 수 있도록 충전 전압을 방전하는 콘덴서를 추가로 포함함을 특징으로 하는 DSLAM 시스템에서의 자기 보드 리셋 제어장치.
KR10-2001-0018892A 2001-04-10 2001-04-10 Dslam 시스템에서의 자기 보드 리셋 제어장치 KR100383235B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0018892A KR100383235B1 (ko) 2001-04-10 2001-04-10 Dslam 시스템에서의 자기 보드 리셋 제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0018892A KR100383235B1 (ko) 2001-04-10 2001-04-10 Dslam 시스템에서의 자기 보드 리셋 제어장치

Publications (2)

Publication Number Publication Date
KR20020078759A KR20020078759A (ko) 2002-10-19
KR100383235B1 true KR100383235B1 (ko) 2003-05-12

Family

ID=27700451

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0018892A KR100383235B1 (ko) 2001-04-10 2001-04-10 Dslam 시스템에서의 자기 보드 리셋 제어장치

Country Status (1)

Country Link
KR (1) KR100383235B1 (ko)

Also Published As

Publication number Publication date
KR20020078759A (ko) 2002-10-19

Similar Documents

Publication Publication Date Title
US5986489A (en) Slew rate control circuit for an integrated circuit
US6577153B2 (en) Semiconductor integrated circuit
WO2001054262A9 (en) Railway switch machine motor control apparatus
KR100383235B1 (ko) Dslam 시스템에서의 자기 보드 리셋 제어장치
JP2003115200A (ja) 半導体メモリの入力ターミネーション制御装置及びその方法
CN100578419C (zh) 直流稳压电源开关控制装置
JP4119062B2 (ja) 終端回路
US7515946B2 (en) Semiconductor device and control method for power saving
JP4231447B2 (ja) 放電保護回路
US5866958A (en) Power control device for redundant reset outputs in an ATM system and method of power control thereof
JP2001332161A (ja) ラッチングリレー駆動回路
JP2680944B2 (ja) 信号保持回路
JP3543364B2 (ja) マイコンの入出力回路
CN111142916B (zh) 快闪存储器的配置装置及方法
JP2002369378A (ja) 電源システム及びその電源投入順序制御回路並びにその方法
JP2798060B2 (ja) 電源制御回路
KR100428792B1 (ko) 패드의 언더슈트 또는 오버슈트되는 입력 전압에 안정적인전압 측정장치
JPH0378708B2 (ko)
JP2002290215A (ja) オフセット付コンパレータ
JPH0879970A (ja) 電源装置
JP2663489B2 (ja) 電源制御装置
KR20070099628A (ko) 반도체 장치 및 전자 기기
JP2003035750A (ja) 半導体集積回路試験装置及び試験用ボード並びに半導体集積回路試験方法
JP2000030588A (ja) リレー回路
CN115793430A (zh) 一个纠偏控制器控制两个执行器的控制系统及控制方法

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee