KR100286749B1 - 비동기식 전달 모드 스위치 망 내 인터페이스 모듈의 셀전송 장치 - Google Patents

비동기식 전달 모드 스위치 망 내 인터페이스 모듈의 셀전송 장치 Download PDF

Info

Publication number
KR100286749B1
KR100286749B1 KR1019980055077A KR19980055077A KR100286749B1 KR 100286749 B1 KR100286749 B1 KR 100286749B1 KR 1019980055077 A KR1019980055077 A KR 1019980055077A KR 19980055077 A KR19980055077 A KR 19980055077A KR 100286749 B1 KR100286749 B1 KR 100286749B1
Authority
KR
South Korea
Prior art keywords
cell
interface module
ipc
processor
atm switch
Prior art date
Application number
KR1019980055077A
Other languages
English (en)
Other versions
KR20000039671A (ko
Inventor
백운철
Original Assignee
김진찬
주식회사머큐리
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김진찬, 주식회사머큐리 filed Critical 김진찬
Priority to KR1019980055077A priority Critical patent/KR100286749B1/ko
Publication of KR20000039671A publication Critical patent/KR20000039671A/ko
Application granted granted Critical
Publication of KR100286749B1 publication Critical patent/KR100286749B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/30Definitions, standards or architectural aspects of layered protocol stacks
    • H04L69/32Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/104Asynchronous transfer mode [ATM] switching fabrics
    • H04L49/105ATM switching elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/111Switch interfaces, e.g. port details

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 가입자 단말기(M1-M254)와 연결된 물리층 처리부(P1-P64)와 ATM 스위치(10)간을 중재하는 인터페이스 모듈에 관한 것으로서, 본 발명의 인터페이스 모듈은 중재용 인터페이스 모듈(200) 및 제어용 인터페이스 모듈(210-280)로 구성되고, 이 중재용 인터페이스 모듈(200)내의 상향 전송부(1) 및 하향 전송부(2)는 중재용 인터페이스 모듈(200) 및 제어용 인터페이스 모듈(210-280)간의 통신을 위한 D-IPC셀을 선택하여 각각의 프로세서(201-281)에 전송한다.
즉, 본 발명은 중재용 인터페이스 모듈(200)과 제어용 인터페이스 모듈(210-280)내 프로세서(201),(211-281)간의 통신을 가능케 하는 효과가 있다.

Description

비동기식 전달 모드 스위치 망 내 인터페이스 모듈의 셀 전송 장치(INTERFACE MODULE FOR TRANSMITTING CELL IN ASYNCHRONOUS TRANSFER MODE)
본 발명은 비동기식 전달 모드(Asynchronous Transfer Mode ; 이하, ATM이라함) 스위치와 가입자간을 연결하는 인터페이스 모듈에 관한 것으로서, 더욱 상세하게는 가입자의 물리층 처리부과 연결되는 인터페이스 모듈을 다수개로 형성하고, 이 인터페이스 모듈을 관리하는 인터페이스 모듈을 형성하는 경우에 관리용 인터페이스 모듈과 일반 인터페이스 모듈 내 프로세서간의 통신을 가능케 하는 ATM 모드 스위치 망 내 인터페이스 모듈간 셀 전송 장치에 관한 것이다.
ATM 스위치를 이용하여 가입자간의 통신을 중재하기 위하여 도 1에 도시된 바와 같이 가입자 단말기(M1-M64)에 연결된 물리층 처리부(P1-P16)와 ATM 스위치간(10)을 중재하기 위한 인터페이스 모듈(Interface Module)(20)이 사용된다.
여기서, 도시된 도 1 에서의 예는 E1 방식의 경우를 도시한 것으로서, 하나의 인터페이스 모듈(20)에는 16개의 물리층 처리부(P1-P16)가 연결되고 이 물리층 처리부(P1-P16)에는 각각 4개의 가입자 단말기(M1-M64)가 연결된다.
인터페이스 모듈(20)은 물리층 처리부(P1-P16)와 ATM 스위치(10)간을 중재하는 역할을 수행하며, 물리층 처리부(P1-P16)는 단말(M1-M64)로부터의 ATM 셀들에 ATM 스위치(10)내부에서 사용하기 위하여 소정 정보를 갖는 헤더를 부가하여 ATM 스위치(10)에 인가한다. 이와 같이 소정 헤더가 부가된 ATM셀을 사용자 셀이라 한다. 또한, 물리층 처리부(P1-P16)는 ATM 스위치(10)로부터의 사용자 셀들을 입력하고, 헤더를 분리하여 ATM 셀을 해당 단말(M1-M64)로 전송하는 역할을 행한다.
한편, 통상의 인터페이스 모듈(20)은 물리층 처리부(P1-P16)의 상태 관리, 시그널링 처리 등을 행하도록 구성되어 있으며, ATM 스위치(10)와 접속된 주프로세서(11)의 요구에 따라 물리층 처리부(P1-P16)의 상태 정보를 주프로세서(11)에 전송한다. 즉, 인터페이스 모듈(20)내의 프로세서(21)는 ATM 스위치(10)를 통하여 주 프로세서(11)와 프로세서간 통신(Inter Processor Communication ; IPC)을 행하는 것이다. 여기서, 프로세서간 통신에 사용되는 셀을 IPC 셀이라 통칭하며 이 IPC 셀은 상술한 사용자 셀과 동일한 포맷을 가지고 있다. 따라서, 인터페이스 모듈(20)과 ATM 스위치(10)는 상호간에 가입자의 사용자 셀과 IPC 셀을 구별할 필요가 있으며, 이를 위하여 종래에는 도 2에 도시된 바와 같이 셀 헤더내의 셀 타입(CET)구간을 이용하였다. 즉, CET가 00일 때에는 사용자 셀로 CET가 11일 때에는 IPC 셀로 구분하는 것이다. 도 2에서의 타 구간들에 대하여는 본 발명의 기술 분야에서 통상의 지식을 가진 자들은 용이하게 알고 있으므로 설명을 생략하였다.
한편, 통신 기술의 발전에 따라 비동기 디지탈 가입자 라인(Asynchronous Digital Subscriber Line ; 이하, ADSL이라함)이라는 새로운 전송 기술이 등장하였으며, 이 ADSL에서는 일반 전화 국선을 이용하여 고속으로 데이타를 전송할 수 있게 하였다. 따라서, ADSL 기술을 이용하면 하나의 ATM 스위치로서 더 많은 가입자들을 수용할 수 있다. 그러나, 하나의 물리층 처리부(P1-P16)가 수용가능한 가입자 단말기(M1-M64)의 수는 한정되어 있으므로 결국 인터페이스 모듈(20)을 다수개 형성할 수밖에 없다. 그러나, ATM 스위치(10)를 변형하지 않고 즉, 종래와 같이 하나의 단자를 이용하여 하나의 인터페이스 모듈(20)과 통신을 행하도록 구성하기 위하여 새로운 인터페이스 장치가 요구되며, 이러한 인터페이스 장치는 도 3에 도시된 바와 같이 물리층 처리부(P1-P256)와 연결되는 다수의 중재용 인터페이스 모듈(200) 그리고, 이 중재용 인터페이스 모듈(200)과 연결되는 다수의 제어용 인터페이스 모듈(210-280)로 구성할 수 있다. 즉, 종래의 인터페이스 모듈(20)과 동일하게 제어용 인터페이스 모듈(210-280)은 물리층 처리부(P1-P64)로부터의 사용자 셀들을 멀티플레싱하여 중재용 인터페이스 모듈(200)에 인가하고, 중재용 인터페이스 모듈(200)은 중재용 인터페이스 모듈(210-280)의 사용자 셀을 멀티플레싱하여 ATM 스위치(10)의 단자(I1)에 제공한다. ATM 스위치(10)로부터의 가입자들에게 제공되어야 하는 사용자 셀들은 중재용 인터페이스 모듈(200)을 통하여 디멀티플렉싱된 후에 제어용 인터페이스 모듈(210-280)에 제공되며, 이 제어용 인터페이스 모듈(210-280)은 사용자 셀들을 디멀티플렉싱하여 해당 물리층 처리부(P1-P64)에 제공한다.
여기서, 중재용 인터페이스 모듈(200)이 물리층 처리부(P1-P64) 전체를 통합, 관리하도록 구성하는 경우에는 제어용 인터페이스 모듈(210-280)을 구성할 필요가 없고 이에 따라 인터페이스 모듈(200, 210-280)내 프로세서(201-281)간 IPC 통신을 행할 필요가 없으나, 이와 같이 중재용 인터페이스 모듈(200)내 하나의 프로세서(201)가 물리층 처리부(P1-P64) 전체를 통합 관리하게 하기 위하여 그 구성 자체가 복잡하게 되어 실효성이 없게 된다. 따라서, 제어용 인터페이스 모듈(210-280)로 하여금 물리층 처리부(P1-P64)을 관리하고, 중재용 인터페이스 모듈(200)은 이 중재용 인터페이스 모듈(210-280)을 통합 관리하도록 구성하는 것이 현실적이다.
그러나, 이와 같이 중재용 인터페이스 모듈(200)이 제어용 인터페이스 모듈(210-280)을 통합 관리하는 경우에는 중재용 및 제어용 인터페이스 모듈(200),(210-280)간 IPC셀임을 표시할 수 있는 방법이 없다는 문제가 발생한다. 즉, 중재용 인터페이스 모듈(200)내의 프로세서(201)는 ATM 스위치(10)를 통하여 주프로세서(11)와도 IPC셀을 통신하여야 하며, 이 경우 프로세서(201)로 인가되는 IPC 셀이 제어용 인터페이스 모듈(210-280)로부터의 IPC 셀인지 또는 ATM 스위치(10)로부터의 IPC 셀인지를 알 수 없게 되는 문제가 발생한다.
본 발명은 이러한 문제를 해결하기 위하여 안출한 것으로서, 본 발명의 목적은, 물리층 처리부과 ATM 스위치를 중재용 및 제어용 인터페이스 모듈로 연결한 장치에서 중재용 및 제어용 인터페이스 모듈간의 데이타 통신이 가능하게 하는 ATM 스위치 망 내 인터페이스 모듈간 셀 전송 장치를 제공하는데 있다.
이러한 목적을 달성하기 위한 본 발명은, 주프로세서와 연결되어 있는 비동기식 전달 모드(Asynchronous Transfer Mode ; ATM) 스위치와 다수의 가입자 단말과 연결된 다수의 물리층 처리부간을 중재하는 인터페이스 모듈을, 상기 다수의 물리층 처리부와 연결되어 있는 다수의 제어용 인터페이스 모듈들과 상기 제어용 인터페이스 모듈들을 상기 ATM스위치와 중재하는 하나의 중재용 인터페이스 모듈로 구성하는 ATM 스위치망에서 상기 중재용 인터페이스 모듈 및 제어용 인터페이스 모듈내 프로세서들간의 프로세서간 통신을 가능케하는 상기 중재용 인터페이스 모듈내 장치로서, 제어용 인터페이스 모듈들로부터의 셀을 제어용 및 중계용 인터페이스 모듈내 프로세서간 통신을 위한 셀(D-IPC 셀)과 ATM 스위치로 전송을 위한 사용자 셀을 구분하여 각기 출력하는 상향 전송부와; 제어용 인터페이스 모듈내 프로세서로/부터의 셀을 D-IPC셀로, ATM 스위치내 프로세서로의 셀을 IPC셀로 송수신하는 프로세서와; 사용자 셀과 D-IPC셀을 각기 입력하여 제어용 인터페이스 모듈로 전달하는 하향 전송부와; 상향 전송부로부터의 사용자 및 IPC셀을 ATM스위치로 전송하고, ATM스위치로부터의 사용자 셀을 제 1 단자를 통하여 하향 전송부로, ATM 스위치로부터의 IPC셀을 제 2 단자로 출력하는 멀티/디멀티플렉서와; 프로세서로/부터의 D-IPC 셀을 상향 전송부및 하향 전송부로/부터 송수신하며, 멀티/디멀티플렉서로/부터의 IPC셀을 프로세서부터의/로 송수신하는 버스를 구비한다.
도 1은 종래 비동기식 전달 모드 스위치 망의 대략 블록도,
도 2는 종래 비동기 디지탈 가입자 라인을 이용한 비동기식 전달 모드 스위치 망에서 사용되는 셀의 포맷도,
도 3은 비동기 디지탈 가입자 라인을 이용한 종래 비동기 디지탈 가입자 라인을 이용한 비동기식 전달 모드 스위치 망의 개략 블록도,
도 4 는 본 발명에 따른 비동기식 전달 모드 스위치 망 내 인터페이스 모듈의 셀 전송 장치의 개략 블럭도.
〈도면의 주요부분에 대한 부호의 설명〉
10 : ATM 스위치 11 : 프로세서
200 : 중재용 인터페이스 모듈 210-280 : 제어용 인터페이스 모듈
P1-P64 : 물리층 처리부
이하, 본 발명의 일 실시예를 첨부된 도면을 참조하여 상세히 설명한다.
도 4는 도 2에 도시된 중재용 인터페이스 모듈(200)내에 구성되는 인터페이스 모듈간 셀 전송 장치의 개략 블록도이다.
본 실시예에서는 D-IPC셀이라는 용어를 새로이 사용하였으며, D-IPC 셀은 중재용 및 제어용 인터페이스 모듈(200),(210-280)내의 프로세서(201),(211-281)간에 통신하는 데이타 셀을 의미한다. 따라서, 본 발명의 장치에서는 ATM 스위치(10) 및 인터페이스 모듈(200, 210-280)간에 전송되는 사용자 셀, IPC 셀 그리고, D-IPC 셀을 구별할 수 있어야 한다. 이를 위하여 본 발명에서는 도 2에 도시된 셀 헤더의 유휴 셀 구간 (IDLE) 및 셀 타입 구간(CET), 그리고, 멀티캐스트 셀 표시 구간(MTC ; Multicast Cell Indication )을 이용하였다.
즉, 일반적으로 셀의 IDLE이 1일 때에 MULTI가 0(이하 조건 1이라함), 또는 IDLE가 1일 때에 MULTI가 1인 경우(이하 조건 2라함)는 존재하지 않으며, 마찬가지로 CET가 01(이하 조건 3이라함) 또는 10(이하 조건 4라함)인 경우는 존재하지 않는다. 따라서, 이러한 조건 1-4들 중 하나 또는 모두가 충족되는 경우의 셀을 D-IPC셀로 사용할 수 있을 것이다. 본 실시예에서는 설명의 편이를 위하여 D-IPC셀은 조건 1만을 만족하는 것으로 하였다. 즉, 중재용 인터페이스 및 제어용 인터페이스 모듈(200),(210-280)내 프로세서(201),(2110281)들은 D-IPC셀들에 대하여는 IDLE및 MULTI를 1로 하여 전송하는 것이다.
상술한 상황을 참조하여 도 4에 대하여 설명하면 다음과 같다.
도시된 바와 같이 중재용 인터페이스 모듈(200)내에는 다수의 제어용 인터페이스 모듈(210-280)이 연결되어 있다. 여기서, 제어용 인터페이스 모듈(210-280)들로부터의 셀(사용자 셀 또는 D-IPC셀)들은 상향 전송부(1)에 제공되며, 상향 전송부(1)는 이 셀들로부터 D-IPC 셀만을 분리하고, 버스(B)를 통하여 분리된 D-IPC셀을 프로세서(201)에 제공하나, D-IPC 셀 이외의 셀들에 대하여는 멀티/디멀티플렉서(3)에 제공한다. 여기서, 상향 전송부(1)는 입력 셀로부터 상술한 바와 같이 조건 1에 해당하는가를 판단하므로써 D-IPC셀을 분리할 수 있다.
이와 같이 D-IPC셀로 판단된 셀은 도시된 바와 같이 버스(B)를 통해 프로세서(201)에 제공된다. 그러나, 상향 전송부(1)는 D-IPC셀이 아닌 사용자 셀 또는 IPC셀에 대하여는 멀티/디멀티플렉서(3)에 제공하고, 멀티/디멀티플렉서(3)는 이 셀들을 멀티플렉싱한 후 ATM 스위치(10)에 제공한다.
한편, 중재용 인터페이스 모듈(200)내 프로세서(201)는 ATM 스위치(10)를 통하여 주프로세서(11)에 데이타를 전송하여야 할 경우가 발생할 수 있으며, 이 IPC 셀들은 버스(B)를 통하여 멀티/디멀티플렉서(3)에 제공되고, 멀티/디멀티플렉서(3)는 이 IPC 셀을 제어용 인터페이스 모듈(210-280)의 사용자 셀과 더불어 ATM 스위치(10)에 제공한다.
ATM 스위치(10)로부터의 사용자 셀 및 IPC 셀들은 멀티/디멀티플렉서(3)에 제공되며, 이때, 멀티/디멀티플렉서(3)는 ATM 스위치(10)와 접속된 주프로세서(11)로부터 제공되는 IPC셀만을 검출하고, 검출된 IPC 셀은 버스(B)를 통하여 중재용 인터페이스 모듈(200)내 프로세서(201)에 제공한다. 여기서, 상술한 바와 같이 중재용 인터페이스 모듈(200)내 프로세서(201)역시 IPC셀을 멀티/디멀티플렉서(3)를 통하여 ATM 스위치(10)에 제공하며, ATM 스위치(10)와 접속된 주프로세서(11)는 이 IPC셀을 CET에 의하여 IPC 셀만을 검출할 수 있는 바, 중재용 인터페이스 모듈(200)의 프로세서(201)와 ATM 스위치(10)와 접속된 주프로세서(11)간은 IPC셀을 이용하여 상호 정보를 교환할 수 있다.
한편, 중재용 인터페이스 모듈(200)이 제어용 인터페이스 모듈(210-280)에 제공한 D-IPC셀은 버스(B)를 통하여 하향 전송부(2)에 제공되며, 하향 전송부(2)에는 이외에 멀티/디멀티플렉서(3)로부터의 사용자 셀이 인가된다. 하향 전송부(2)는 이 데이타 즉, D-IPC 셀 및 사용자 셀을 제어용 인터페이스 모듈(210-280)들 모두에 전송하고, 제어용 인터페이스 모듈(210-280)들은 입력되는 D-IPC셀 및 사용자들 셀들 중 자신에게 해당하는 셀을 입력 수신한다. 여기서, 제어용 인터페이스 모듈(210-280)은 중재용 인터페이스 모듈(200)로부터의 셀들이 자신에게 해당되는가를 판별할 수 있어야 한다. 여기서, 종래의 형태 즉, 하나의 인터페이스 모듈을 사용하는 경우에는 사용자 셀 및 IPC 셀 내의 VPI및 VCI를 이용하여 해당 물리층 처리부를 식별하였으나, 본 발명에서는 상술한 바와 같이 다수의 제어용 인터페이스 모듈(210-280)이 중재용 인터페이스 모듈(200)을 통하여 ATM 스위치(10)와 연결되어 있는 바, 결국 셀 내에는 어느 제어용 인터페이스 모듈(210-280)에 해당하는가를 표시해 주어야 한다. 본 발명자는 종래의 셀 포맷을 크게 변경하지 않고 대응 제어용 인터페이스 모듈(210-280)을 표시할 수 있는 방법을 강구하던 중 셀의 부하(Load)영역을 이용할 수 있다는 것을 착안하였다. 즉, 도 2에 도시된 바와 같이 셀 내에는 실질 데이타가 실리는 부하 영역이 존재하고, 1 바이트의 부하 영역을 이용하면 제어용 인터페이스 모듈(210-280)모두는 물로 제어용 인터페이스 모듈(210-280)에 연결되는 256개의 단말기(M1-M256) 모두를 표시할 수 있다. 즉, 하나의 인터페이스 모듈(210-280)에는 32개의 단말기들이 연결되므로, 상위 3 비트는 제어용 인터페이스 모듈(210-280)의 표시에 할당하고, 나머지 하위 5 비트는 단말기(M1-M256)을 표시하므로써 모든 단말기의 표시가 가능하다.
따라서, 중재용 인터페이스 모듈(200)은 셀 내의 부하 영역중 1 바이트를 표식 구간으로 설정하고, 이 표식 구간내에 해당 제어용 인터페이스 모듈(210-280)의 식별 번호를 상위 3 비트를 이용하여 표시하고, 나머지 하위 5 비트는 단말기(M1-M256)을 표시하는 것이다. 제어용 인터페이스 모듈(210-280)은 입력 셀들로부터 표식 구간의 상위 3 비트를 보고, 각자에 해당하는 셀만을 수신한 후에 수신 셀들이 상술한 조건 1에 대응하는 D-IPC셀인 경우에는 내부 프로세서(211-281)로 전달하고, 조건 1에 해당하지 않는 사용자 셀인 경우에는 표식 구간의 하위 5 비트를 이용하여 해당 단말기(M1-M256)을 관리하는 물리층 처리부으로 전달할 수 있다. 여기서, 하위 5 비트를 이용하여 사용자 셀을 물리층 처리부으로 전달하는 것으로 하였으나, 종래와 같이 셀내의 VPI및 VCI를 이용할 수도 있을 것이다.
이와 같이 본 발명에서는 ASDL을 이용함에 따라 수용 가입자들이 증가하여 하나의 인터페이스 모듈로서 가입자들에 대한 물리층 처리부과 ATM 스위치간을 중재할 수 없어 물리층 처리부를 관리하는 다수의 제어용 인터페이스 모듈 그리고 제어용 인터페이스 모듈을 관리하는 중재용 인터페이스 모듈을 구성하는 경우에 중재용 및 제어용 인터페이스 모듈내 프로세서간의 통신(D-IPC)을 셀내의 유휴 셀 구간 (IDLE)및 셀 타입 구간(CET), 그리고, 멀티캐스터 셀 표시 구간(MTC)을 이용하여 가능케 하였다.
또한, 본 발명에서는 셀 내 부하 구간을 이용하여 제어용 인터페이스 모듈들을 표시하도록 구성하므로써 제어용 인터페이스 모듈은 중재용 인터페이스 모듈로부터의 D-IPC셀들중 해당 셀만을 정확히 식별하여 수신할 수 있다.
이와 같이 본 발명은 가입자수의 증가에 따라 물리층 처리부과 ATM 스위치간을 중재하는 인터페이스 모듈을 중재용 및 제어용 인터페이스 모듈로 분할하여 구성하는 경우에 이 중재용 및 제어용 인터페이스 모듈간의 D-IPC 통신이 가능하다는 효과가 있다.

Claims (6)

  1. 주프로세서와 연결되어 있는 비동기식 전달 모드(Asynchronous Transfer Mode ; ATM) 스위치와 다수의 가입자 단말과 연결된 다수의 물리층 처리부간을 중재하는 인터페이스 모듈을, 상기 다수의 물리층 처리부와 연결되어 있는 다수의 제어용 인터페이스 모듈들과 상기 제어용 인터페이스 모듈들을 상기 ATM스위치와 중재하는 하나의 중재용 인터페이스 모듈로 구성하는 ATM 스위치 망에서 상기 중재용 인터페이스 모듈 및 제어용 인터페이스 모듈 내 프로세서들간의 프로세서간 통신을 가능케하는 상기 중재용 인터페이스 모듈내 장치로서,
    상기 제어용 인터페이스 모듈들로부터의 셀을 제어용 및 중계용 인터페이스 모듈 내 프로세서간 통신을 위한 셀(D-IPC 셀)과 상기 ATM 스위치로 전송을 위한 사용자 셀을 구분하여 각기 출력하는 상향 전송부와;
    상기 제어용 인터페이스 모듈 내 프로세서로/부터의 셀을 상기 D-IPC셀로, 상기 ATM 스위치와 접속되는 주 프로세서로의 셀을 IPC셀로 송수신하는 프로세서와;
    사용자 셀과 D-IPC셀을 각기 입력하여 상기 제어용 인터페이스 모듈로 전달하는 하향 전송부와;
    상기 상향 전송부로부터의 사용자 셀 및 IPC셀을 상기 ATM스위치로 전송하고, 상기 ATM스위치로부터의 사용자 셀을 제 1 단자를 통하여 상기 하향 전송부로, 상기 ATM 스위치로부터의 IPC셀을 제 2 단자로 출력하는 멀티/디멀티플렉서와;
    상기 프로세서로/부터의 D-IPC 셀을 상기 상향 전송부 및 하향 전송부로/부터 송수신하며, 상기 멀티/디멀티플렉서로/부터의 IPC셀을 상기 프로세서로부터/로 송수신하는 버스를 구비하는 비동기식 전달 모드 스위치 망 내 인터페이스 모듈간 셀 전송 장치.
  2. 제 1 항에 있어서, 상기 상향 전송부는,
    상기 셀 헤더의 유휴 셀 구간(IDLE)이 1, 멀티캐스터 셀 표시 구간(MTC ; Multicast Cell Indication )이 0인 셀을 상기 D-IPC셀로 판정하는 비동기식 전달 모드 스위치 망 내 인터페이스 모듈간 셀 전송 장치.
  3. 제 1 항에 있어서, 상기 상향 전송부는,
    상기 셀 헤더의 유휴 셀 구간 (IDLE) 1, 멀티캐스터 셀 표시 구간(MTC ; Multicast Cell Indication )이 1인 셀을 상기 D-IPC셀로 판정하는 비동기식 전달 모드 스위치 망 내 인터페이스 모듈간 셀 전송 장치.
  4. 제 1 항에 있어서, 상기 상향 전송부는,
    상기 셀 헤더의 셀 타입 구간(CET)이 0, 1인 셀을 상기 D-IPC셀로 판정하는 비동기식 전달 모드 스위치 망 내 인터페이스 모듈간 셀 전송 장치.
  5. 제 1 항에 있어서, 상기 상향 전송부는,
    상기 셀 헤더의 셀 타입 구간(CET)이 1, 0인 셀을 상기 D-IPC셀로 판정하는 비동기식 전달 모드 스위치 망 내 인터페이스 모듈간 셀 전송 장치.
  6. 제 1 항에 있어서, 상기 중재용 인터페이스 모듈 내 프로세서는,
    상기 셀 내 부하 구간내에 소정의 표식 구간을 형성하고, 상기 표식 구간에 상기 중재용 인터페이스 모듈들에 대한 식별 부호를 삽입하는 비동기식 전달 모드 스위치 망 내 인터페이스 모듈간 셀 전송 장치.
KR1019980055077A 1998-12-15 1998-12-15 비동기식 전달 모드 스위치 망 내 인터페이스 모듈의 셀전송 장치 KR100286749B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980055077A KR100286749B1 (ko) 1998-12-15 1998-12-15 비동기식 전달 모드 스위치 망 내 인터페이스 모듈의 셀전송 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980055077A KR100286749B1 (ko) 1998-12-15 1998-12-15 비동기식 전달 모드 스위치 망 내 인터페이스 모듈의 셀전송 장치

Publications (2)

Publication Number Publication Date
KR20000039671A KR20000039671A (ko) 2000-07-05
KR100286749B1 true KR100286749B1 (ko) 2001-04-16

Family

ID=19562897

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980055077A KR100286749B1 (ko) 1998-12-15 1998-12-15 비동기식 전달 모드 스위치 망 내 인터페이스 모듈의 셀전송 장치

Country Status (1)

Country Link
KR (1) KR100286749B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100429894B1 (ko) * 2001-10-30 2004-05-03 한국전자통신연구원 멀티 에이전트간 통신에 의한 네트워크 장애 관리 장치 및방법

Also Published As

Publication number Publication date
KR20000039671A (ko) 2000-07-05

Similar Documents

Publication Publication Date Title
JP2761872B2 (ja) 多元情報交換方法及びそのための装置
KR100286749B1 (ko) 비동기식 전달 모드 스위치 망 내 인터페이스 모듈의 셀전송 장치
KR100258764B1 (ko) 에이티엠 계층과 물리 계층간의 셀전송 장치및 방법
JPH11112513A (ja) マルチプロセッサ交換機およびその通信方法
KR100237403B1 (ko) Atm 교환기 ds1e 가입자 정합장치
US6031824A (en) Maintenance and supervisory control method and system for multiplex communication equipment
KR0168918B1 (ko) 비동기 전달 모드 셀 송/수신 기능 시험방법
KR100299145B1 (ko) 비동기전송모드 교환기에서 스위치 대역 활용 방법 및 그 장치
JPH05191434A (ja) Atmマルチリンク通信方式
KR100260094B1 (ko) 교환기에서의 프로세서간 통신 셀 교환 장치 및방법
KR100211023B1 (ko) 초고속 응용 서비스를 지원하는 에이.티.엠(atm) 서비스 노드 장치 및 그 운용방법
JP3208215B2 (ja) Isdn一次群速度インタフェースにおけるグループ発信方法及び回線多重化装置
KR100244782B1 (ko) 전전자 교환기에서 절단 호 검출 장치 및 방법
KR100333713B1 (ko) 비동기 전달 모드 스위치 정합 장치
KR100606124B1 (ko) 비동기전송모드 시스템에서 교환 가상회선의 호 정보 해제방법
KR100261729B1 (ko) 수요밀집형 광 가입자 전송장치를 구성하는 주제어장치에서의제어 메시지 처리방법
KR100232496B1 (ko) 비동기 전송 모드의 사용자 망 인터페이스 장치
KR100315688B1 (ko) 교환시스템에서의 사용자 망 인터페이스의 채널정합방법
KR100584355B1 (ko) 에이티엠계층과 물리계층간의 셀 송수신 방법
KR100372876B1 (ko) 에스티엠-4씨급 가입자 정합 장치 및 방법
KR100237448B1 (ko) 데이타 다중화 장치 및 방식
KR19980054738A (ko) 회선교환 및 패킷교환이 동시에 서비스되고 있는 통신망 및 통신방법
KR20010018830A (ko) 비동기전송모드 교환시스템에서의 저속 가입자 정합 장치
JPH0371748A (ja) 非同期転送モード通信装置
EP1590986A1 (en) A mobile equipment for providing a few of services at a same traffic channel

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
N231 Notification of change of applicant
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee