KR100278356B1 - 평판 디스플레이 장치의 비디오 신호 개시점 검출 회로 - Google Patents
평판 디스플레이 장치의 비디오 신호 개시점 검출 회로 Download PDFInfo
- Publication number
- KR100278356B1 KR100278356B1 KR1019980012972A KR19980012972A KR100278356B1 KR 100278356 B1 KR100278356 B1 KR 100278356B1 KR 1019980012972 A KR1019980012972 A KR 1019980012972A KR 19980012972 A KR19980012972 A KR 19980012972A KR 100278356 B1 KR100278356 B1 KR 100278356B1
- Authority
- KR
- South Korea
- Prior art keywords
- video signal
- data
- output
- starting point
- point detection
- Prior art date
Links
Landscapes
- Transforming Electric Information Into Light Information (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
본 발명의 비디오 신호 개시점 검출 회로는 R, G, B 각각의 비디오 데이터를 입력하여 합산하는 비디오 신호 합산부와, 상기 합산부의 출력을 일시적으로 래치하는 래치부 및, 상기 합산부와 래치부의 출력을 비교하는 비교부로 구성된다. 본 발명의 비디오 신호 개시점 검출 회로에 따르면, 호스트로부터 제공되는 비디오 신호의 안정된 개시점을 검출할 수 있다. 그 결과, 비디오 신호가 출력될 모니터 화면상의 위치를 정확히 설정할 수 있다.
Description
본 발명은 평판 디스플레이 장치에 관한 것으로, 좀 더 구체적으로는 비디오 신호의 인정된 시작점을 검출하는 회로에 관한 것이다.
퍼스널 컴퓨터 시스템의 시스템 장치(system unit)(이 시스템 장치에는 CPU(central processing unit), HDD(hard disk drive), FDD(floppy disk drive), CD-ROM 드라이브, 비디오 보드 등이 탑재되어 있음) 등과 같은 호스트(host)로부터 제공되는 아날로그 비디오 신호(analog video signal)는 CRT(cathode ray tube) 모니터에 표시하기에 적합한 신호이다. 근래에 많이 사용되는 평판 디스플레이 장치(flat panel display device)는 디지털 신호를 처리하도록 설계되어 있어서, 호스트에서 제공하는 아날로그 비디오 신호로 변환되어 평판 디스플레이 장치 내부로 입력된다. 디지털 신호로 변환된 비디오 신호를 샘플링(sampling)하기 위해서는 수평 동기 신호(horizontal synchronous signal)의 라이징 에지에서 비디오 신호가 시작되는 시점까지의 시간을 정확히 검출하여야 한다. 비디오 신호의 정확한 개시점을 검출하지 못하는 경우, 적절한 위치에 비디오 신호를 출력할 수 없는 문제가 있었다.
제1도는 평판 디스플레이 장치로 입력되는 수평 동기 신호와 비디오 신호의 타이밍 차트이다.
제1도를 참조하면, 호스트에서 제공하는 수평 동기 신호와 비디오 신호는 서로 일정한 시간 간격(d)을 두고 평판 디스플레이 장치로 입력된다. 상기 평판 디스플레이 장치는 상기 시간 간격(d)을 감지하여 입력된 비디오 신호가 표시되는 위치를 결정하게 된다. 수평 동기 신호의 라이징 에지(rising edge) 시점에서 비디오 신호가 입력되는 시점까지의 시간 간격은 고정되어 있으나, 평판 디스플레이 장치가 비디오 신호의 입력 시점을 감지하기 위해서는 별도의 회로 구성이 필요하다.
종래에는 수평 동기 신호가 액티브 되는 시점과 비디오 신호가 입력되는 시점 사이(d)에 입력되는 도트 클락(Dot Clock)의 개수를 카운트하여 비디오 신호의 시작점을 감지하였다. 그러나 호스트에서 제공하는 비디오 신호의 블랙 레벨(black level)(a)에 노이즈(noise)가 포함되어 있는 경우, 노이즈 성분에 비디오 신호로 오인하여 b 또는 c 시점을 비디오 신호의 시작점으로 감지할 수 있다. 따라서 적절한 위치에 비디오 신호를 출력할 수 없는 문제가 있었다.
따라서, 본 발명의 목적은 상술한 제반 문제점을 해결하기 위해 제안된 것으로써, 비디오 신호의 안정된 시작점을 검출하는 회로를 제공하는데 있다.
제1도는 평판 디스플레이 장치로 입력되는 수평 동기 신호와 비디오 신호의 타이밍 차트.
제2도는 본 발명의 바람직한 실시예에 따른 비디오 신호 개시점 검출 회로를 보여주는 블록도.
제3도는 제2도에 도시된 검출 회로에 바이어스 회로를 추가하여 구성한 예를 보여주는 블록도; 그리고,
제4도는 본 발명의 비디오 신호 개시점 검출 회로를 적용한 일 예를 나타낸 블록도이다.
* 도면의 주요부분에 대한 부호의 설명
100 : 비디오 신호 개시점 검출 회로 110 : 비디오 신호 합산부
120 : 비액티브 비디오 성분 레벨 래치부 130 : 비교부
200 : 카운터
상술한 바와 같은 본 발명의 목적을 달성하기 위한 본 발명의 특징에 의하면, 호스트로부터 아날로그 비디오 신호를 제공받아 디지털 비디오 신호로 변환하여 디스플레이 하는 평판 디스플레이 장치의 비디오 신호 개시점 검출 회로는: 상기 디지털 비디오 신호의 각각의 R, G, B 데이터를 입력하고, 이들을 합산하여 제1 합산 데이터를 출력하는 비디오 신호 합산 수단, 상기 호스트로부터 제공되는 수평 동기 신호에 의해 인에이블되어 상기 합산 데이터를 소정 시간동안 래치하여 제 2 합산 데이터를 출력하는 래치 수단, 상기 래치 수단으로부터 출력되는 제 1 합산 데이터와, 상기 합산 수단으로부터 출력되는 제 2 합산 데이터를 각각 입력하여 비교하고, 상기 제 1 및 제 2 합산 데이터들의 차가 소정치 이상일 때 비디오 개시점 검출 신호를 출력하는 비교 수단을 포함한다.
바람직한 실시예에 있어서, 상기 래치 수단으로부터 출력되는 상기 제 2 합산 데이터에 소정의 값을 바이어스하는 바이어스 수단을 더 포함하고, 상기 비교 수단은 상기 제 1 및 제 2 합산 데이터들의 차가 양수 또는 음수인 지의 여부에 따라서 상기 비디오 개시점 검출 신호를 출력한다.
[실시예]
이하 본 발명에 따른 실시예를 첨부된 도면 제2도 내지 제4도를 참조하여 상세히 설명한다.
제2도는 본 발명의 바람직한 실시예에 따른 비디오 신호 개시점 검출 회로를 보여주는 블록도이다.
제2도를 참조하면, 본 발명의 신규한 비디오 신호 개시점 검출 회로는 R(red), G(green), B(blue) 각각의 비디오 데이터를 입력하여 합산하는 비디오 신호 합산부(110), 상기 합산부(110)의 출력을 일시적으로 래치하는 래치부(120) 및 상기 합산부(110)와 래치부(120)의 출력을 비교하는 비교부(130)로 구성된다. 호스트에서 제공된 아날로그 비디오 신호는 평판 디스플레이 장치 내부의 아날로그/디지털 컨버터에서 디지털 비디오 신호로 변환된다. 디지털 비디오 신호는 R, G, B의 비디오 데이터로 구성된다.
비디오 신호 합산부(110)는 상기 R, G, B 데이터를 입력하여 이들을 합산한 합산 데이터를 출력한다. 이는 적어도 하나 이상의 비디오 신호가 입력될 때, 비디오 신호가 입력되었음을 감지하기 위함이다.
래치부(120)는 호스트로부터 제공되는 수평 동기 신호의 라이징 에지(Rising edge)에서 인에이블된다. 인에이블된 상기 래치부(120)는 상기 비디오 신호 합산부(110)의 출력(SUMn-1)을 입력받아 일시적으로 저장하고 있다가 상기 합산부(110)에서 다음 합산 데이터(SUMn)를 출력할 때, 상기 합산 데이터(SUMn-1)를 비교부(130)로 제공한다.
비교부(130)는 상기 래치부(120)로부터 출력되는 데이터(SUMn-1)와, 상기 합산부(110)로부터 출력되는 합산 데이터(SUMn)를 각각 입력하여 비교한다. 상기 비교부(130)는 상기 연속된 두 합산 데이터(SUMn-1, SUMn)가 소정치 이상으로 차이가 발생될 때 비디오 개시점 검출 신호를 출력한다. 예를 들어, 호스트에서 비디오 신호를 출력하지 않은 블랙 레벨이 0이고, 비디오 신호의 레벨이 10인 경우를 설명한다. 상기 블랙 레벨에 포함될 수 있는 노이즈의 최대 레벨이 3이라면, 상기 두 합산 데이터(SUMn-1, SUMn)의 차가 7 이상일 때 비디오 신호가 입력되었음을 감지하도록 상기 비교부(130)를 설정한다.
제3도는 제2도에 도시된 검출 회로에 바이어스 회로를 추가하여 구성한 예를 보여주는 블록도이다.
제3도를 참조하면, 비디오 신호 개시점 검출 회로는 비디오 신호 합산부(110)와, 래치부(120)와, 비교부(130)에 바이어스부(140)를 더 포함한다. 상기 바이어스부(140)는 상기 래치부(120)의 출력에 적절한 값을 바이어스하여 상기 비교부(130)로 출력한다. 상기 바이어스 값은 비디오 신호 레벨보다 작은 양수(positive number)이다.
비교부(130)는 상기 바이어스부(140)로부터 출력되는 합산 데이터(Vn-1)와 상기 합산부(110)로부터 출력되는 합산 데이터(Vn)의 크기를 비교한다. 상기 비교부(130)는 상기 두 합산 데이터들(Vn, Vn-1)의 차가 양수일 때 비디오 개시점 검출 신호를 출력한다.
예를 들어, 호스트에서 비디오 신호를 출력하지 않는 블랙 레벨이 0이고, 비디오 신호의 레벨이 10, 그리고 상기 블랙 레벨에 포함될 수 있는 노이즈의 최대 레벨이 3인 경우가 설명된다.
이러한 경우, 상기 상기 두 합산 데이터(Vn-1, Vn)의 차가 7 이상일 때 비디오 신호가 입력된 것으로 간주된다. 상기 바이어스부(140)의 바이어스 값을 7로 설정하면, 상기 바이어스부(140)로부터 출력되는 합산 데이터(Vn-1)는 래치부(120)로부터 출력되는 합산 데이터에 7을 더한 값이다. 그러므로, 상기 합산부(110)로부터 출력되는 합산 데이터(Vn)가 상기 바이어스부(140)로부터 출력되는 합산 데이터(Vn-1)보다 크면 상기 두 데이터의 차는 양수이고, 이 때 상기 비동 개시점 검출 신호가 출력된다. 반면, 상기 합산부(110)로부터 출력되는 합산 데이터(Vn)가 상기 바이어스부(140)로부터 출력되는 합산 데이터(Vn-1)보다 작으면 상기 두 데이터의 차는 음수가 된다. 다시 말하면, 두 데이터의 차가 양수 또는 음수인가를 판단하는 것으로 비디오 신호가 입력되었는 지의 여부를 감지할 수 있다.
따라서, 상기 래치부(120)에서 출력되는 합산 데이터에 상기 바이어스부(140)에서 적절한 값을 바이어스함으로써, 용이한 방법으로 비디오 신호가 시작되는 시점을 검출할 수 있다.
제4도는 본 발명의 비디오 신호 개시점 검출 회로가 적용된 평판 디스플레이 장치의 일예를 개략적으로 나타낸 블록도이다.
제4도를 참조하면, 비디오 신호 개시점 검출 회로(100)에서 출력되는 비디오 개시 검출 신호는 카운터(200)로 입력된다. 카운터(200)는 호스트로부터 제공되는 수평 동기 신호(H-sync)의 라이징 에지에 인에이블되어 상기 검출 회로(100)의 비디오 개시 검출 신호가 입력될 때까지의 도트 클락(D-CLK)의 개수를 카운트한다. 상기 카운터(200)는 상기 비디오 신호 개시점 검출 회로(100)로부터 비디오 개시 검출 신호가 입력되는 순간에 카운트 동작을 종료하고 카운트 값(Cout)을 출력한다. 상기 카운트 값(Cout)은 호스트에서 제공된 수평 동기 신호의 라이징 에지에서 비디오 신호가 입력될 때까지의 시간차(d)를 나타낸다. 이 시간차(d)로부터 비디오 신호의 시작점을 구할 수 있다.
상술한 바와 같이, 본 발명의 비디오 신호 개시점 검출 회로(100)는 호스트로부터 제공되는 아날로그 비디오 신호가 디지털 신호로 변환되어 평판 디스플레이 장치에 입력될 때, n-1 시점의 비디오 데이터와 n 시점의 비디오 데이터를 비교한다. n 시점의 오디오 데이터 값이 n-1 시점의 비디오 데이터 값보다 소정치 이상 클 때 비디오 개시 검출 신호를 출력한다. 또한 본 발명의 비디오 신호 개시점 검출 회로(100)는 바이어스부(130)를 더 포함하여 상기 두 데이터의 차(SUMn - SUMn-1)가 양수일 때 비디오 개시 검출 신호를 출력한다.
이상과 같은 본 발명에 의하면, 호스트로부터 제공되는 비디오 신호의 안정된 개시점을 검출할 수 있다. 그 결과, 비디오 신호가 출력될 모니터 화면상의 위치를 정확히 설정할 수 있다.
Claims (2)
- 호스트로부터 아날로그 비디오 신호를 제공받아 디지털 비디오 신호로 변환하여 디스플레이 하는 평판 디스플레이 장치의 비디오 신호 개시점 검출 회로에 있어서: 상기 디지털 비디오 신호의 각각의 R, G, B 데이터를 입력하고, 이들을 합산하여 제 1 합산 데이터를 출력하는 비디오 신호 합산 수단과; 상기 호스트로부터 제공되는 수평 동기 신호에 의해 인에이블되어 상기 합산 데이터를 소정 시간동안 래치하여 제 2 합산 데이터를 출력하는 래치 수단과; 상기 래치 수단으로부터 출력되는 제 1 합산 데이터와, 상기 합산 수단으로부터 출력되는 제 2 합산 데이터를 각각 입력하여 비교하고, 상기 제 1 및 제 2 합산 데이터들의 차가 소정치 이상일 때 비디오 개시점 검출 신호를 출력하는 비교수단을 포함하는 것을 특징으로 하는 평판 디스플레이 장치의 비디오 개시점 검출회로.
- 제1항에 있어서, 상기 래치 수단으로부터 출력되는 상기 제 2 합산 데이터에 소정의 값을 바이어스하는 바이어스 수단을 더 포함하고, 상기 비교 수단은 상기 제 1 및 제 2 합산 데이터들의 차가 양수 또는 음수인 지의 여부에 따라서 상기 비디오 개시점 검출 신호를 출력하는 것을 특징으로 하는 비디오 신호 개시점 검출 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980012972A KR100278356B1 (ko) | 1998-04-11 | 1998-04-11 | 평판 디스플레이 장치의 비디오 신호 개시점 검출 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980012972A KR100278356B1 (ko) | 1998-04-11 | 1998-04-11 | 평판 디스플레이 장치의 비디오 신호 개시점 검출 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990080020A KR19990080020A (ko) | 1999-11-05 |
KR100278356B1 true KR100278356B1 (ko) | 2001-02-01 |
Family
ID=65860338
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019980012972A KR100278356B1 (ko) | 1998-04-11 | 1998-04-11 | 평판 디스플레이 장치의 비디오 신호 개시점 검출 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100278356B1 (ko) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR930007217A (ko) * | 1991-09-12 | 1993-04-22 | 쯔지 하루오 | 동기 신호를 포함하는 영상 신호를 클램프하는 클램프 회로 |
KR970009194A (ko) * | 1995-07-28 | 1997-02-24 | 배순훈 | 동기 신호 검출 방법 |
-
1998
- 1998-04-11 KR KR1019980012972A patent/KR100278356B1/ko not_active IP Right Cessation
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR930007217A (ko) * | 1991-09-12 | 1993-04-22 | 쯔지 하루오 | 동기 신호를 포함하는 영상 신호를 클램프하는 클램프 회로 |
KR970009194A (ko) * | 1995-07-28 | 1997-02-24 | 배순훈 | 동기 신호 검출 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR19990080020A (ko) | 1999-11-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20080316361A1 (en) | Picture signal processing device and picture signal processing method | |
KR950005054B1 (ko) | 기수/우수의 필드 검출장치 | |
KR100780937B1 (ko) | 영상 신호의 수평 동기 추출을 위한 디지털 처리 장치 및방법 | |
KR960003311A (ko) | 방송상태 자체진단회로 | |
KR100278356B1 (ko) | 평판 디스플레이 장치의 비디오 신호 개시점 검출 회로 | |
US7362319B2 (en) | Method and apparatus for auto-generation of horizontal synchronization of an analog signal to a digital display | |
KR100587508B1 (ko) | 시리얼 데이터의 재생회로 및 재생방법 | |
JP5128070B2 (ja) | 画像信号の副搬送波追跡のためのデジタル処理装置 | |
JPS63260392A (ja) | 自動カラー・バー信号探索方法 | |
US7809084B2 (en) | Signal receiving circuit and signal input detection circuit | |
JP2000131355A (ja) | 周波数検出方法 | |
KR101235522B1 (ko) | 디지털 신호의 노이즈 제거 장치 및 이를 이용한 동기신호보정장치 | |
KR100531340B1 (ko) | 데이터 슬라이서의 슬라이스 레벨 결정장치 | |
JP3399450B2 (ja) | 周波数検出方法と周波数検出回路 | |
JPH07334135A (ja) | 表示装置 | |
JP3279113B2 (ja) | 周波数判別方法とビデオプロジェクター | |
JP3777828B2 (ja) | 疑似パルス除去回路、電子機器および疑似パルス除去方法 | |
KR100321726B1 (ko) | 디스플레이 장치의 수평 동기 신호 검출 회로 | |
JP2000041202A (ja) | テレビジョン方式判別回路 | |
KR19990024988U (ko) | 평판 디스플레이 장치의 비디오 신호 지연 회로 | |
JPH10304222A (ja) | 垂直同期分離回路 | |
JP2001257904A (ja) | フィールド判別回路 | |
JP2636951B2 (ja) | 画像処理装置の動画領域判定装置 | |
JPH06276242A (ja) | ディジタル携帯電話の復調装置 | |
JPH08214326A (ja) | 非標準映像信号検出回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100929 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |