KR100272507B1 - 반도체소자의제조방법 - Google Patents
반도체소자의제조방법 Download PDFInfo
- Publication number
- KR100272507B1 KR100272507B1 KR1019970063822A KR19970063822A KR100272507B1 KR 100272507 B1 KR100272507 B1 KR 100272507B1 KR 1019970063822 A KR1019970063822 A KR 1019970063822A KR 19970063822 A KR19970063822 A KR 19970063822A KR 100272507 B1 KR100272507 B1 KR 100272507B1
- Authority
- KR
- South Korea
- Prior art keywords
- gate electrode
- conductivity type
- region
- semiconductor substrate
- source
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 57
- 239000012535 impurity Substances 0.000 claims abstract description 63
- 239000000758 substrate Substances 0.000 claims abstract description 34
- 238000000034 method Methods 0.000 claims abstract description 32
- 238000004519 manufacturing process Methods 0.000 claims abstract description 25
- 238000005468 ion implantation Methods 0.000 claims abstract description 21
- 150000002500 ions Chemical class 0.000 claims abstract description 21
- 239000011261 inert gas Substances 0.000 claims abstract description 7
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 claims description 4
- 229910052786 argon Inorganic materials 0.000 claims description 2
- 239000001307 helium Substances 0.000 claims description 2
- 229910052734 helium Inorganic materials 0.000 claims description 2
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 claims description 2
- 238000000059 patterning Methods 0.000 claims description 2
- 150000004767 nitrides Chemical class 0.000 description 10
- 125000006850 spacer group Chemical group 0.000 description 9
- 238000005530 etching Methods 0.000 description 4
- 238000000206 photolithography Methods 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 229920005591 polysilicon Polymers 0.000 description 4
- 239000000969 carrier Substances 0.000 description 3
- 238000002513 implantation Methods 0.000 description 3
- 238000007796 conventional method Methods 0.000 description 2
- 125000001475 halogen functional group Chemical group 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 239000001301 oxygen Substances 0.000 description 2
- 229910052760 oxygen Inorganic materials 0.000 description 2
- -1 oxygen ions Chemical class 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 229910021472 group 8 element Inorganic materials 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 230000035515 penetration Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000005036 potential barrier Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/107—Substrate region of field-effect devices
- H01L29/1075—Substrate region of field-effect devices of field-effect transistors
- H01L29/1079—Substrate region of field-effect devices of field-effect transistors with insulated gate
- H01L29/1083—Substrate region of field-effect devices of field-effect transistors with insulated gate with an inactive supplementary region, e.g. for preventing punch-through, improving capacity effect or leakage current
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/26586—Bombardment with radiation with high-energy radiation producing ion implantation characterised by the angle between the ion beam and the crystal planes or the main crystal surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66568—Lateral single gate silicon transistors
- H01L29/66575—Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
- H01L29/6659—Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate with both lightly doped source and drain extensions and source and drain self-aligned to the sides of the gate, e.g. lightly doped drain [LDD] MOSFET, double diffused drain [DDD] MOSFET
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- High Energy & Nuclear Physics (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
반도체소자의 제조방법에 관한 것으로 특히, 누설전류 및 펀치스루 방지에 적당한 반도체소자의 제조방법에 관한 것이다. 이와 같은 반도체소자의 제조방법은 제 1 도전형 반도체기판상에 게이트 절연막과 전도층을 형성하는 단계, 상기 전도층과 게이트 절연막을 선택적으로 패터닝하여 게이트 전극을 형성하는 단계, 상기 게이트 전극 양측면 하부의 상기 반도체기판에 불순물 이온을 틸트 주입하는 단계, 상기 틸트 이온주입보다 얕은 깊이로 제 2 도전형 저농도 및 고농도 불순물 이온을 주입하고 확산하여 소오스/드레인 영역 및 상기 소오스/드레인 영역 아래에 매몰 절연막을 형성하는 단계를 포함한다.
Description
본 발명은 반도체소자의 제조방법에 관한 것으로 특히, 누설전류 및 펀치스루 방지에 적당한 반도체소자의 제조방법에 관한 것이다.
모스(MOS : Metal Oxide Semiconductor) 기술은 실리콘 반도체 표면을 양질의 절연특성을 가진 실리콘 산화막으로 처리하는 것으로서 트랜지스터의 특성 및 제조방법에 혁신적인 개량을 가져온 기술이다. 이 모스(MOS) 기술의 발명으로 반도체 표면 디바이스의 실용화에 박차가 가해져서 전계효과 트랜지스터(FET : Field Effect Transistor)가 발표되었다.
이러한 모스펫(MOSFET) 소자로는 피모스(pMOS), 엔모스(nMOS) 그리고 씨모스(CMOS)가 있다. 모스소자는 초기에는 소비전력 및 집적회로 제조시 프로세스 콘트롤이 비교적 용이한 피모스(pMOS) 소자를 주로 사용하였으나 소자의 스피드를 중요시하게 됨에 따라 캐리어의 이동도(mobility)가 정공의 이동도(mobility) 보다 약 2.5배 정도 빠른 이동도(mobility)를 갖고 있는 전자를 이용하는 엔모스(nMOS) 소자를 이용하게 되었다. 그리고 씨모스(CMOS) 소자는 집적밀도와 제조 프로세스가 복잡하다는 점에서는 피모스(pMOS)나 엔모스(nMOS) 소자 보다는 떨어지지만 소비전력이 아주 적다는 특징이 있다. 현재는 소자의 메모리부는 엔모스를 사용하고 주변회로부에서는 씨모스를 사용하는 방식으로 바뀌고 있다.
이러한 모스소자는 고집적화 및 고속화를 위해 점차로 소자의 크기 그 중에서, 채널(channel)의 길이를 줄여 제조하였다. 그결과 채널길이의 축소(short channel)에 따른 드레인 공핍영역의 증가에 따라 채널접합과 상호 작용하여 전위장벽을 낮추는 드레인 유기장벽 감소(DIBL : Drain Induced Barrier Lowering)의 문제가 발생하였다. 또한 소오스와 드레인 공핍영역의 침투가 심해져서 두 공핍영역이 만나는 펀치스루(punch through) 효과가 발생하여 누설전류가 증가하는 등의 문제도 발생하였다. 또한 소오스와 드레인 영역의 간격이 줄어들게 됨에 따라 소오스에서 인가된 전자가 드레인 접합의 가장자리(pinch off) 근처의 높은 전기장(hot electron field)에 의해 급격하게 가속되어 발생하는 핫 캐리어(hot carrier)에 취약한 구조를 갖게 되었다.
이렇게 발생한 핫 캐리어는 게이트 절연막으로 주입되어 다시 기판쪽으로 흘러 큰 기판 전류를 발생하게 되었다. 따라서 줄어든 채널길이를 유지하여 핫 캐리어에 취약한 모스 트랜지스터를 개선한 LDD(Lightly Doped Drain) 구조의 모스 트랜지스터가 제안되었다.
LDD 구조의 특징은 자기정렬(self align)된 저농도 불순물 영역(LDD : Lightly Doped Drain 영역)이 채널영역과 고농도 불순물 영역(소오스/드레인 영역) 사이에 위치한 구조이다. 이러한 저농도 불순물 영역이 드레인 접합 근처에서 높은 전기장을 퍼지게(spreadout)하여 높은 인가전압에서도 소오스로 부터 인가된 캐리어가 급격히 가속되지 않게 하여 핫 캐리어에 의한 전류의 불안정성을 해결한 것이다.
이와 같은 종래 반도체소자의 제조방법을 첨부된 도면을 참조하여 설명하기로 한다.
도 1a 내지 도 1d는 종래 한예에 따른 반도체소자의 제조공정 단면도이다.
먼저, 도 1a에 나타낸 바와 같이, 반도체기판(1)에 통상의 로코스공정을 사용하여 소정거리에 필드산화막(2)을 형성한다음, 역시 통상의 공정을 사용하여 상기 반도체기판(1)에 웰 영역(3)을 형성한다. 이어서, 상기 반도체기판(1) 전면에 게이트 산화막(4)을 형성한다음 상기 게이트 산화막(4)상에 폴리실리콘층과 캡 게이트 산화막(6)을 형성한다음 선택적으로 패터닝(포토리소그래피공정 + 식각공정)하여 게이트 전극(5)을 형성한다.
도 1b에 나타낸 바와 같이, 상기 게이트 전극(5) 양측면 하부의 반도체기판(1)에 저농도 불순물 이온을 주입하고 확산하여 저농도 불순물 영역(7)을 형성한다.
도 1c에 나타낸 바와 같이, 상기 게이트 전극(5)을 포함한 상기 기판 전면에 질화막(8)과 산화막(9)을 증착한다음 에치백하여 상기 게이트 전극(5)의 양측면에 질화막(8)과 산화막(9)으로 구성된 측벽 스페이서(10)를 형성한다.
도 1d에 나타낸 바와 같이, 상기 게이트 전극(5) 및 산화막(8)과 질화막(9)으로 구성된 측벽 스페이서(10)를 마스크로 이용하여 고농도 불순물 이온을 상기 반도체기판(1)에 주입한후 열처리하여 확산시켜 고농도 불순물 영역(11)을 형성한다. 이때, 상기 고농도 불순물 영영(11)은 소오스/드레인 영역이다.
도 2a 내지 도 2d는 다른예에 따른 반도체소자의 제조공정 단면도이다.
먼저, 도 2a에 나타낸 바와 같이, 반도체기판(21)에 통상의 로코스공정을 사용하여 필드산화막(22)을 형성한다음, 역시 통상의 공정을 사용하여 상기 반도체기판(21)에 제 1 도전형 웰 영역(23)을 형성한다. 이어서, 상기 반도체기판(21) 전면에 게이트 산화막(24)을 형성한다음 상기 게이트 산화막(24)상에 폴리실리콘층과 캡 게이트 산화막(26)을 형성한다음 선택적으로 패터닝(포토리소그래피공정 + 식각공정)하여 게이트 전극(25)을 형성한다.
도 2b에 나타낸 바와 같이, 상기 반도체기판(21)전면에 상기 제 1 도전형 웰 영역(23)과 동일 도전형의 불순물 이온을 주입한다. 즉, 핼로(halo)이온 주입공정을 실시하여 상기 게이트 전극(25)하부의 소정영역 및 게이트 전극(25) 양측면 하부에 상기 제 1 도전형 웰 영역(23)과 동일 도전형을 갖는 제 1 도전형 불순물 영역(27)을 형성한다. 그다음, 상기 제 1 도전형 웰 영역(23)과 반대 도전형의 저농도 불순물 이온을 주입하고 확산하여 제 2 도전형 저농도 불순물 영역(28)을 형성한다. 이때, 상기 제 1 도전형 불순물 영역(27)보다 얕은 깊이로 주입한다.
도 2c에 나타낸 바와 같이, 상기 게이트 전극(25)을 포함한 상기 기판 전면에 질화막(29)과 산화막(30)을 증착한다음 에치백하여 상기 게이트 전극(25)의 양측면에 질화막(29)과 산화막(30)으로 구성된 측벽 스페이서(31)를 형성한다.
도 2d에 나타낸 바와 같이, 상기 게이트 전극(25) 및 측벽 스페이서(31)를 마스크로 이용하여 제 2 도전형 고농도 불순물 이온을 상기 반도체기판(21)에 주입한후 열처리하여 확산시켜 제 2 도전형 고농도 불순물 영역(32)을 형성한다. 이때, 상기 제 2 도전형 고농도 불순물 영역(32)은 소오스/드레인 영역으로 상기 게이트 전극(25) 양측면 하부의 제 1 도전형 웰 영역(23)에 형성된 제 1 도전형 불순물 영역(27)보다 깊은 깊이로 확산되어 상기 제 1 도전형 불순물 영역(27)이 게이트전극(25)의 하부에만 소정거리로 형성되어 있는 것을 알 수 있다.
종래 반도체소자의 제조방법에 있어서는 다음과 같은 문제점이 있었다.
첫째, 종래 한예에 따른 반도체소자의 제조방법에 있어서는 0.3㎛급 이하 반도체소자의 경우에 있어서 소오스/드레인 영역하부의 벌크 및 채널방향으로 누설전류가 발생하거나 펀치 스루가 발생하는 것을 억제하지 못하여 반도체소자의 신뢰도가 저하되는 문제점이 있었다.
둘째, 종래 다른 반도체소자의 제조방법에 있어서는 소오스/드레인 영역과 반대도전형의 불순물 영역을 소오스/드레인 영역의 하부에 핼로 구조로 형성하여 누설전류를 방지하고자 하였으나 고농도로 주입되어 형성되는 소오스/드레인 영역에 의해 게이트 전극 양측면 하부에 형성된 핼로 구조의 불순물 영역이 제거되어 0.3㎛급 이하 반도체소자의 누설전류 발생을 억제하기에 충분하지 못하였다.
본 발명은 상기한 바와 같은 종래 반도체소자 제조방법의 문제점을 해결하기 위하여 안출한 것으로 소오스/드레인 영역의 하부에 매몰 산화막을 형성하거나 비활성가스로 불순물층을 형성하여 누설전류나 펀치스루를 방지하기에 적당한 반도체소자의 제조방법을 제공하는데 그 목적이 있다.
도 1a 내지 도 1d는 종래 한예에 따른 반도체소자의 제조공정 단면도
도 2a 내지 도 2d는 종래 다른예에 따른 반도체소자의 제조공정 단면도
도 3a 내지 도 3d는 본 발명 제 1 실시예에 따른 반도체소자의 제조공정 단면도
도 4a 내지 도 4d는 본 발명 제 2 실시예에 따른 반도체소자의 제조공정 단면도
도면의 주요부분에 대한 부호의 설명
41 : 반도체기판 42 : 필드산화막
43 : 제 1 도전형 웰 영역 44 : 게이트 산화막
45 : 게이트 전극 46 : 캡 게이트 산화막
47a : 매몰 산화막 48 : 제 2 도전형 저농도 불순물 영역
49 : 질화막 50 : 산화막
51 : 측벽 스페이서 52 : 제 2 도전형 고농도 불순물 영역
본 발명에 따른 반도체소자의 제조방법은 제 1 도전형 반도체기판상에 게이트 절연막과 전도층을 형성하는 단계, 상기 전도층과 게이트 절연막을 선택적으로 패터닝하여 게이트 전극을 형성하는 단계, 상기 게이트 전극 양측면 하부의 상기 반도체기판에 불순물 이온을 틸트 주입하는 단계, 상기 틸트 이온주입보다 얕은 깊이로 제 2 도전형 저농도 및 고농도 불순물 이온을 주입하고 확산하여 소오스/드레인 영역 및 상기 소오스/드레인 영역 아래에 매몰 절연막을 형성하는 단계를 포함한다.
이와 같은 본 발명 반도체소자의 제조방법을 첨부된 도면을 참조하여 설명하기로 한다.
도 3a 내지 도 3d는 본 발명 제 1 실시예에 따른 반도체소자의 제조공정 단면도이다.
먼저, 도 3a에 나타낸 바와 같이, 반도체기판(41)에 통상의 로코스공정을 사용하여 필드산화막(42)을 형성한다음, 역시 통상의 공정을 사용하여 상기 반도체기판(41)에 제 1 도전형 웰 영역(43)을 형성한다. 이어서, 상기 반도체기판(41) 전면에 게이트 산화막(44)을 형성한다음 상기 게이트 산화막(44)상에 폴리실리콘층과 캡 게이트 산화막(46)을 형성한다음 선택적으로 패터닝(포토리소그래피공정 + 식각공정)하여 게이트 전극(45)을 형성한다.
도 3b에 나타낸 바와 같이, 상기 반도체기판(41)전면에 틸트 이온 주입공정으로 상기 게이트 전극(45)하부 소정영역 및 게이트 전극(45) 양측면에 제 1 불순물 이온 주입 영역(47)을 형성한다. 이어서, 상기 반도체기판(41)전면에 상기 제 1 도전형 웰 영역(43)과 반대도전형의 불순물 이온을 주입하고 확산하여 제 2 도전형 저농도 불순물 이온 주입 영역(48)을 형성한다. 이때, 상기 제 1 도전형 불순물 영역(27)보다 얕은 깊이로 주입한다. 그리고, 상기 제 1 불순물 이온은 산소 이온을 주입한다. 그리고, 상기 제 1 불순물 이온 주입 영역(47)에 대한 이온 주입공정은 상기 제 2 도전형 저농도 불순물 이온 주입 영역(48)을 형성하기 위한 이온 주입공정후에 실시할 수 있다.
도 3c에 나타낸 바와 같이, 상기 게이트 전극(45)을 포함한 상기 기판 전면에 질화막(49)과 산화막(50)을 증착한다음 에치백하여 상기 게이트 전극(45)의 양측면에 질화막(49)과 산화막(50)으로 구성된 측벽 스페이서(51)를 형성한다.
도 3d에 나타낸 바와 같이, 상기 게이트 전극(45) 및 측벽 스페이서(41)를 마스크로 이용하여 제 2 도전형 고농도 불순물 이온을 상기 반도체기판(41)에 주입한후 열처리하여 확산시켜 제 2 도전형 고농도 불순물 영역(52)을 형성한다. 이때, 상기 제 2 도전형 저농도 불순물 영역(48)의 불순물 이온 역시 확산되며, 상기 제 1 불순물 이온 주입 영역(47)에 주입된 산소 이온도 확산하여 매몰 산화막(47a)이 형성된다. 그리고, 상기 제 2 도전형 고농도 불순물 영역(52)은 소오스/드레인 영역으로 상기 게이트 전극(45) 양측면 하부의 제 1 도전형 웰 영역(43)에 형성된 매몰 산화막(47a)에 의해 확산이 저지된다.
도 4a 내지 도 4d는 본 발명 제 2 실시예에 따른 반도체소자의 제조공정 단면도이다.
먼저, 도 4a에 나타낸 바와 같이, 반도체기판(61)에 통상의 공정을 사용하여 필드산화막(62), 제 1 도전형 웰 영역(63)을 형성한다. 이어서, 상기 반도체기판(61) 전면에 게이트 산화막(64), 폴리실리콘층 및 캡 게이트 산화막(66)을 형성한다음 선택적으로 패터닝(포토리소그래피공정 + 식각공정)하여 게이트 전극(65)을 형성한다.
도 4b에 나타낸 바와 같이, 상기 반도체기판(61)전면에 틸트 이온 주입공정으로 상기 게이트 전극(65)하부 소정영역 및 게이트 전극(65) 양측면에 제 1 불순물 이온 주입 영역(67)을 형성한다. 이어서, 상기 반도체기판(61)전면에 상기 제 1 도전형 웰 영역(63)과 반대도전형의 불순물 이온을 주입하고 확산하여 제 2 도전형 저농도 불순물 이온 주입 영역(68)을 형성한다. 이때, 상기 제 1 도전형 불순물 영역(67)보다 얕은 깊이로 주입한다. 그리고, 상기 제 1 불순물 이온은 비활성 기체를 주입한다. 즉, 8족 원소(예를 들면, 아르곤(Argon), 헬륨 Helium)을 주입한다. 그러면, 상기 제 2 도전형 저농도 불순물 영역(68)이 무결정(amorphous)상태가 된다. 그리고, 상기 제 1 불순물 이온 주입 영역(67)에 대한 이온 주입공정은 상기 제 2 도전형 저농도 불순물 이온 주입 영역(68)을 형성하기 위한 이온 주입공정후에 실시할 수 있다.
도 4c에 나타낸 바와 같이, 상기 게이트 전극(65)을 포함한 상기 기판 전면에 질화막(69)과 산화막(70)을 증착한다음 에치백하여 상기 게이트 전극(65)의 양측면에 질화막(69)과 산화막(70)으로 구성된 측벽 스페이서(71)를 형성한다.
도 4d에 나타낸 바와 같이, 상기 게이트 전극(65) 및 측벽 스페이서(71)를 마스크로 이용하여 제 2 도전형 고농도 불순물 이온을 상기 반도체기판(61)에 주입한후 열처리하여 확산시켜 제 2 도전형 고농도 불순물 영역(72)을 형성한다. 이때, 무결정 상태의 제 2 도전형 웰 영역(63)이 결정화되며, 결정화된 상기 제 2 도전형 웰 영역(63)에 형성된 상기 제 2 도전형 저농도 불순물 영역(68)의 불순물 이온이 확산된다. 하지만 비활성기체층인 제 1 불순물 이온 주입 영역(67)이 확산되어 불순물층(67a)이 형성되기 때문에 제 1 불순물 이온 주입 영역(67)의 하부 및 측면으로는 확산되지 못한다.
본 발명 제 1, 제 2 실시예에 따른 반도체소자의 제조방법에 있어서는 소오스/드레인 영역으로 사용되는 불순물 영역 아래에 매몰 산화막을 형성하거나 비활성 기체를 주입하여 불순물층을 형성하므로 0.3㎛급 이하의 미세 반도체소자에 있어서도 누설전류의 발생을 방지함과 동시에 펀치스루를 방지하여 신뢰도 높은 반도체소자의 제조방법을 제공할 수 있는 효과가 있다.
Claims (4)
- 제 1 도전형 반도체기판상에 게이트절연막과 전도층을 형성하는 단계;상기 전도층과 게이트 절연막을 선택적으로 패터닝하여 게이트 전극을 형성하는 단계;상기 게이트 전극 양측면 하부의 상기 반도체 기판에 불순물 이온을 틸티 주입하는 단계;상기 틸티 이온주입보다 얕은 깊이로 제 2 도전형 저농도 및 고농도 불순물 이온을 주입하여 확산하여 소오스/드레인 영역 및 상기 소오스/드레인 영역 아래에 매몰 절연막을 형성하는 단계를 포함하여 이루어지는 것을 특징으로 하는 반도체소자의 제조방법.
- 제 1 항에 있어서, 상기 불순물 이온은 비활성 기체인 것을 특징으로 하는 반도체소자의 제조방법.
- 제 1 항에 있어서, 상기 매몰 절연막은 산화막인 것을 특징으로 하는 반도체소자의 제조방법.
- 제 2 항에 있어서, 상기 비활성 기체는 헬륨과 아르곤 중 어느 하나인 것을 특징으로 하는 반도체소자의 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970063822A KR100272507B1 (ko) | 1997-11-28 | 1997-11-28 | 반도체소자의제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970063822A KR100272507B1 (ko) | 1997-11-28 | 1997-11-28 | 반도체소자의제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990042891A KR19990042891A (ko) | 1999-06-15 |
KR100272507B1 true KR100272507B1 (ko) | 2000-12-01 |
Family
ID=19525850
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970063822A KR100272507B1 (ko) | 1997-11-28 | 1997-11-28 | 반도체소자의제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100272507B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7081391B2 (en) | 2002-11-26 | 2006-07-25 | Samsung Electronics Co., Ltd. | Integrated circuit devices having buried insulation layers and methods of forming the same |
-
1997
- 1997-11-28 KR KR1019970063822A patent/KR100272507B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7081391B2 (en) | 2002-11-26 | 2006-07-25 | Samsung Electronics Co., Ltd. | Integrated circuit devices having buried insulation layers and methods of forming the same |
Also Published As
Publication number | Publication date |
---|---|
KR19990042891A (ko) | 1999-06-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100588786B1 (ko) | 반도체 소자 제조방법 | |
KR100226758B1 (ko) | 씨모스펫 제조방법 | |
US5548143A (en) | Metal oxide semiconductor transistor and a method for manufacturing the same | |
KR19980029024A (ko) | 모스펫 및 그 제조방법 | |
US5952700A (en) | MOSFET device with unsymmetrical LDD region | |
KR100574172B1 (ko) | 반도체 소자의 제조방법 | |
KR20050050714A (ko) | 반도체소자의 트랜지스터 제조방법 | |
KR100285995B1 (ko) | Mis트랜지스터의제조방법 | |
KR100272507B1 (ko) | 반도체소자의제조방법 | |
KR100247810B1 (ko) | 모스 트랜지스터 제조방법 | |
KR0133965B1 (ko) | Mos 트랜지스터을 가진 반도체 장치 및 그 제조방법 | |
KR100431324B1 (ko) | 반도체장치의 제조방법 | |
KR100588787B1 (ko) | 반도체 소자 제조방법 | |
KR100531105B1 (ko) | 반도체 소자 제조방법 | |
KR100588784B1 (ko) | 반도체 소자 제조방법 | |
KR100333356B1 (ko) | 반도체장치의 제조방법 | |
KR100531120B1 (ko) | 반도체 소자 제조방법 | |
KR100334968B1 (ko) | 매몰 채널 pmos 트랜지스터 제조 방법 | |
KR0167664B1 (ko) | 반도체소자 제조방법 | |
KR100546812B1 (ko) | 반도체 소자 제조방법 | |
KR100260366B1 (ko) | 반도체 소자의 제조 방법 | |
KR0161884B1 (ko) | 반도체 소자의 제조방법 | |
KR100214535B1 (ko) | 엘디디 구조 모스 트랜지스터 제조방법 | |
JP2000068501A (ja) | 半導体装置及びその製造方法 | |
JPH02102543A (ja) | 絶縁ゲート型電界効果トランジスタの製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100726 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |