KR100270614B1 - 낮은접촉저항의실리사이드를갖는반도체소자및그제조방법 - Google Patents
낮은접촉저항의실리사이드를갖는반도체소자및그제조방법 Download PDFInfo
- Publication number
- KR100270614B1 KR100270614B1 KR1019980007056A KR19980007056A KR100270614B1 KR 100270614 B1 KR100270614 B1 KR 100270614B1 KR 1019980007056 A KR1019980007056 A KR 1019980007056A KR 19980007056 A KR19980007056 A KR 19980007056A KR 100270614 B1 KR100270614 B1 KR 100270614B1
- Authority
- KR
- South Korea
- Prior art keywords
- silicide
- titanium
- gate electrode
- semiconductor substrate
- film
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 60
- 229910021332 silicide Inorganic materials 0.000 title claims abstract description 33
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 title claims abstract description 33
- 238000004519 manufacturing process Methods 0.000 title claims description 11
- 239000010410 layer Substances 0.000 claims abstract description 40
- 239000000758 substrate Substances 0.000 claims abstract description 40
- 229910021341 titanium silicide Inorganic materials 0.000 claims abstract description 30
- 239000010941 cobalt Substances 0.000 claims abstract description 21
- 229910017052 cobalt Inorganic materials 0.000 claims abstract description 21
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 claims abstract description 21
- 239000010936 titanium Substances 0.000 claims abstract description 21
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims abstract description 19
- 229910052719 titanium Inorganic materials 0.000 claims abstract description 17
- 229910052751 metal Inorganic materials 0.000 claims abstract description 14
- 239000002184 metal Substances 0.000 claims abstract description 14
- 238000000151 deposition Methods 0.000 claims abstract description 11
- 238000005530 etching Methods 0.000 claims abstract description 10
- 239000011229 interlayer Substances 0.000 claims abstract description 10
- 125000006850 spacer group Chemical group 0.000 claims abstract description 8
- 238000000034 method Methods 0.000 claims description 28
- 239000012535 impurity Substances 0.000 claims description 11
- 238000010438 heat treatment Methods 0.000 claims description 9
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 claims description 8
- 238000005240 physical vapour deposition Methods 0.000 claims description 6
- 238000000206 photolithography Methods 0.000 claims description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 4
- 229920005591 polysilicon Polymers 0.000 claims description 4
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical group [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims description 3
- 239000010937 tungsten Substances 0.000 claims description 3
- 229910052721 tungsten Inorganic materials 0.000 claims description 3
- 238000001311 chemical methods and process Methods 0.000 claims 2
- 239000011888 foil Substances 0.000 claims 1
- 238000001259 photo etching Methods 0.000 claims 1
- 150000004767 nitrides Chemical class 0.000 abstract 1
- 239000010409 thin film Substances 0.000 abstract 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 239000010703 silicon Substances 0.000 description 5
- 229910008486 TiSix Inorganic materials 0.000 description 3
- 238000009792 diffusion process Methods 0.000 description 3
- 150000002500 ions Chemical class 0.000 description 3
- 229910052698 phosphorus Inorganic materials 0.000 description 3
- QGZKDVFQNNGYKY-UHFFFAOYSA-N Ammonia Chemical compound N QGZKDVFQNNGYKY-UHFFFAOYSA-N 0.000 description 2
- 229910019044 CoSix Inorganic materials 0.000 description 2
- 238000001505 atmospheric-pressure chemical vapour deposition Methods 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 229910021529 ammonia Inorganic materials 0.000 description 1
- 239000012298 atmosphere Substances 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- NNSIWZRTNZEWMS-UHFFFAOYSA-N cobalt titanium Chemical compound [Ti].[Co] NNSIWZRTNZEWMS-UHFFFAOYSA-N 0.000 description 1
- GUTLYIVDDKVIGB-IGMARMGPSA-N cobalt-59 atom Chemical compound [59Co] GUTLYIVDDKVIGB-IGMARMGPSA-N 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 239000012299 nitrogen atmosphere Substances 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/665—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using self aligned silicidation, i.e. salicide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
- H01L21/28017—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
- H01L21/28026—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
- H01L21/28097—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being a metallic silicide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/31051—Planarisation of the insulating layers
- H01L21/31053—Planarisation of the insulating layers involving a dielectric removal step
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76819—Smoothing of the dielectric
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76843—Barrier, adhesion or liner layers formed in openings in a dielectric
- H01L21/76846—Layer combinations
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76877—Filling of holes, grooves or trenches, e.g. vias, with conductive material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/49—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
- H01L29/4916—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen
- H01L29/4925—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen with a multiple layer structure, e.g. several silicon layers with different crystal structure or grain arrangement
- H01L29/4933—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen with a multiple layer structure, e.g. several silicon layers with different crystal structure or grain arrangement with a silicide layer contacting the silicon layer, e.g. Polycide gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/49—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
- H01L29/4983—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET with a lateral structure, e.g. a Polysilicon gate with a lateral doping variation or with a lateral composition variation or characterised by the sidewalls being composed of conductive, resistive or dielectric material
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
소자 분리를 위한 필드 산화막과 불순물이 매입된 소스/드레인 영역을 가지며 웰로 반도체 소자의 영역이 정의되어 있고, 상기 웰 표면에 게이트 산화막을 형성한 후 게이트 전극을 갖으며, 상기 게이트 전극 측면에 스페이서를 갖는 반도체 기판과 층간 절연막과 플러그로 형성된 반도체 소자에 있어서, 상기 플러그 하부와 상기 반도체 기판의 소스/드레인 영역인 접합층 상부 사이 및 게이트 전극상부에 이중의 실리사이드가 형성되어 있어서, 금속막 증착시 매우 낮은 접촉 저항을 갖으며, RTP공정에 의한 열처리 공정으로 p+지역과 같이 n+지역에도 열화됨이 없이 티타늄 실리사이드를 형성할 수 있어 소자의 특성이 매우 우수고 반도체 소자 제조 공정 마진을 충분히 확보할 수 있다.
Description
본 발명은 반도체 소자에 관한 것으로써, 더욱 상세하게는 반도체 소자 제조 공정중 플러그를 형성하기전 반도체 기판과 금속막 사이에 낮은 접촉 저항의 실리사이드를 형성하기 위한 낮은 접촉 저항의 실리사이드를 갖는 반도체 소자 및 그 제조 방법에 관한 것이다.
일반적으로 반도체 소자의 고집적화 추세에 따라 반도체 소자의 제조공정에서 접합저항 및 게이트 전극 저항을 감소시키기 위해 티타늄(Ti)과 실리콘(Si)을 선택적으로 반응시켜 티타늄 실리사이드(TiSix)층을 형성하는 실리사이드 공정을 수행하게 된다.
실리사이드 공정은 티타늄을 실리콘 기판위에 증착한 후, 질소 분위기에서 두번의 급속 열처리 공정을 거쳐 티타늄과 실리콘을 선택적으로 반응시킨다. 따라서 마스크 공정없이 접합과 게이트 전극에만 티타늄 실리사이드를 형성시켜 반도체 소자 제조 공정에서 접합저항을 및 게이트 저항을 저하시킬 수 있다.
이하, 첨부한 도1을 참조하여 종래의 일반적인 반도체 소자의 구조를 설명하면 다음과 같다.
도1에 도시되어 있는바와 같이, 반도체 기판(10)상에 P형 또는 N형 불순물이 매입된 웰(12)이 형성되어 있으며, 반도체 기판(10)의 웰(12) 경계표면에는 필드 산화막(11)이 선택적으로 마련되어 있어 소자 분리가 이루어져 있다.
그리고, 웰(12)상의 소자 영역에는 게이트 산화막(13)과 게이트 전극(14)이 형성되어 있으며, 상기 게이트 전극(14) 양측과 필드 산화막(11) 사이의 반도체 기판(10)에 웰(12)과 반대되는 도전체를 갖는 n+ 또는 p+형 불순물을 이온 주입하여 소스/드레인 영역인 접합층(15)이 각각 형성되어 있고, 게이트 전극(14) 측벽에 산화막으로 스페이서(16)가 형성되어 있다.
또한, 게이트 전극(14) 및 접합층(15)의 상부에 티타늄 실리사이드(TiSix)(17)가 형성되어 있고, 반도체 기판(10) 상부 전면에 산화막(18)이 증착되어 있으며, 소스/드레인 영역인 접합층(15)이 형성된 상부에는 콘택이 형성되어 있으며, 콘택내에 티타늄(19)막과 질화티타늄(20)막이 형성된 다음 금속막(20)이 형성되어 있다.
상기와 같이 구성된 종래의 반도체 소자의 제조방법을 도1을 참조하여 간략히 설명하면 다음과 같다.
먼저, 반도체 기판(10)표면에 필드 산화막(11)을 형성하여 각 웰 영역을 정의한 다음, 정의된 웰 영역에 P형 또는 N형 불순물 이온을 주입하고 확산하여 불순물 농도의 균일성이 높은 P형 또는 N형 웰(12)을 형성한다.
그리고, 반도체 기판(10)의 웰(12) 상에 게이트 산화막(13)을 형성하고, 그 위에 n+ 또는 p+형 폴리 실리콘으로 게이트 전극(14)을 형성한 다음, 게이트 전극(14)을 마스크로 하여 웰(12)과 반대 도전형을 갖는 불순물을 웰(12)에 이온 주입하여 소스/드레인 영역인 접합층(15)을 각각 형성한 후, 반도체 기판(11) 전면에 걸쳐 저압 화학 기상 증착법(LPCVD : low pressure chemical vapor deposition)으로 산화막을 증착시킨 후 이방성 식각하여 게이트 전극(14) 측벽에 스페이서 산화막(16)을 형성한다.
그 다음, 반도체 기판(10)상에 소정 두께의 티타늄층(17)을 형성한 후, 암모니아 분위기에서 급속 저온 열처리 후 고온 열처리 공정을 실시하여 소스/드레인 영역인 접합층(15)과 게이트 전극(14) 상부에 티타늄 실리사이드(17)를 형성한 다음, 반도체 기판(10) 전면에 층간 절연막(18)으로 산화막을 증착하여 평탄화한 다음, 사진 식각공정으로 콘택(contact)을 형성한다.
그리고, 접촉 저항을 감소시키기 위해 상기 콘택내에 확산 방지막용 티타늄(19)과 질화티타늄(20)를 증착하여 형성하고, 그 다음 층간 금속막(21) 예를 들어 바람직하게는 텅스텐(W)을 증착시킨 후 평탄화하여 플러그를 형성하였다.
이와 같이 종래의 방법으로 사진 식각 공정에 의해 콘택 형성시 산화막(18)층과 실리사이드(17)의 식각 선택도가 좋지 않음에 따라 산화막(18) 뿐만 아니라 실리사이드(17)까지 식각되어 콘택이 반도체 기판(11)의 접합층(15)까지 형성되어 실리콘 기판이 들어나는 문제점이 있다.
또 다른 문제점으로는 상기한 문제점을 보안하기 위해 콘택내에 금속막 확산 방지용 티타늄(19)과 질화티타늄(20)을 형성시 티타늄(19)과 접합층(15)이 직접 접촉되어 접촉 저항이 증가하는 문제점이 있다.
또 다른 문제점으로는 티타늄 실리사이드의 열처리 공정중 2번의 급속 저온 열처리 공정으로 n+ 지역에 형성되는 티타늄 실리사이드 두께가 얇아져, n+지역의 후속 열처리 공정에서 티타늄 실리사이드가 쉽게 열화되는 문제점이 있다.
따라서 본 발명은 상기한 문제점을 해결하기 위해 안출된 것으로써, 그 목적은 티타늄 실리사이드 접합층을 형성 후 코발트(Co)막을 증착하여 콘택 형성시 식각을 방지하는 낮은 접촉 저항의 실리사이드를 갖는 반도체 소자 및 그 제조방법을 제공하는데 있다.
도 1은 종래의 일반적인 반도체 소자를 개략적으로 도시한 단면도이다.
도 2는 본 발명의 일 실시예에 따른 낮은 접촉 저항의 실리사이드를 갖는 반도체 소자를 개략적으로 도시한 단면도이고,
도 3a - 도 3i는 본 발명의 일 실시예에 따른 낮은 접촉 저항의 실리사이드를 갖는 반도체 소자 형성방법을 개략적으로 도시한 공정 순서도이고,
상기한 목적을 달성하기 위한 본 발명은,
소자 분리를 위한 필드 산화막과 불순물이 매입된 소스/드레인 영역을 가지며 웰로 반도체 소자의 영역이 정의되어 있고, 상기 웰 표면에 게이트 산화막을 형성한 후 게이트 전극을 갖으며, 상기 게이트 전극 측면에 스페이서를 갖는 반도체 기판과 층간 절연막과 플러그로 형성된 반도체 소자에 있어서, 상기 플러그 하부와 상기 반도체 기판의 소스/드레인 영역인 접합층 상부 사이 및 게이트 전극상부에 이중의 실리사이드가 형성되어 있는 것을 특징으로 한다.
상기한 목적을 구체적으로 실현할 수 있는 본 발명의 실시예를 첨부한 도면을 참조로 상세히 설명한다.
도2는 낮은 접촉 저항의 실리사이드를 갖는 반도체 소자를 도시한 단면도로써, 그 단면 구조를 간략히 설명하자면 다음과 같다.
반도체 기판(50)상부에 P 또는 N형의 웰(52)이 형성되며, 반도체 기판(50)의 웰(52) 경계부 표면에는 필드 산화막(51)이 선택적으로 마련되어 소자분리가 이루어진다.
그리고, 웰(52)상부에는 게이트 산화막(53)과 게이트 전극(54)이 형성되며, 게이트 전극(54)과 필드 산화막(51) 사이 반도체 기판(50)의 웰(52)에는 웰(52)과 반대되는 도전형을 갖는 P형 또는 N형 불순물이 매입된 소스/드레인 영역인 접합층(55)이 각각 형성되어 있다.
그리고, 상기 게이트 전극(54) 측벽에는 스페이서 절연막(56)이 형성되어 있으며, 게이트 전극(54) 및 소스/드레인 영역인 접합층(55) 상부에 티타늄 실리사이드(TiSix) (58)와 코발트 실리사이드(CoSix) (59)가 형성되어 있다.
그리고, 반도체 기판(50) 전면에 층간 절연막(60)을 증착하여 평탄화한 후 접합층(55)의 코발트 실리사이드(58) 상부에 콘택이 형성되어 있으며, 콘택내에 티타늄(Ti)막(61)과 질화티타늄(TiN)막(62)을 증착 형성한 다음, 금속막을 증착한 후 평탄화하여 플러그(64)로 형성되어 있다.
이하, 상기한 구조로 이루어져 있는 낮은 접촉 저항의 실리사이드를 갖는 반도체 소자의 제조방법을 도3a - 도3i를 참조하여 설명한다.
도3a - 도3i는 본 발명의 일 실시예인 낮은 접촉 저항의 실리사이드를 갖는 반도체 소자의 제조방법의 공정 순서에 따라 도시한 단면도로써, 도3a에 도시되어 있는바와 같이, 먼저 반도체 기판(50)상에 초기 산화막을 형성하고 LOCOS(local oxidation of silicon) 방법으로 필드 산화막(51)을 형성하여 소자 분리영역을 정의한다. 그리고, 상기에서 정의된 소자 영역에 P형 불순물(이온) 또는 N형 불순물(이온)을 주입하고 열처리하여 P 또는 N형 웰(52)을 형성한 다음, 일반적인 식각공정으로 초기 산화막을 제거한다.
이 후, 반도체 기판(50)의 웰(52)상부 경계면에 게이트 산화막과 n+ 또는 p+형 폴리 실리콘막을 연속해서 증착한 다음 감광막을 도포하여 리소그래피 공정을 통해 게이트 전극을 형성하기 위한 감광막 패턴을 형성한 후, 식각하여 게이트 전극(54)과 게이트 산화막(53)을 형성한다.
다음, 도3a에 도시되어 있는 바와 같이 게이트 전극(54)을 마스크로 하여 반도체 기판(50)상에 웰(52)과 반대 도전형을 갖는 불순물을 이온 주입하여 소스/드레인 영역인 접합층(55)을 각각 형성한 후, 반도체 기판(50) 전면에 걸쳐 저압 화학 기상 증착법(LPCVD : low pressure chemical vapor deposition)으로 산화막을 증착시킨 후 이방성 식각하여 게이트 전극(54) 측벽에 스페이서 산화막(56)을 형성한다.
그리고, 도3b에 도시되어 있는바와 같이 반도체 기판(50) 전면에 소정 두께의 티타늄(Ti)막(57)을 형성한 후, 2번의 RTP공정을 실시하여 소스/드레인 영역인 접합층(55)과 게이트 전극(54) 상부에 티타늄 실리사이드(58)를 도3c에 도시되어 있는 바와 같이 형성한다.
이 후, 도3d에 도시되어 있는바와 같이 코발트(Co)막(59)을 반도체 기판 전면에 물리 기상 증착법(physical vapor deposition:PVD) 으로 증착한 후 열처리하여 도3e에 도시되어 있는바와 같이 게이트 전극(54) 및 접합층(55)에 형성되어 있는 티타늄 실리사이드(58)상부에 코발트 실리사이드(60)를 형성한다.
이 때, 반도체 기판(50) 전면에 물리 기상 증착법(physical vapor deposition:PVD) 으로 증착된 코발트(59)를 800 ∼ 950℃의 고온에서 RTP 공정으로 열처리하여 게이트 전극(54) 및 접합층(55)에 형성되어 있는 티타늄 실리사이드(58)와 반응시켜 티타늄 코발트(Tix Coy) 및 코발트 실리사이드(CoSix)를 형성한 다음, 반응하지 않은 순수한 코발트(Co)만 에천트를 사용 식각하여 제거한다.
따라서, 티타늄실리사이드(58)상부에 코발트 실리사이드(60)를 형성함에 따라 후속 공정인 열처리 공정에서 티타늄 실리사이드(58)가 쉽게 열화됨이 방지된다.
이 후, 도3f에 도시되어 있는바와 같이 반도체 기판(50) 전면에 상압 화학 기상 증착법(APCVD:atmospheric pressure chemical vapor deposition)으로 층간 절연막인 산화막(61)을 소정의 두께로 증착하고, CMP공정으로 상기 층간 절연막(61)을 도3g에 도시되어 있는바와 같이 평탄화한다.
다음, 평탄화된 층간 절연막(61)을 포토리소그래피 공정을 이용 실리사이드가 형성된 상부에 도3h에 도시되어 있는바와 같이 콘택을 형성한 다음, 후속 공정인 금속막 증착시 확산을 방지하기 위한 티타늄(Ti)막(62) 및 질화티타늄(TiN)막(63)을 증착하여 형성한다.
이 후, 도3i에 도시되어 있는바와 같이 화학 기상 증착법(CVD:chemical vapor deposition)으로 금속막(64) 예를 들어 바람직하게는 텅스텐(W)을 증착시킨 후 도2에 도시되어 있는바와 같이 CMP공정으로 평탄화하여 플러그(65)를 형성한다.
상기한 실시예는 가장 바람직한 실시예를 설명한 것으로써, 이에 한정되는 것은 아니며, 상기 실시예로부터 용이하게 설명할 수 있는 것도 본 발명에 포함된다.
이상에서와 같이 본 발명의 실시예서 코발트 실리사이드를 티타늄 실리사이드가 형성되어 있는 게이트 전극 및 접합층 상부에 형성으로써, 금속막 증착시 매우 낮은 접촉 저항을 갖으며, RTP공정에 의한 열처리 공정으로 p+지역과 같이 n+지역에도 열화됨이 없이 티타늄 실리사이드를 형성할 수 있어 소자의 특성이 매우 우수고 반도체 소자 제조 공정 마진을 충분히 확보할 수 있는 효과를 가진 낮은 접촉 저항의 실리사이드를 갖는 반도체 소자 및 그 제조방법을 제공할 수 있다.
Claims (5)
- 필드 산화막에 의해 소자 분리된 반도체 기판에 형성된 게이트 산화막 및 게이트 전극, 상기 게이트 전극과 필드 산화막 사이의 반도체 기판에 형성된 소스/드레인 영역, 상기 게이트 전극 측벽에 형성된 스페이서 산화막, 상기 게이트 전극 및 소스/드레인 영역 상부에 형성된 티타늄 실리사이드, 상기 티타늄 실리사이드의 일부가 드러나도록 콘택이 형성된 층간 절연막, 상기 콘택 내벽 및 드러난 티타늄 실리사이드 상부에 형성된 티타늄막 및 질화 티타늄막, 상기 콘택을 채우는 금속박을 포함하는 반도체 소자에 있어서,상기 티타늄 실리사이드 상부에 형성된 코발트 실리사이드를 더 포함하는 것을 특징으로 하는 낮은 접촉 저항의 실리사이드를 갖는 반도체 소자.
- 반도체 소자의 영역이 정의된 반도체 기판상부에 게이트 산화막과 폴리실리콘을 증착하는 단계와;상기 폴리 실리콘을 사진 식각하여 게이트 전극을 형성하는 단계와;상기 게이트 전극을 마스크로 반도체 기판에 불순물을 이온 주입한 후 열처리하여 소스/드레인 영역인 접합층을 형성하는 단계와;상기 게이트 전극이 형성된 반도체 기판 상부 전면에 산화막을 증착하는 단계와;상기 증착된 산화막을 이방성 식각하여 게이트 전극 측벽에 스페이서 산화막을 형성하는 단계와;상기 반도체 기판 상부 전면에 티타늄막을 증착하는 단계와;상기 증착된 티타늄을 열처리하여 소스/드레인 영역인 접합층 및 게이트 전극에 티타늄 실리사이드를 형성하는 단계와;상기 티타늄 실리사이드가 형성된 반도체 기판 상부 전면에 식각 선택도가 큰 코발트 막을 증착하는 단계와;상기 증착된 코발트를 열처리하여 상기 티타늄 실리사이드와 반응시킨 후 티타늄 실리사이드가 형성된 소스/드레인 영역인 접합층 및 게이트 전극 상부에 코발트 실리사이드를 형성하는 단계와;비소자 영역에서 코발트막을 제거하는 단계와;상기 코발트 실리사이드가 형성된 반도체 기판 상부 전면에 층간 절연막인 산화막을 증착하는 단계와;상기 증착된 산화막을 기계 화학적 공정으로 평탄화하는 단계와;상기 평탄화된 산화막을 사진 식각공정으로 식각하여 콘택을 형성하는 단계와;상기 콘택이 형성된 반도체 기판 상부 전면에 티타늄과 질화티타늄을 연속 증착한 다음 금속막을 증착하는 단계와;상기 증착된 금속막을 기계 화학적 공정으로 평탄화하여 전극 형성을 위한 플러그를 형성하는 단계를 포함하여 이루어지는 것을 특징으로 하는 낮은 접촉 저항의 실리사이드를 갖는 반도체 소자의 제조방법.
- 청구항 2에 있어서, 상기 코발트는 물리 기상 증착법으로 증착하는 것을 특징으로 하는 낮은 접촉 저항의 실리사이드를 갖는 반도체 소자의 제조방법.
- 청구항 2에 있어서, 상기 코발트 실리사이드 형성조건은 물리 기상 증착법으로 증착된 식각 선택도가 큰 코발트를 RTP공정으로 800에서 950℃ 고온 열처리한 후 티타늄 실리사이드와 반응시켜 코발트 실리사이드를 형성하는 것을 특징으로 하는 낮은 접촉 저항의 실리사이드를 갖는 반도체 소자의 제조방법.
- 청구항 2에 있어서, 상기 금속막은 텅스텐인 것을 특징으로 하는 낮은 접촉 저항의 실리사이드를 갖는 반도체 소자의 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980007056A KR100270614B1 (ko) | 1998-03-04 | 1998-03-04 | 낮은접촉저항의실리사이드를갖는반도체소자및그제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980007056A KR100270614B1 (ko) | 1998-03-04 | 1998-03-04 | 낮은접촉저항의실리사이드를갖는반도체소자및그제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990073857A KR19990073857A (ko) | 1999-10-05 |
KR100270614B1 true KR100270614B1 (ko) | 2000-12-01 |
Family
ID=19534187
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019980007056A KR100270614B1 (ko) | 1998-03-04 | 1998-03-04 | 낮은접촉저항의실리사이드를갖는반도체소자및그제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100270614B1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100422397B1 (ko) * | 2001-06-29 | 2004-03-12 | 주식회사 하이닉스반도체 | 코발트 실리사이드 에피텍시층 형성 방법 |
KR100459717B1 (ko) * | 2002-08-23 | 2004-12-03 | 삼성전자주식회사 | 반도체 소자의 금속 콘택 형성 방법 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10056868A1 (de) * | 2000-11-16 | 2002-05-29 | Advanced Micro Devices Inc | Halbleiterbauteil mit verringerter Leitungskapazität und verringertem Übersprechrauschen |
KR100591176B1 (ko) * | 2004-05-28 | 2006-06-19 | 동부일렉트로닉스 주식회사 | 반도체 소자의 실리사이드 형성 방법 |
-
1998
- 1998-03-04 KR KR1019980007056A patent/KR100270614B1/ko not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100422397B1 (ko) * | 2001-06-29 | 2004-03-12 | 주식회사 하이닉스반도체 | 코발트 실리사이드 에피텍시층 형성 방법 |
KR100459717B1 (ko) * | 2002-08-23 | 2004-12-03 | 삼성전자주식회사 | 반도체 소자의 금속 콘택 형성 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR19990073857A (ko) | 1999-10-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100307124B1 (ko) | 반도체장치및그제조방법 | |
KR100302894B1 (ko) | 이중(dual) 두께 코발트 실리사이드 층을 갖는 집적 회로 구조 및 그 제조 방법 | |
KR100467021B1 (ko) | 반도체 소자의 콘택 구조체 및 그 제조방법 | |
JPH0259623B2 (ko) | ||
KR20020038508A (ko) | 반도체 장치 및 그의 제조방법 | |
KR20040029119A (ko) | 니켈 규화물을 사용하여 개선된 k 값이 높은 유전체 | |
US20020001935A1 (en) | Method of forming gate electrode in semiconductor device | |
US20050104135A1 (en) | Semiconductor device and manufacturing method thereof | |
JP2007027348A (ja) | 半導体装置及びその製造方法 | |
JPH08111527A (ja) | 自己整合シリサイド領域を有する半導体デバイスの製造方法 | |
JPH07312352A (ja) | 半導体技術用の改良式接合コンタクトの形成方法及び構造 | |
KR100270614B1 (ko) | 낮은접촉저항의실리사이드를갖는반도체소자및그제조방법 | |
US5913124A (en) | Method of making a self-aligned silicide | |
US6204539B1 (en) | Semiconductor apparatus and manufacturing method therefor | |
US6841449B1 (en) | Two-step process for nickel deposition | |
US6632740B1 (en) | Two-step process for nickel deposition | |
US7416968B2 (en) | Methods of forming field effect transistors having metal silicide gate electrodes | |
US6689687B1 (en) | Two-step process for nickel deposition | |
US20020098659A1 (en) | Method for forming steep spacer in a MOS device | |
KR100428627B1 (ko) | 모스 트랜지스터 제조 방법 | |
KR100432789B1 (ko) | 반도체 소자의 제조 방법 | |
KR100419068B1 (ko) | 모스 트랜지스터 제조 방법 | |
KR20000000869A (ko) | 반도체장치의 제조 방법 | |
KR100844953B1 (ko) | 선택적 텅스텐 성장법을 이용한 게이트 제조 방법 | |
KR100613345B1 (ko) | 반도체 소자의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20110719 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20120726 Year of fee payment: 13 |
|
LAPS | Lapse due to unpaid annual fee |