KR100256500B1 - Pdp 텔레비전의 데이터 로드클럭 발생장치 - Google Patents

Pdp 텔레비전의 데이터 로드클럭 발생장치 Download PDF

Info

Publication number
KR100256500B1
KR100256500B1 KR1019970052403A KR19970052403A KR100256500B1 KR 100256500 B1 KR100256500 B1 KR 100256500B1 KR 1019970052403 A KR1019970052403 A KR 1019970052403A KR 19970052403 A KR19970052403 A KR 19970052403A KR 100256500 B1 KR100256500 B1 KR 100256500B1
Authority
KR
South Korea
Prior art keywords
data
signal
clock
gate
counter
Prior art date
Application number
KR1019970052403A
Other languages
English (en)
Other versions
KR19990031620A (ko
Inventor
박준석
Original Assignee
전주범
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자주식회사 filed Critical 전주범
Priority to KR1019970052403A priority Critical patent/KR100256500B1/ko
Publication of KR19990031620A publication Critical patent/KR19990031620A/ko
Application granted granted Critical
Publication of KR100256500B1 publication Critical patent/KR100256500B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/66Transforming electric information into light information

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 PDP-TV에 있어서 유효데이터에 대한 로드클럭을 발생하는 장치에 관한 것으로, 특히 PDP-TV의 애스팩트비가 16:9(853×480) 및 4:3(640×480)인 화면 표시수치에 있어서 853개의 유효데이터와 640개의 유효데이터를 3개의 16진 카운터를 이용해서 16비트로 로드할 수 있도록 하는 PDP-TV의 데이터 로드클럭 발생장치에 관한 것이다. 본 발명은 유효데이터와 기본 클럭을 입력으로 한 16진 카운터에서 16진수를 카운터하며, 상기 카운터된 신호와 기본클럭을 AND게이트1으로 입력되게 하며 또한, 상기 카운터된 신호는 NOT게이트에 의해서 반전되어 기본클럭과 동시에 AND게이트2로 입력되게 한다. 상기에서 AND게이트1으로부터 출력된 신호는 제2 16진 카운터로 입력되며, AND게이트2로부터 출력된 신호는 제3 16진 카운터로 입력된다. 상기 제2, 3 16진 카운터로 입력된 신호는 하이(HIGH)구간 동안에 16클럭을 분주하여 제2 16진 카운터로부터 1∼16까지의 로드클럭을 생성하고, 제3 16진 카운터로부터 17∼32까지의 로드클럭을 생성하여 16비트의 데이터를 액세스할 수 있도록 하는 것이다.

Description

PDP 텔레비전의 데이터 로드클럭 발생장치
본 발명은 PDP-TV에 있어서 유효데이터에 대한 로드클럭을 발생하는 장치에 관한 것으로, 특히 PDP-TV의 애스팩트비가 16:9(853×480) 및 4:3(640×480)인 화면 표시수치에 있어서 853개의 유효데이터와 640개의 유효데이터를 3개의 16진 카운터를 이용해서 로드할 수 있도록 하는 PDP-TV의 데이터 로드클럭 발생장치(A generating apparatus of data load clock for PDP-TV)에 관한 것이다.
일반적으로, PDP-TV 시스템에서 일반 화면크기인 경우는 4:3 애스팩트비에서 화면사이즈가 640×480 모드이고, 와이드 화면크기인 경우는 16:9 애스팩트비에서 화면사이즈가 853×480 모드로 구현된다. 상기의 각 화면크기 모드를 구현하기 위한 PDP-TV 시스템의 구동에 대해서 설명하면 다음과 같다. 즉, PDP-TV의 메모리부에서 출력되는 R,G,B 데이터는 패널의 RGB 화소배치에 맞게 재배열되어 어드레스 구동 IC에 공급되어야 하며, 이 때문에 데이터 인터페이스부가 필요하다. 640×480 모드의 시스템에서는 데이터 인터페이스부에서는 1라인 분량(640×3=1920비트)의 데이터를 임시저장하여야 하는데 데이터의 연속성을 보장(입력과 출력을 동시에 수행)하여야 하므로 2라인 분량(1920×2=3840비트)의 임시저장장소가 필요하다. 즉, 메모리부로부터 R/G/B 각각 8비트씩 총 24b비트의 데이터가 차례로(80회) 제1 임시저장영역에 입력되면서(24bits×80=1920비트), 이와 동일한 시간 간격으로 제2 임시저장영역의 이전 1라인 분량의 데이터가 어드레스구동IC에서 요구하는 데이터스트림의 형태로 출력된다. 이와 같은 입출력 동작은 제1, 제2 임시 저장영역에서 교대로 일어나게 된다. 즉, 제1 임시 저장영역이 입력모드, 제2 임시저장영역이 출력모드로 동작한 후, 그 다음에는 그 역으로의 동작을 반복한다. 그러나 853×480 모드의 와이드 화면을 구현하기 위해서는 8비트로 억세스하는 경우의 패널에서는 853÷8≒107, 즉 107번의 어드레싱을 하면 한 웨이트분량의 데이터가 로드 가능하게 된다.
도 1을 참조하여 종래 PDP-TV의 데이터 로드클럭 생성장치에 대해서 상세히 설명하고자 한다.
도 1은 853×480모드를 구현하기 위한 데이터 로드클럭 발생부와 640×480모드를 구현하기 위한 데이터 로드클럭 발생부가 직렬로 결합되고 각 모드의 출력이 멀티플렉서로 입력되도록 구성한 블록도이다. 상기 853×480모드인 경우는 데이터를 웨이트별로 디스플레이하고 방전유지 동작을 반복한다. 쉬프트 클럭(clk_480)은 라인주상에 대한 정보이기 때문에 한 구간동안 1웨이트의 1라인분의 데이터를 디스플레이하면 된다. 따라서 853개의 데이터만 로드하는 클럭이 필요한데 8비트씩 묶여있기 때문에 853÷8≒107, 즉 107번의 어드레싱을 하면된다. 또한 640×480 모드에서도 640÷8=80, 즉 80번의 어드레싱을 하면된다. 그러나 853×480 모드와는 달리 640×480 모드는 좌우로 블랭크구간이 생기고 총 어드레싱해주어야 하는 시간은 107번의 어드레싱 시간이기 때문에 좌우로 각각 13과 14 어드레싱 시간을 블랭크 시간으로 주도록 한다. 하나의 PDP-TV에서 상기와 같은 각 모드의 로드클럭을 발생하기 위한 장치를 종래에서는 다음과 같은 구성으로 구현하고 있다.
데이터 쉬프트에 필요한 클럭신호(clk_480)와 기준 메인클럭신호(clk)가 앤드게이트(10)의 각단으로 입력되어, 수직동기신호의 1프레임에 포함된 8개의 서브필드의 한 구간은 어드레싱구간과 유지구간으로 구성되고, 상기의 어드레싱구간에는 480개의 쉬프트 클럭(clk_480)이 존재하며, 상기의 쉬프트 클럭 하나에는 150클럭의 기준클럭이 존재하는 구간에서 상기의 쉬프트 클럭(clk_480)신호와 기준클럭이 일치할 때에 그 신호를 8카운터(20)로 출력하고,상기의 8카운터(20)는 상기의 (clk_480) 1구간의 150클럭중 처음 8클럭을 지연시킨 신호를 앤드게이트(30)의 일단에 출력하고, 상기의 앤드게이트(10)의 출력은 상기의 앤드게이트(30)의 타단에 입력되어, 상기의 앤드게이트(30)와 일치된 출력이 107개의 클럭을 카운트하는 107카운터(40)로 입력되어, 상기의 107카운터에서 하나의 웨이트분량의 데이터를 로드하는데 필요한 107개의 클럭신호를 생성하여 멀티플렉서(50)로 출력하고, 상기의 107 카운터(40)의 출력단은 640×480 모드 클럭발생부에 해당하는 13 카운터(60)와 결합되고, 13카운터(60)에서 출력되는 클럭이 80 카운터(70)에 입력되어 640×480 모드의 데이터 로드클럭을 상기의 멀티플렉서(50)로 출력하는 장치로 구성되어 있다.
도 2는 상기에서 설명한 종래 구성에 따른 각 부위의 동작에 관한 파형도이다. 도 2를 참작하여 상기의 본 발명의 데이터 로드클럭 발생장치의 작용을 상세히 설명하기로 한다. 기본적으로 8비트로 액세스하는 경우에는 어드레싱 구간과 방전유지구간으로 구성되는 하나의 서브필드에 해당하는 구간중 상기의 어드레싱 구간에 480개의 쉬프트 클럭(480클럭)과 기준클럭인 메인클럭이 상기의 AND게이트(10)로 입력되고, 상기의 AND게이트(10)는 쉬프트 클럭(480클럭)의 한 구간과 여기에 대응하는 메인클럭 150개를 8카운터(20)로 출력한다. 상기의 8카운터(20)는 상기의 150개의 메인클럭의 최초 클럭에서부터 8클럭을 지연시킨후 상기의 쉬프트 클럭(480클럭)을 온(HIGH) 하여 AND게이트(30)의 일단으로 입력시킨다. 상기의 AND게이트(30)의 일단으로는 상기의 AND게이트(10)의 출력이 입력된다. 상기의 AND게이트(30)에서 일치된 신호를 107카운터(40)로 출력하고, 상기의 107카운터(40)에서는 107개의 클럭을 생성하여 그 클럭을 이용하여 데이터를 로드하도록 하나의 로드클럭(제1클럭_로드)과 유효데이터(data valid1) 및 블랭크신호(blank1)를 멀티플렉서(50)에 제공한다.
도 3은 640×480 모드의 데이터 로드클럭 발생부에 해당하는 13 카운터(60)와 80 카운터(70)의 각 입출력단의 파형도이다. 즉, 107 카운터(40)에서 출력되는 제1 클럭_로드와 제1 유효데이터를 입력받는 13 카운터(40)에서는 상기의 107 로드클럭의 시작단에서 13클럭 만큼의 시간지연을 시키고, 13클럭 지연된 신호를 상기의 80 카운터(70)에서 80개의 클럭을 카운터하여 80개의 제2 클럭_로드와 제2 유효데이터 및 신호를 반전시키기 위한 제2 블랭크신호를 상기의 멀티플렉서(50)에 제공하고, 상기의 멀티플렉서(50)는 상기의 107 카운터에서 입력된 제1 클럭_로드, 제1 유효데이터 및 제1 블랭크신호와, 상기의 80 카운터(70)에서 입력되는 제2 클럭_로드, 제2 유효데이터 및 제2 블랭크신호를 외부에서 입력되는 모드 제어신호에 따라 선택하여 출력한다.
상기에서 설명한 데이터 로드클럭 발생장치는 640×480의 액스팩트비를 갖는 일반화면에서는 640개의 유효데이터를 8비트씩 로드하면 80회의 어드레싱 과정이 필요하며, 853×480의 액스팩트비를 갖는 와이드화면에서는 853개의 유효데이터를 8비트씩 로드하면 107회의 어드레싱 과정이 필요하였다. 그러나, 기술의 발달로 반도체메모리 및 주변소자들의 속도가 향상됨에 따라서 데이터 로드클럭의 속도 향상이 요구되어지며, 이에 8비트로써 데이터를 로드함에 있어서는 속도의 저하를 가져오는 문제점이 있었다.
이에, 본 발명은 상기와 같은 종래의 문제점을 해소하기 위하여 안출된 것으로써, 쉬프트 레지스트로부터 출력되는 8비트로 구성된 데이터를 8비트로 액세스하지 않고 16비트로 액세스하는 데이터 로드클럭 발생장치를 제공하는데 그 목적이 있다. 상기와 같은 목적을 달성하기 위하여 본 발명은 853×480모드 및 640×480모드에서 유효데이터 클럭인 853개의 클럭 및 640개의 클럭과 기준클럭을 입력으로 해서 3개의 16진 카운터를 거쳐서 데이터를 로드할 수 있도록 하는 것을 특징으로 한다.
도 1은 종래의 PDP 텔레비전에 있어서 데이터 로드클럭을 발생하는 장치에 대한 블록도.
도 2는 도 1에서, 해상도가 853×480인 경우의 데이터를 로드하는 파형도.
도 3은 도 1에서, 해상도가 640×480인 경우의 데이터를 로드하는 파형도.
도 4은 PDP-TV 시스템의 전체 구성 블록도.
도 5는 도 3의 주요부인 메모리부의 블록도.
도 6는 본 발명에 따른 데이터 로드클럭 발생장치에 대한 블록도.
도 7는 도 4에 의해서 데이터를 로드하는 파형도.
도 8은 도 7에 나타낸 제2 16진 카운터의 출력 및 디코더의 출력을 나타낸 표.
〈도면의 주요부분에 대한 부호의 설명〉
20 : 8카운터 40 : 107카운터
50 : 멀티플렉서 60 : 13카운터
70 : 80카운터 100 : 제1 16진 카운터
110, 120 : AND게이트 130 : 제2 16진카운터
140 : 제3 16진 카운터 150 : 제1 디코더
160 : 제2 디코더 200 : 복합영상신호처리부
210 : 디지털 데이터 처리부 220 : PDP 구동부
230 : 데이터 재배열부 240 : 어드레스 생성부
250 : 콘트롤 클럭 생성기
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 상세히 설명하고자 한다.
첨부도면 도 4는 AC형 PDP-TV 시스템의 전체 구동에 대하여 설명하기 위한 것이다. PDP-TV는 일반적으로 안테나를 통해 수신되는 복합영상신호를 아날로그 처리하여 ADC부에 제공하는 AV부(1)로 구성된 복합영상신호처리부(200)와, 상기의 입력된 아날로그 복합영상신호를 디지털처리를 하는 ADC부(2)와, 상기의 복합영상신호처리부(200)로부터 입력된 디지털 영상 데이터를 재배열하기 위한 메모리부(3)와, 재배열한 디지털 영상 데이터를 입력 받아 PDP 계조처리에 적당한 데이터 스트림으로 만들기 위한 데이터 인터페이스부(4)와, 상기의 메모리부(3), 데이터 인터페이스부(4) 그리고 전체 시스템을 제어하기 위한 메인클럭을 생성하여 공급하는 타이밍 콘트롤러부(5)로 된 디지털 데이터 처리부(210)와, 상기의 데이터 인터페이스부(4)로부터 데이터 스트림을 입력받아 플라즈마 패널에 계조처리를 위해 데이터를 공급하는 어드레스 구동 IC(6)와 유지/주사 구동 IC(7)로 된 PDP 구동부(220)로 구성된다. 상기의 AV부(1)에서는 NTSC 복합신호를 입력받아 아날로그 R, G, B와 수평 및 수직동기신호를 분리하고, 휘도신호(Y)의 평균값에 해당하는 APL(Average Picture Level)을 구해 ADC부(2)에 공급한다. 이 APL은 PDP-TV 시스템의 밝기 개선을 위해 사용된다. NTSC 복합영상신호는 비월주사(Interlaced scanning) 방식으로 1프레임이 Odd/Even의 2필드로 구성되어 있고, 수평동기신호는 약 15.73KHZ, 수직동기신호는 약 60Hz의 주파수를 갖는다. 복합영상신호로부터 분리한 음성신호는 음성증폭기를 거쳐 직접 스피커로 출력한다. ADC부(2)는 아날로그 R, G, B신호를 입력으로 받아 디지털 테이타로 변환하여 메모리부(3)로 출력해 주며, 이때 이 디지털 데이타는 PDP-TV시스템의 밝기 개선을 위해 변환된 형상의 영상데이타이다. ADC부(2)는 증폭부, 클럭생성부, 샘플링 영역 설정부, 그리고 데이터 맵핑부로 나뉜다. 상기의 ADC부(2)에서 증폭부는 아날로그 R, G, B 및 APL 신호를 양자화시키기에 적당한 신호레벨로 증폭하고, 수평 및 수직동기신호를 일정한 위상으로 변환하여 출력한다. 그리고 클럭 생성부는 샘플링 클럭은 반드시 입력동기신호에 동기된 클럭을 사용하여야 하는데, 이를 위해서는 PLL(Phase Locked Loops)을 사용하여 클럭을 생성한다. PLL은 입력동기신호의 위상과 Loop에서 출력된 가변펄스의 위상을 비교하는 PD(Phase Detector), VCXO(Voltage Controlled Crystal Oscillstor)의 콘트롤전압을 출력하는 LF(Loop Filter), 콘트롤전압에 의해 발진하는 VCXO, 그리고 VCXO의 출력을 분주하여 위상비교펄스를 출력하는 PC(Programmable Counter)로 구성되어, 입력동기신호에 동기된 클럭을 출력한다. 만약 입력동기신호에 동기된 클럭을 사용하지 않을 경우에는 디스플레이되는 영상의 수직 직선성이 보장되지 않는다. 또한 샘플링 영역은 수직위치와 수평위치로 설정된다. 수직위치구간은 입력신호중 영상정보가 있는 라인만을 설정하는 펄스이고, 수평위치구간은 수직위치로 설정된 라인중 영상정보가 있는 시간만을 설정하는 펄스이다. 수직위치구간과 수평위치구간은 샘플링을 하는 기준이 된다. 이때에 Odd/Even 필드 각각 240 라인씩, 총 480 라인이 선택된다. 수평위치구간은 선택된 라인마다, 최소 853개의 샘플링 클럭이 존재할 수 있는 시간이 되어야 한다. 상기의 ADC부(2)의 데이터 맵핑부는 A/D 컨버터에서 출력된 R, G, B 데이터를 PDP의 밝기 특성에 부합하는 데이터로 맵핑하여 출력한다. 즉, ROM에 몇가지 벡터테이블을 마련해놓고 디지털화된 APL데이타에 따라 최적의 벡터테이블을 선택하여, ADC부(2)에서 출력된 R,G,B데이터를 1:1 맵핑하여 개선된 R,G,B 데이터 형태로 메모리부(3)에 제공한다.
메모리부(3)에서는 PDP 계조처리를 위해서는 1필드의 영상데이터를 복수개의 서브필드로 재구성한 다음, 최상위 비트(MSB)부터 최하위 비트(LSB)까지 재배열 할 필요가 있다. 또한, 비월주사(Interlaced scanning)방식으로 입력되는 영상데이터를 순차주사(Progresive scanning)방식으로 변환하여 디스플레이하므로 1프레임 분량의 영상데이터를 저장할 영역이 필요하게 된다.
도 5는 상기와 같은 기능을 수행하는 메모리부의 블록다이어그램이다. 즉, 메모리부(3)는 크게 데이터 재배열부(230), 어드레스 생성부(240)로 나눌 수 있고, 그밖에 콘트롤 클럭 생성기(250)와 2개의 프레임 메모리 A,B 및 데이터 선택기로 구성되어 있다. 데이터 재배열부(230)는 쉬프트 레지스터 A/B, D-FF & MUX(D 플립플롭과 멀티플렉서), 그리고 3상태버퍼A, B로 구성 되어, ADC부(2)에서 병렬(MSB~LSB)로 제공되는 영상 데이터가 프레임메모리의 한 어드레스에 동일한 가중치를 갖는 비트들로 저장되도록 재배열 한다. 제 1 쉬프트 레지스터가 8개 샘플의 영상 데이터를 로드(Load)하는 동안, 제 2 쉬프트 레지스터에서는 이전에 로드되었던 8개 샘플의 영상 데이터가 최상위 비트(MSB, 8 Bits)로부터 최하위 비트(LSB, 8 Bits)까지 순차적으로 쉬프트하면서 출력된다.
ADC부(2)에서 제공하는 영상 데이터를 연속적으로 재배열하기 위해 제 1, 제 2 쉬프트레지스터 2개를 마련하고, 이들이 교번으로 로드(Load)와 쉬프트(Shift) 동작을 반복하도록 한다. D-FF & MUX는 이들 중 쉬프트 모드에서 출력되는 동일한 가중치(Weight)의 데이터(Recordered Data)를 선택하여 3상태 버퍼로 공급한다. 한 장의 영상 데이터(853×3(RGB)×480×8Bits≒10Mbit)를 저장할 수 있는 프레임 메모리 또한, 2개를 마련하여 이들이 프레임 단위로 기입(Write), 독취(Read)동작을 교번으로 수행함으로써, 연속적으로 영상 데이터를 저장, 디스플레이할 수 있도록 한다. 그러므로 3상태 버퍼 A, B는 D-FF & MUX부터 제공되는 재배열된 영상 데이터를 기입 모드에 있는 프레임 메모리로 연결시켜주는 역할을 한다. 어드레스생성부(240)에서는 비월주사 방식으로 입력되는 영상 데이터를 순차주사 방식으로 변환하여 디스플레이하므로 기입 어드레싱과 독취 어드레싱의 순서가 다르게 된다. 즉, 메모리에 저장된 1필드의 영상 데이터는 1라인 분량의 Odd 라인 데이터 독취후 Even 라인 데이터 독취를 반복 수행하게 된다. 또한, PDP 계조처리상 1필드를 몇 개의 서브필드로 나누고, 각 서브필드에 해당하는 영상 데이터를 차례로 독취하여 데이터 인터페이스부(4)로 제공하여야 하므로, 기입순서와는 구조적으로 아주 다른 독취순서를 갖게 된다. 그러므로 설계한 메모리맵 구성에 따른 기입 어드레스 생성기와 독취 어드레스 생성기가 필요하며, 어드레스 선택기는 프레임 메모리 A, B의 각 동작모드(기입, 독취모드)에 따라 해당 어드레스를 제공해주는 역할을 한다. 콘트롤 클럭 생성기(250)에서는 수직·수평동기신호(H, Vsync) 및 메인 클럭을 입력으로 하여 기입/독취 어드레스 클럭 및 메모리부(3)를 구동하는데 필요한 그 밖의 모든 로직 콘트롤 펄스를 생성, 공급한다. 데이터 선택기는 프레임 메모리 A, B 중 독취 모드에서 출력되는 영상 데이터를 선택하여 데이터 인터페이스부(4)에 제공한다. 데이터 인터페이스부(4)는 메모리부(3)로부터 넘어오는 R/G/B 데이터를 임시 저장하였다가 어드레스구동IC(6)에서 요구하는 데이터 형태로 맞추어 제공하는 역할을 한다. 메모리부(3)에서 출력되는 R/G/B 화소 배치에 맞게 배열되어 어드레스 구동IC(6)에 공급되어야 하며, 이 때문에 데이터 인터페이스부(4)가 필요하다.
AC/DC 변환부(9)에서는 교류전원(220V, 60Hz)을 입력으로 하여 도 8에서 나타낸 각 전극 구동펄스를 조합하는데 필요한 고압과 그 밖의 PDP-TV 시스템을 구성하는 각 부에서 요구하는 DC전압을 생성, 공급한다.
도 6은 상기와 같이 구성된 PDP-TV의 시스템에 있어서 메모리부에 해당하는 쉬프트레지스터로부터 출력되는 데이터를 로드하는 본 발명의 데이터 로드클럭 발생장치에 대한 블록도이다. 이하에서 상기 본 발명의 구성 및 작용에 대하여 상세히 설명하겠다. 상기 블록도는 유효데이터와 기본 클럭을 입력으로 해서 16진수를 카운터하는 제1 16진 카운터(100); 제1 16진 카운터(100)로부터 출력되는 신호와 기본 클럭신호를 입력으로하는 AND게이트1(110); 제1 16진 카운터(100)의 출력을 반전하는 NOT게이트를 통과한 신호와 기본 클럭신호를 입력으로하는 AND게이트2(120); 상기 AND게이트1(110)의 출력신호 및 유효데이터를 입력으로해서 16개의 클럭을 카운터하는 제2 16진 카운터(130); 상기 AND게이트2(120)의 출력신호 및 유효데이터를 입력으로 해서 16개이 클럭을 카운터하는 제3 16진 카운터(140); 상기 제2 16진 카운터(130)로부터 출력되는 부호화되어 있는 2진수를 10진수로 해독하는 제1 디코더(150); 제3 16진 카운터(140)로부터 출력되는 부호화되어 있는 2진수를 10진수로 해독하는 제2 디코더(160)로 구성되어 있다.
상기와 같이 구성된 데이터 로드클럭 발생장치에 대해서 상세히 설명하면 다음과 같다. PDP-TV의 표시수치에 있어서, 와이드 화면일 경우는 853×480의 해상도를 가지며, 일반 화면일 경우는 640×480의 해상도를 갖는다. 상기와 같은 해상도를 갖는 PDP-TV의 표시수치에 있어서, 유효데이터 구간내에 존재하는 클럭은 853×480의 와이드 화면일 경우는 853개의 클럭이 존재하고, 640×480의 일반 화면에서는 640개의 클럭이 존재한다. 도 6에 도시된 제1 16진 카운터(100)는 상기에서 설명한 표시수치의 모드에 대한 로우신호에서 액티브되는 유효데이터와 기본 클럭신호를 입력으로 해서 16클럭 구간동안 카운터동작을 행한다. 상기 AND게이트1(110)은 제1 16진 카운터(100)로부터 카운팅되어 출력되는 신호와 기본 클럭신호를 입력으로 하며, 상기 2입력 신호는 논리곱에 의해서 충족되는 신호를 출력하게된다. 또한, AND게이트2(120)는 제1 16진 카운터(100)로부터 출력되는 신호가 NOT게이트에 의해서 반전된 신호와 기본 클럭신호를 입력으로 하며, 상기 2입력 신호도 논리곱에 의해서 충족되는 신호를 출력한다.
상기 AND게이트1(110)에 접속되는 제2 16진 카운터(130)는 AND게이트1(110)으로부터 인가되는 신호와 로우(LOW)일 때 액티브되는 유효데이터 신호를 인가받으며, 상기 유효데이터 구간내에서 AND게이트1(110)으로부터 인가되는 하이(HIGH)구간 동안에 16개의 클럭을 카운터한다. 그리고 AND게이트2(120)에 접속되는 제3 16진 카운터(140)는 AND게이트1(110)의 신호보다 16클럭구간이 딜레이 된 상태의 AND게이트2(120)로부터 인가되는 하이(HIGH)구간 동안의 신호에서 로우(LOW)에서 액티브 동작하는 유효데이터 구간내에 16개의 클럭을 카운터한다.
상기 제2 16진 카운터(130)와 접속되는 제1 디코더(150)는 제2 16진 카운터(130)로부터 출력되는 부호화된 2진수를 10진수로 해독하여 출력하며, 제2 16진 카운터(130)와 접속되는 제2 디코더(160)는 제3 16진 카운터(140)로부터 출력되는 부호화된 2진수를 10진수로 해독하여 출력한다. 따라서, 제1 디코더(150)로부터 1∼16까지를 로드할 수 있는 클럭이 생성되며, 제2 디코더(160)로부터 17∼32까지를 로드할 수 있는 클럭이 생성된다.
도 7은 도 6에 의해서 생성되는 데이터 로드클럭에 대한 파형도를 나타낸다. 도 7에 도시된 참조기호 ⒜는 제1 16진 카운터(100)로 입력되는 로우(LOW)신호에 액티브 상태가 되는 유효데이터에 대한 파형도이며, 상기 유효데이터 구간내에서 853×480모드일 경우는 853개의 유효데이타가 존재하고, 640×480모드일 경우는 640개의 유효데이타가 존재한다.
참조기호 ⒝에 나타낸 파형도는 AND게이트1(110)로부터 출력되는 신호로써, 16클럭 구간마다 하이(HIGH)와 로우(LOW) 신호로 변환되며, 참조기호 ⒞에 나타낸 파형도는 AND게이트2(120)로부터 출력되는 신호로써, AND게이트1(110)로부터 출력되는 신호의 반전상태이다.
참조기호 ⒟는 참조기호 ⒝에 나타낸 노드1의 첫 번째 하이(HIGH) 구간동안 제2 16진 카운터(130)로부터 16개의 클럭구간으로 카운터된 상태를 나타낸 파형도이다. 상기 제2 16진 카운터(130)로부터 출력되는 0에서 15번째의 클럭구간 중에서 0번째의 클럭구간 동안 데이터를 로드하는 클럭을 참조기호 ⒠에 도시하였고, 1번째 클럭구간을 로드하는 로드클럭은 참조기호 ⒡에 도시되었으며 또한, 순차적으로 클럭 로드되어 15번째의 로드클럭은 참조기호 ⒯에 도시된 파형도이다. 따라서, 상기와 같이 로드1에서 로드16까지 16비트의 데이터를 로드할 수 있는 클럭이 발생된다.
도 8은 상기 도 7에 도시된 데이터 로드클럭에 대한 파형도에 대한 정보를 10진수로 나타낸 표이다.
상기 표는 일시실예로 제2 16진 카운터(130)에 의해서 출력되는 신호만을 도시하였다. 즉 제2 16진 카운터(130)로부터 1H-2H-3H…FH의 16진수로 출력되며, 상기 1H∼FH의 값이 디코더로 인가되어 출력되면 8000H-4000H-2000H-1000H-800H……1H로 되며, 상기 디코더가 인에이블되면 로우신호에서 액티브되는 유효데이터를 로드할 수 있다.
이상에서 설명한 바와 같이 본 발명은 데이터를 로드하는 클럭을 생성하는 것에 있어서, 하나의 PDP-TV에서 853×480모드의 와이드 화면 표시사이즈와 640×480모드의 일반 화면 표시사이즈를 모두 구현할 수 있도록 함으로써 수신되는 영상신호의 형식에 구애받지 않고 PDP상에 표시할 수 있는 효과가 있다. 또한 상기 모드에 대한 853개의 유효데이터와 640개의 유효데이터를 로드함에 있어서 16비트로 처리함으로써 데이터 로드의 속도를 향상시키는 효과가 있다.

Claims (3)

  1. 복합영상신호를 입력받아 디지털 데이터 처리부(210)에서 디지털 처리된 데이터를 PDP 구동부(220)에 제공하여 화면표시를 하는 PDP 텔레비전 시스템에 있어서,
    유효데이터와 기본 클럭을 입력으로 해서 16진 카운트하는 제1 16진 카운터(100);
    일단으로 상기 제1 16진 카운터(100)로부터 인가되는 신호를 입력으로 하고, 타단으로 상기의 기본클럭을 입력으로 하는 AND게이트1(110);
    일단으로 상기 제1 16진 카운터(100)로부터 인가되는 신호를 NOT게이트를 통하여 입력으로 하고, 타단으로 상기의 기본클럭을 입력으로 하는 AND게이트2(120);
    상기 AND게이트1(110)의 출력신호와 유효데이터 신호를 입력으로 하는 제2 16진 카운터(130);
    상기 AND게이트2(120)의 출력신호와 유효데이터 신호를 입력으로 하는 제3 16진 카운터(140);
    상기 제2 16진 카운터(130)로부터 인가되는 신호를 해독하는 제1 디코더(150);
    상기 제3 16진 카운터(140)로부터 인가되는 신호를 해독하는 제2 디코더(160)로 이루어지는 것을 특징으로 하는 PDP-TV의 데이터 로드클럭 발생장치.
  2. 제 1항에 있어서, 상기 제2 16진 카운터(130)는 유효데이터 구간내에 16개의 클럭구간으로 카운터된 구간에서 하이(HIGH)구간을 0∼15까지의 클럭으로 분주하는 것을 특징으로 하는 PDP-TV의 데이터 로드클럭 발생장치.
  3. 제 1항에 있어서, 상기 제3 16진 카운터(140)는 AND게이트2(120)로부터 인가되는 신호중에서 하이(HIGH)구간동안 17∼32까지의 클럭으로 분주하는 것을 특징으로 하는 PDP-TV의 데이터 로드클럭 발생장치.
KR1019970052403A 1997-10-13 1997-10-13 Pdp 텔레비전의 데이터 로드클럭 발생장치 KR100256500B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970052403A KR100256500B1 (ko) 1997-10-13 1997-10-13 Pdp 텔레비전의 데이터 로드클럭 발생장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970052403A KR100256500B1 (ko) 1997-10-13 1997-10-13 Pdp 텔레비전의 데이터 로드클럭 발생장치

Publications (2)

Publication Number Publication Date
KR19990031620A KR19990031620A (ko) 1999-05-06
KR100256500B1 true KR100256500B1 (ko) 2000-05-15

Family

ID=19522648

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970052403A KR100256500B1 (ko) 1997-10-13 1997-10-13 Pdp 텔레비전의 데이터 로드클럭 발생장치

Country Status (1)

Country Link
KR (1) KR100256500B1 (ko)

Also Published As

Publication number Publication date
KR19990031620A (ko) 1999-05-06

Similar Documents

Publication Publication Date Title
USRE41564E1 (en) Video signal converting apparatus and a display device having the same
GB2325813A (en) Video data interfacing apparatus for a flat panel display
KR100266429B1 (ko) 피디피텔레비전의 데이터처리장치
KR100217279B1 (ko) Pdp-tv시스템의 계조처리를 위한 메인클럭 분리적용 방법.
KR100256500B1 (ko) Pdp 텔레비전의 데이터 로드클럭 발생장치
KR100256502B1 (ko) 피디피 텔레비전의 데이터분리처리장치
KR100256496B1 (ko) Pdp 텔레비전의 데이터 인터페이스 장치
KR19990031629A (ko) Pdp 텔레비전의 데이터 인터페이스 장치
KR100416849B1 (ko) Pdp-tv의구동장치및방법
KR100397356B1 (ko) 피디피 텔레비전의 데이터처리장치
KR100266322B1 (ko) 피디피 텔레비전의 디지털데이터 분리처리장치
KR100266326B1 (ko) 피디피 텔레비전 데이터처리의 오동작방지장치
KR100217276B1 (ko) Pdp-tv의 구동을 위한 방전유지 제어방법
KR100217282B1 (ko) Pdp-tv의 데이터 입출력 제어클럭의 생성장치 및 이를 이용한 pdp 구동방법.
KR100217280B1 (ko) Pdp-tv에서 어드레스 구동ic의 데이터 입력 제어신호 생성장치 및 그 방법.
KR100217278B1 (ko) Pdp-tv의 데이터 로드클럭 발생장치.
KR100266325B1 (ko) 피디피 텔레비전의 데이터 인터페이스 처리장치
KR100217275B1 (ko) Pdp-tv의 데이터 로드클럭 발생장치.
KR100256495B1 (ko) Pdp 텔레비전의 휘도제어방법
JPH10333633A (ja) データインターフェース装置
KR100397355B1 (ko) Pdp 텔레비전의 수직동기구간에서의 오동작 방지방법
KR19990053561A (ko) 피디피 텔레비전의 전원 온·오프 방법
KR100431671B1 (ko) Pdp 텔레비전의 더블라인 스캔방법
KR19990049184A (ko) 플라즈마 디스플레이 패널의 예비방전 장치
KR19990031624A (ko) Pdp 텔레비전의 데이터인터페이스 제어방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080201

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee