KR100253507B1 - 데이터 공유 버스라인의 공유를 위한 중재장치 - Google Patents

데이터 공유 버스라인의 공유를 위한 중재장치 Download PDF

Info

Publication number
KR100253507B1
KR100253507B1 KR1019970057779A KR19970057779A KR100253507B1 KR 100253507 B1 KR100253507 B1 KR 100253507B1 KR 1019970057779 A KR1019970057779 A KR 1019970057779A KR 19970057779 A KR19970057779 A KR 19970057779A KR 100253507 B1 KR100253507 B1 KR 100253507B1
Authority
KR
South Korea
Prior art keywords
data
controller
interface module
line interface
signal
Prior art date
Application number
KR1019970057779A
Other languages
English (en)
Other versions
KR19990038140A (ko
Inventor
박시우
이수봉
Original Assignee
김영환
현대전자산업주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대전자산업주식회사 filed Critical 김영환
Priority to KR1019970057779A priority Critical patent/KR100253507B1/ko
Publication of KR19990038140A publication Critical patent/KR19990038140A/ko
Application granted granted Critical
Publication of KR100253507B1 publication Critical patent/KR100253507B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40052High-speed IEEE 1394 serial bus
    • H04L12/40084Bus arbitration
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/407Bus networks with decentralised control
    • H04L12/413Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection [CSMA-CD]
    • H04L12/4135Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection [CSMA-CD] using bit-wise arbitration

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Bus Control (AREA)
  • Communication Control (AREA)

Abstract

본 발명은 데이터 공유 버스라인의 공유를 위한 중재장치에 관한 것으로서, 콘트롤러와 라인 인터페이스 모듈이 각각 데이터 준비신호(CTL-RDY)와 클럭(CTL- CLK) 그리고 데이터 시작신호(CTL-SOC), 데이터(CTL-DATA)를 출력하는 한편, 클럭(LIM-CLK)과 데이터 시작신호(LIM-SOC) 그리고 데이터(LIM-DATA)를 출력하는 한편, 데이터 전송 금지신호(BP) 수신시 데이터 전송을 일시 정지하게 되고; 콘트롤러 입력 데이터 모니터부는 이 콘트롤러의 데이터 시작신호(CTL-SOC) 수신시로부터 데이터를 전송하면서 클럭(CTL-CLK)을 카운팅하여 데이터 전송의 계속여부를 확인하고, 계속 전송시 데이터 전송 금지신호(BP)를 생성하게 되며; 데이터 선택부는 콘트롤러의 데이터 혹은 라인 인터페이스 모듈의 데이터 전송 여부에 따라 콘트롤러 입력 데이터 모니터부를 통한 각종 데이터와 라인 인터페이스 모듈의 각종 데이터를 선택적으로 스위치부에 공급하는 한편; 데이터 전송 금지신호 통합부는 이 콘트롤러 입력 데이터 모니터부와 스위치부에 의해 데이터 전송중으로 판단되면 라인 인터페이스 모듈에 데이터 전송 금지신호(BP)를 출력하게 되고; 그리고 스위치부는 콘트롤러 혹은 라인 인터페이스 모듈에서 입력되는 데이터로부터 스위칭신호를 독출하여 출력포트를 결정함으로써, 스위치부의 입력포트를 줄이면서도 전송의 신뢰성을 향상시킬 수 있는 것이다.

Description

데이터 공유 버스라인의 공유를 위한 중재장치
본 발명은 데이터 공유 버스라인의 공유를 위한 중재장치에 관한 것으로서, 더욱 상세하게는 콘트롤러 혹은 라인 인터페이스 모듈의 데이터의 전송여부에 의해 발생되는 인에이블신호에 의해 콘트롤러 혹은 라인 인터페이스 모듈에서 공급되는 데이터를 선택적으로 입력받아 특정 출력포트로 출력하는 한편 다른 데이터의 입력을 일시적으로 정지시킬 수 있도록 하는 데이터 공유 버스라인의 공유를 위한 중재장치에 관한 것이다.
일반적으로 비동기 전송모드(ATM:Asynchronous Transfer Mode)의 스위치부에는 다수개의 입력포트(Input) 즉, 콘트롤러(Controller)와 라인 인터페이스 모듈(LIM:Line Interface Module) 등이 연결되어서, 이들의 입력포트를 통한 데이터(DATA)를 판독하여 특정 출력포트(Output)를 설정하고, 이 출력포트로 데이터를 전송하게 된다. 이렇게 콘트롤러나 라인 인터페이스 모듈에서 전송되는 데이터를 중재하는 스위치부가 다수 개의 핀을 갖는 PLD(Programable Logic Device)로 구성되어서, 다수 개의 입력 데이터를 입력받아 특정 출력포트로 선택적으로 중재할 수 있는 것이다.
그러나, 콘트롤러의 데이터와 라인 인터페이스 모듈의 데이터를 중재하기위해서 PLD에는 콘트롤러에서 공급되는 제어신호와 데이터를 수신하기위한 입력포트와 라인 인터페이스 모듈에서 공급되는 제어신호와 데이터를 수신하기위한 입력포트를 각각 구비해야 함으로써 PLD의 입력포트 수, 즉 PLD의 부피가 증가되는 결점을 갖는다. 즉, PLD의 입력포트 수가 증가함에 따라 PLD를 포함하는 장치의 부피가 커짐과 동시에 이는 생산원가의 증가로 이어진다.
또한, 콘트롤러와 라인 인터페이스 모듈 등을 포함하는 다수 개의 입력단으로부터 모든 데이터를 지속적으로 인가받아 처리하기 때문에 데이터 처리의 신뢰성이 떨어지는 결점을 갖는다.
본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로서, 콘트롤러 혹은 라인 인터페이스 모듈의 데이터의 전송여부에 의해 발생되는 인에이블 신호(Enable Signal)에 의해 콘트롤러 혹은 라인 인터페이스 모듈에서 공급되는 데이터를 선택적으로 입력받아 특정 출력포트로 출력하는 한편 다른 데이터의 입력을 일시적으로 정지시킬 수 있도록 함으로써, 스위치부의 처리 데이터를 줄여 스위치부의 신뢰성을 높임과 동시에 스위치부의 입력포트를 줄여 스위치부를 포함하는 장치의 부피를 줄일 수 있도록 하는 데이터 공유 버스라인(BUS Line)의 공유를 위한 중재장치를 제공하고자 하는데 그 목적이 있다.
이러한 목적을 달성하기 위한 본 발명의 데이터 공유 버스라인의 공유를 위한 중재장치는 콘트롤러와 라인 인터페이스 모듈이 각각 데이터 준비신호(CTL-RDY)와 클럭(CTL-CLK) 그리고 데이터 시작신호(CTL-SOC), 데이터(CTL-DATA)를 출력하는 한편, 클럭(LIM-CLK)과 데이터 시작신호(LIM-SOC) 그리고 데이터(LIM-DATA)를 출력하는 한편, 데이터 전송 금지신호(BP:Back Pressure) 수신시 데이터 전송을 일시 정지하게 되고; 콘트롤러 입력 데이터 모니터부는 이 콘트롤러의 데이터 시작신호(CTL-SOC) 수신시로부터 데이터를 전송하면서 클럭(CTL-CLK)을 카운팅하여 데이터 전송의 계속여부를 확인하고, 계속 전송시 데이터 전송 금지신호(BP)를 생성하게 되며; 데이터 선택부는 콘트롤러의 데이터 혹은 라인 인터페이스 모듈의 데이터 전송 여부에 따라 콘트롤러 입력 데이터 모니터부를 통한 각종 데이터와 라인 인터페이스 모듈의 각종 데이터를 선택적으로 스위치부에 공급하는 한편; 데이터 전송 금지신호 통합부는 이 콘트롤러 입력 데이터 모니터부와 스위치부에 의해 데이터 전송중으로 판단되면 라인 인터페이스 모듈에 데이터 전송 금지신호(BP)를 출력하게 되고; 그리고 스위치부는 콘트롤러 혹은 라인 인터페이스 모듈에서 입력되는 데이터로부터 스위칭신호를 독출하여 출력포트를 결정하도록 이루어짐을 특징으로 한다.
도 1은 본 발명에 따른 데이터 공유 버스라인의 공유를 위한 중재장치를 도시한 블록도.
도 2는 도 1의 데이터 선택부의 상세 블록도.
도 3은 도 1의 데이터 전송 금지신호 통합부의 상세 블록도이다.
* 도면의 주요부분에 대한 부호의 설명 *
10 : 콘트롤러 20 : 라인 인터페이스 모듈
30 : 콘트롤러 입력 데이터 모니터부
40 : 데이터 선택부 40a : LIM 입력 모니터 및 카운터부
40b, 40c : 비반전기 50 : 스위치부
60 : 데이터 전송 금지신호 통합부 60a : 오아 게이트
이하, 첨부된 도면을 참고하여 본 발명에 의한 데이터 공유 버스라인의 공유를 위한 중재장치의 구성과 동작을 상세히 설명한다.
도 1은 본 발명에 의한 데이터 공유 버스라인의 공유를 위한 중재장치의 블록 구성도로서, 데이터 준비신호(CTL-RDY)와 클럭(CTL-CLK) 그리고 데이터 시작신호(CTL-SOC), 데이터(CTL-DATA)를 출력하는 콘트롤러(10)와, 클럭(LIM-CLK)과 데이터 시작신호(LIM-SOC) 그리고 데이터(LIM-DATA)를 출력하는 한편, 데이터 전송 금지신호(BP) 수신시 데이터 전송을 일시 정지하게 되는 라인 인터페이스 모듈(20)과, 이 콘트롤러(10)의 데이터 시작신호(CTL-SOC) 수신시로부터 데이터를 전송하면서 클럭(CTL-CLK)을 카운팅하여 데이터 전송의 계속여부를 확인하고, 계속 전송시 데이터 전송 금지신호(BP)를 생성하는 콘트롤러 입력 데이터 모니터부(30)와, 콘트롤러(10)의 데이터 혹은 라인 인터페이스 모듈(20)의 데이터 전송 여부에 따라 콘트롤러 입력 데이터 모니터부(30)를 통한 각종 데이터와 라인 인터페이스 모듈(20)의 각종 데이터를 선택적으로 스위치부(50)에 공급하는 데이터 선택부(40)와, 이 콘트롤러 입력 데이터 모니터부(30)와 스위치부(50)에 의해 데이터 전송중으로 판단되면 라인 인터페이스 모듈(20)에 데이터 전송 금지신호(BP)를 출력하는 데이터 전송 금지신호 통합부(60)와, 콘트롤러(10) 혹은 라인 인터페이스 모듈(20)에서 입력되는 데이터로부터 스위칭 신호를 독출하여 출력포트를 결정하는 스위치부(50)로 구성된다.
도 2는 본 발명에서 콘트롤러(10)의 데이터 혹은 라인 인터페이스 모듈(20)의 데이터 전송 여부에 따라 콘트롤러 입력 데이터 모니터부(30)를 통한 각종 데이터와 라인 인터페이스 모듈(20)의 각종 데이터를 선택적으로 스위치부(50)에 공급하는 데이터 선택부(40)를 도시한 상세 구성도로서, 이 라인 인터페이스 모듈(20)의 데이터 시작신호(LIM-SOC)와 클럭(LIM-CLK)을 인가받아 데이터 시작신호(LIM- SOC) 인가후 클럭(LIM-CLK)을 카운팅하여 데이터의 전송이 계속되는지를 확인하고, 그 결과에 따라 데이터 전송 금지신호(BP)와 인에이블신호
Figure 1019970057779_B1_M0001
를 생성하는 LIM 입력 모니터 및 카운터부(40a)와, 이 LIM 입력 모니터 및 카운터부(40a)의 인에이블 신호
Figure 1019970057779_B1_M0001
에 의해 구동되어서 콘트롤러(10)와 라인 인터페이스 모듈(20)에서 전송되는 각종 데이터를 스위치부(5)에 공급하게 되는 비반전기(40b)(40c)로 구성되어있다.
도 3은 콘트롤러 입력 데이터 모니터부(30) 혹은 스위치부(50)에 의한 데이터 전송상태 판단시 라인 인터페이스 모듈(20)에 데이터 전송 금지신호(BP)를 출력하는 데이터 전송 금지신호 통합부(60)의 상세 구성도로서, 데이터 전송 금지신호 통합부(60)는 콘트롤러 입력 데이터 모니터부(30)와 스위치부(50)에서 발생되는 데이터 전송 금지신호(BP)를 취합하여 콘트롤러(10)와 라인 인터페이스 모듈(20)에 공급하는 오아 게이트(60a)로 이루어져 있다.
이와같이 구성된 본 발명의 작용을 설명한다.
먼저, 콘트롤러(10)에서 출력되는 데이터 준비신호(CTL-RDY)와 클럭(CTL- CLK) 그리고 데이터 시작신호(CTL-SOC), 데이터(CTL-DATA)를 인가받은 콘트롤러 입력 데이터 모니터부(30)는 데이터 준비신호(CTL-RDY)와 클럭(CTL-CLK) 그리고 데이터 시작신호(CTL-SOC), 데이터(CTL-DATA)를 비반전기(40b)에 공급하면서 데이터 시작신호(CTL-SOC)를 인가받은 시점으로부터 클럭(CLK)을 카운팅하여 콘트롤러(10)로부터 데이터가 계속적으로 인가되는지를 확인하게 된다.
그리고 콘트롤러(10)로부터 데이터가 지속적으로 공급되는 것으로 판정되는 경우 콘트롤러 입력 데이터 모니터부(30)는 데이터 전송 금지신호(BP)를 생성하여 라인 인터페이스 모듈(20)에 공급함으로써, 라인 인터페이스 모듈(20)에서 데이터가 출력되는 것을 일시 정지할 수 있도록 한다.
여기서, 콘트롤러(10)에서 출력되는 각종 데이터를 전송하는 중 LIM 입력 모니터 및 카운터부(40a)에서는 "로우" 상태의 인에이블 신호
Figure 1019970057779_B1_M0003
를 출력하여 콘트롤러(10)에서 입력되는 각종 데이터가 비반전기(40b)를 통해서 스위치부(50)에 공급되도록 한다. 물론 라인 인터페이스 모듈(20)과 연결되어있는 비반전기(40c)가 구동되지 않기 때문에 라인 인터페이스 모듈(20)의 각종 데이터가 스위치부(50)에 공급되지 않는다.
이때, 데이터 선택부(40)의 LIM 입력 모니터 및 카운터부(40a)는 라인 인터페이스 모듈(20)에서 출력되는 각종 데이터 중 데이터 시작신호(LIM-SOC)와 클럭(LIM-CLK)만을 인가받아 라인 인터페이스 모듈(20)로부터 데이터가 입력되는지를 확인하게 된다. 즉, LIM 입력 모니터 및 카운터부(40a)는 라인 인터페이스 모듈(20)의 입력을 감시하는 중에 데이터 시작신호(LIM-SOC)가 검출되면, 이 시점으로부터 클럭(LIM-CLK)을 카운팅하여 라인 인터페이스 모듈(20)의 데이터가 계속적으로 입력되는지를 확인하게 된다.
그 결과 라인 인터페이스 모듈(20)로부터 데이터가 계속적으로 입력되는 경우 LIM 입력 모니터 및 카운터부(40a)는 데이터 전송 금지신호(BP)를 생성하여 데이터 전송 금지신호 통합부(60)를 구성하는 오아 게이트(60a)의 일측 입력단에 공급하게 된다. 이때 오아 게이트(60a)의 다른 입력단에는 스위치부(50)에 의해 라인 인터페이스 모듈(20)의 데이터가 전송중인 것으로 판정되는 경우에도 데이터 전송 금지신호(BP)가 생성되어 입력되어진다.
또한, LIM 입력 모니터 및 카운터부(40a)는 콘트롤러(10)로부터 데이터 출력이 이루어지지 않고, 라인 인터페이스 모듈(20)의 데이터만이 계속적으로 전송되는 경우 "하이" 상태를 인에이블 신호 (ENABLE) 를 생성하여 비반전기(40b)(40c)에 각각 공급하기 때문에 비반전기(40b)는 미구동상태를 유지하고, 비반전기(40c)만이 구동되어서 콘트롤러(10)에서 출력되는 데이터는 스위치부(50)에 공급되지 않고, 다만 라인 인터페이스 모듈(20)에서 공급되는 데이터만이 스위치부(50)에 공급되는 것이다.
다시 말하면, 데이터 전송 금지신호 통합부(60)의 오아 게이트(60a)가 LIM 입력 모니터 및 카운터부(40a)나 스위치부(50)로부터 인가되는 데이터 전송 금지신호(BP)를 통합하여 콘트롤러(10)에 공급하기 때문에 라인 인터페이스 모듈(20)의 데이터를 전송하는 중 콘트롤러(10)는 데이터를 비반전기(40b)에 전송하지 않고 데이터 전송을 일시하게 된다.
그러므로, 스위치부(50)는 콘트롤러(10)나 라인 인터페이스 모듈(20)로부터 선택적으로 입력되는 데이터를 분석하여 특정 출력포트로 데이터를 전송하는 역할을 하게 된다.
이상에서와 같이 본 발명은 콘트롤러나 혹은 라인 인터페이스 모듈에서 출력되는 데이터 중 데이터 시작신호와 클럭에 의해 데이터의 지속적의 전송여부를 판단하고, 데이터 전송이 이루어지고 있는 경우에는 다른 입력, 즉 콘트롤러나 라인 인터페이스 모듈의 데이터의 출력을 일시 정지시켜 스위치부의 입력포트에 콘트롤러나 혹은 라인 인터페이스 모듈의 데이터가 선택적으로 입력되도록 하는 것이다.
즉, 본 발명은 다수개의 입력 데이터를 인가받아 특정 출력포트로 중재하는 스위치부, 그 예로 PLD(Programable Logic Device)의 입력포트 수를 줄임과 동시에 다수개의 입력 데이터가 PLD에 동시에 입력되는 것을 차단함으로써, PLD의 부피를 줄일 수 있으며, 또한 PLD의 신뢰성을 높일 수 있는 효과가 있다.

Claims (4)

  1. 데이터 준비신호(CTL-RDY)와 클럭(CTL-CLK) 그리고 데이터 시작신호(CTL- SOC), 데이터(CTL-DATA)를 출력하는 콘트롤러(10)와;
    클럭(LIM-CLK)과 데이터 시작신호(LIM-SOC) 그리고 데이터(LIM-DATA)를 출력하는 한편, 데이터 전송 금지신호(BP) 수신시 데이터 전송을 일시 정지하게 되는 라인 인터페이스 모듈(20);
    이 콘트롤러(10)의 데이터 시작신호(CTL-SOC) 수신시로부터 데이터를 전송하면서 클럭(CTL-CLK)을 카운팅하여 데이터 전송의 계속여부를 확인하고, 계속 전송시 데이터 전송 금지신호(BP)를 생성하는 콘트롤러 입력 데이터 모니터부(30);
    콘트롤러(10)의 데이터 혹은 라인 인터페이스 모듈(20)의 데이터 전송 여부에 따라 콘트롤러 입력 데이터 모니터부(30)를 통한 각종 데이터와 라인 인터페이스 모듈(20)의 각종 데이터를 선택적으로 스위치부(50)에 공급하는 데이터 선택부(40);
    이 콘트롤러 입력 데이터 모니터부(30)와 스위치부(50)에 의해 데이터 전송중으로 판단되면 라인 인터페이스 모듈(20)에 데이터 전송 금지신호(BP)를 출력하는 데이터 전송 금지신호 통합부(60);
    콘트롤러(10) 혹은 라인 인터페이스 모듈(20)에서 입력되는 데이터로부터 스위칭신호를 독출하여 출력포트를 결정하는 스위치부(50)로 구성되어짐을 특징으로 하는 데이터 공유 버스라인의 공유를 위한 중재장치
  2. 제 1항에 있어서, 데이터 선택부(40)는 라인 인터페이스 모듈(20)의 데이터 시작신호(LIM-SOC)와 클럭(LIM-CLK)을 인가받아 데이터 시작신호(LIM- SOC) 인가후 클럭(LIM-CLK)을 카운팅하여 데이터의 전송이 계속되는지를 확인하고, 그 결과에 따라 데이터 전송 금지신호(BP)와 인에이블신호
    Figure 1019970057779_B1_M0001
    를 생성하는 LIM 입력 모니터 및 카운터부(40a)와, 이 LIM 입력 모니터 및 카운터부(40a)의 인에이블 신호
    Figure 1019970057779_B1_M0001
    에 의해 구동되어서 콘트롤러(10)와 라인 인터페이스 모듈(20)에서 전송되는 각종 데이터를 스위치부(5)에 공급하게 되는 비반전기(40b)(40c)로 구성되어짐을 특징으로 하는 데이터 공유 버스라인의 공유를 위한 중재장치.
  3. 제 1항에 있어서, 데이터 전송 금지신호 통합부(60)는 콘트롤러 입력 데이터 모니터부(30)와 스위치부(50)에서 발생되는 데이터 전송 금지신호(BP)를 취합하여 라인 인터페이스 모듈(20)에 공급하는 오아 게이트(60a)로 구성되어짐을 특징으로 하는 데이터 공유 버스라인의 공유를 위한 중재장치.
  4. 제 1항에 있어서, 이 라인 인터페이스 모듈(20)의 데이터 전송시 콘트롤러(10)의 데이터 전송을 일시 정지하도록 구성되어짐을 특징으로 하는 데이터 공유 버스라인의 공유를 위한 중재장치.
KR1019970057779A 1997-11-03 1997-11-03 데이터 공유 버스라인의 공유를 위한 중재장치 KR100253507B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970057779A KR100253507B1 (ko) 1997-11-03 1997-11-03 데이터 공유 버스라인의 공유를 위한 중재장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970057779A KR100253507B1 (ko) 1997-11-03 1997-11-03 데이터 공유 버스라인의 공유를 위한 중재장치

Publications (2)

Publication Number Publication Date
KR19990038140A KR19990038140A (ko) 1999-06-05
KR100253507B1 true KR100253507B1 (ko) 2000-04-15

Family

ID=19524065

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970057779A KR100253507B1 (ko) 1997-11-03 1997-11-03 데이터 공유 버스라인의 공유를 위한 중재장치

Country Status (1)

Country Link
KR (1) KR100253507B1 (ko)

Also Published As

Publication number Publication date
KR19990038140A (ko) 1999-06-05

Similar Documents

Publication Publication Date Title
EP0258872B1 (en) Serial data transfer system
US5107257A (en) Bus relay apparatus for multi-data communication processing system
KR100253507B1 (ko) 데이터 공유 버스라인의 공유를 위한 중재장치
CA2403754C (en) A communication interface system, method and apparatus
KR100265550B1 (ko) 버스제어기를갖는데이타프로세서
KR970028966A (ko) 향상된 타이머 성능을 가진 집적 회로 입력/출력 프로세서
US20100250804A1 (en) Method for ic communication system
KR100366049B1 (ko) 직렬통신제어기를 이용한 직접메모리접근장치
KR0125149Y1 (ko) 전자교환기의 후크상태 탐지선 공유회로
KR0136514B1 (ko) 공통선 신호장치의 속도정합장치
KR900006548B1 (ko) 병렬 데이터 공유 방법 및 그 회로
KR100244877B1 (ko) 모니터 전 통신방식의 통합 인터페이스 모듈
KR100242691B1 (ko) 업/다운 카운터의 카운트제어회로
KR100498553B1 (ko) 보드 이중화 구현 회로 및 방법
KR200254175Y1 (ko) 단말기병렬모니터링제어장치
KR19980021454U (ko) 엠피유 포트와 버스 접속부 간의 인터페이스 회로
KR100970615B1 (ko) 동기 입출력 포트 확장 장치
KR960015365B1 (ko) 가입자 용량을 고려한 시분할 스위치 통화로 시험장치
JP2661583B2 (ja) クロック信号分配装置及び方法
KR900007404B1 (ko) 범용 디지탈 접속 모듈회로
KR0124185B1 (ko) 전전자 교환기에 있어서 이중화된 하위프로세서 제어용 그로벌 버스 정합회로
JP2000132506A (ja) 通信装置
KR200218780Y1 (ko) 외부기기에 통신기능을 제공하는 정보 단말기
KR0126577B1 (ko) 패킷교환 시스템에서의 패킷데이타 입출력 제어방법(Method for Controling Input/Output Of Packet Data On Packet Switching System)
KR920005008B1 (ko) 신호단말 제어장치의 송신중재회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20021223

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee