KR100247816B1 - 반도체장치의 제조방법 - Google Patents
반도체장치의 제조방법 Download PDFInfo
- Publication number
- KR100247816B1 KR100247816B1 KR1019970069072A KR19970069072A KR100247816B1 KR 100247816 B1 KR100247816 B1 KR 100247816B1 KR 1019970069072 A KR1019970069072 A KR 1019970069072A KR 19970069072 A KR19970069072 A KR 19970069072A KR 100247816 B1 KR100247816 B1 KR 100247816B1
- Authority
- KR
- South Korea
- Prior art keywords
- well
- forming
- insulating film
- film
- conductive
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 26
- 239000004065 semiconductor Substances 0.000 title claims abstract description 14
- 238000004519 manufacturing process Methods 0.000 title abstract description 15
- 239000010408 film Substances 0.000 claims abstract description 72
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 claims abstract description 21
- 229910052796 boron Inorganic materials 0.000 claims abstract description 21
- 239000012535 impurity Substances 0.000 claims abstract description 21
- 239000000758 substrate Substances 0.000 claims abstract description 17
- 239000010409 thin film Substances 0.000 claims abstract description 15
- 229910052751 metal Inorganic materials 0.000 claims abstract description 14
- 239000002184 metal Substances 0.000 claims abstract description 14
- 238000002955 isolation Methods 0.000 claims abstract description 9
- 238000000151 deposition Methods 0.000 claims abstract description 8
- 238000000059 patterning Methods 0.000 claims abstract description 3
- 230000003647 oxidation Effects 0.000 claims description 5
- 238000007254 oxidation reaction Methods 0.000 claims description 5
- 238000004544 sputter deposition Methods 0.000 claims description 3
- 238000001771 vacuum deposition Methods 0.000 claims 1
- 238000005468 ion implantation Methods 0.000 abstract description 22
- 238000009792 diffusion process Methods 0.000 abstract description 19
- 230000000694 effects Effects 0.000 abstract description 10
- 230000005669 field effect Effects 0.000 abstract description 3
- 150000002500 ions Chemical class 0.000 abstract description 3
- 229920002120 photoresistant polymer Polymers 0.000 description 11
- 230000015572 biosynthetic process Effects 0.000 description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 238000000137 annealing Methods 0.000 description 4
- 238000005229 chemical vapour deposition Methods 0.000 description 4
- 150000004767 nitrides Chemical class 0.000 description 4
- 238000000206 photolithography Methods 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 239000010703 silicon Substances 0.000 description 4
- 229910052785 arsenic Inorganic materials 0.000 description 3
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 3
- 230000035515 penetration Effects 0.000 description 3
- 229910052698 phosphorus Inorganic materials 0.000 description 3
- 230000004888 barrier function Effects 0.000 description 2
- 230000006866 deterioration Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 229910021332 silicide Inorganic materials 0.000 description 2
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 2
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 229910001423 beryllium ion Inorganic materials 0.000 description 1
- -1 boron ions Chemical class 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000008020 evaporation Effects 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- BHEPBYXIRTUNPN-UHFFFAOYSA-N hydridophosphorus(.) (triplet) Chemical compound [PH] BHEPBYXIRTUNPN-UHFFFAOYSA-N 0.000 description 1
- 238000010884 ion-beam technique Methods 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 239000005368 silicate glass Substances 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823814—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/22—Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
- H01L21/225—Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities using diffusion into or out of a solid from or into a solid phase, e.g. a doped oxide layer
- H01L21/2251—Diffusion into or out of group IV semiconductors
- H01L21/2254—Diffusion into or out of group IV semiconductors from or through or into an applied layer, e.g. photoresist, nitrides
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
본 발명은 반도체장치의 제조방법에 관한 것으로서 특히, NMOS 트렌지스터와 PMOS 트렌지스터를 제조하는데 있어서 불순물이온의 소스/드레인 졍션에서의 확산을 열확산계수가 큰 붕소를 이온주입법에 의한 불순물확산층을 형성하는 대신 금속붕소박막을 증착하여 확산시키므로서 확산농도가 균일하고 고농도인 층을 형성하여 이온주입시와 비교하여 더 얇은 졍션을 형성하므로서 단채널효과의 원인이 되는 공간전하영역의 확장을 억제하므로서 쇼트채널효과를 개선하도록한 모스형 전계효과트렌지스터의 제조방법을 제공한다.
이를 위하여 본 발명은 제 1 도전형 제 1 웰 및 제 2 도전형 제 2 웰이 형성된 반도체기판상의 제 1 웰 및 제 2 웰이 접합을 이루는 부분 상에 필드격리막을 형성하는 단계와, 제 1 웰과 제 2 웰 표면에 제 1 절연막을 형성하는 단계와, 필드격리막 및 제 1 절연막 상에 제 1 도전층을 형성하는 단계와, 제 1 도전층 위에 제 2 절연막을 형성하는 단계와, 제 2 절연막/도전층/제 1 절연막의 소정부분을 제거하여 게이트를 패터닝하는 단계와, 제 1 웰 부위에 제 2 도전형 엘디디를 형성하고 제 2 웰 부위에는 제 1 도전형 엘디디를 형성하는 단계와, 잔류한 제 2 절연막/게이트/제 1 절연막의 노출된 측면에 측벽을 형성하는 단계와, 노출된 제 1 웰의 표면에 버퍼용 제 3 절연막을 형성하는 단계와, 제 1 웰에 고농도의 제 2 도전형 불순물매립층을 제 2 도전형 엘디디에 연결된 제 1 소스/드레인 졍션을 형성하는 단계와, 제 3 절연막을 제거하는 단계와, 제 2 웰의 노출된 표면에 및 노출된 필드격리막 표면에 금속박막을 형성하는 단계와, 금속박막의 원자가 제 2 웰 속으로 확산되게 하여 제 2 소스/드레인을 형성하는 단계를 포함하여 이루어진다.
Description
본 발명은 반도체장치의 제조방법에 관한 것으로서 특히, NMOS 트렌지스터와 PMOS 트렌지스터를 제조하는데 있어서 불순물이온의 소스/드레인 졍션에서의 확산을 열확산계수가 큰 붕소를 이온주입법에 의한 불순물확산층을 형성하는 대신 금속붕소박막을 증착하여 확산시키므로서 확산농도가 균일하고 고농도인 층을 형성하여 이온주입시와 비교하여 더 얇은 졍션을 형성하므로서 단채널효과의 원인이 되는 공간전하영역의 확장을 억제하므로서 쇼트채널효과를 개선하도록한 모스형 전계효과트렌지스터의 제조방법에 관한 것이다.
CMOS 트랜지스터가 고집적화되면서 N 및 P모스트랜지스터 각각의 크기가 작아짐에 따라 단채널 효과(short channel effect) 및 핫 캐리어(hot carrier)에 의해 소자의 특성이 저하된다. 따라서 N 및 P모스트랜지스터 각각을 LDD(Lightly Doped Drain) 구조로 형성하여 소자의 특성이 저하되는 것을 방지하였다.
또한, CMOS 트랜지스터는 P모스트랜지스터의 게이트에 N모스트랜지스터의 게이트와 동일하게 N형의 불순물이 고농도로 도핑된다. 그러므로, P모스트랜지스터는 채널(channel)이 기판의 표면에 형성되지 않고 벌크(bulk) 내에 형성되어 펀치드루우(punch through)에 의해 항복전압(breakdown voltage)이 저하된다.
종래기술에 따라 제조된 CMOS 트렌지스터는 소스/드레인 형성을 모두 이온주입법을 사용하여 형성한다. NMOS 트렌지스터는 열확산계수가 작은 비소(As)를 사용하고 PMOS 트렌지스터는 질량이 작으며 이온주입시 기판내로의 침투 깊이가 큰 붕소(B)를 사용한다. PMOS의 소스/드레인 의 접합깊이가 깊으면 소자가 미세해짐에 따라 게이트 길이가 짧아지게 되며 게이트 문턱전압이 대폭 낮아지게 되는 단채널효과가 현저하게 초래되어 소자의 신뢰성을 떨어뜨리게 된다.
도 1a 내지 도 1c는 종래 기술에 따른 반도체장치의 제조공정중 소스/드레인졍션의 형성과정을 나타내는 단면도이다.
도 1a에 있어서, 기판(11)에 P형 및 N형의 불순물을 순차적으로 도핑하여 P웰(111) 및 N웰(112)을 형성한다. 그리고, P웰(111) 및 N웰(112)이 접합을 이루는 부분 상에 LOCOS(Local Oxidation of Silicon) 등의 방법에 의해 단일 소자들 사이를 전기적으로 격리하기 위한 필드산화막(12)을 형성한다.
그리고, P웰(111) 및 N웰(112) 표면에 열산화하여 게이트산화막(13)을 형성한다. 그리고, 필드산화막(12) 및 게이트산화막(13) 상에 불순물이 도핑된 다결정실리콘 또는 비정질실리콘을 화학기상증착(Chemical Vapor Deposition : 이하, CVD라 칭함) 방법으로 증착하여 실리콘층(14)을 형성한다. 그리고 그(14) 위에 캡핑용 질화막(15)을 증착하여 형성한 후 게이트형성용 마스크를 이용한 사진식각공정을 실시하여 비등방성식각으로 질화막(15)/실리콘층(14)/게이트산화막(13)을 제거하여 게이트(14)를 패터닝한다. 따라서 잔류한 게이트산화막(13)으로 보호되는 부분을 제외한 기판(11)상의 P웰(111) 및 N웰(112)의 표면이 다시 노출된다. 그다음 사진공정과 게이트(14)를 마스크로 이용한 이온주입으로 P웰(11) 부위에는 N형 엘디디(도시안함)를 형성하고 N웰 부위에는 P형 엘디디(도시안함)를 형성한 다음 전면에 절연막(16)을 증착한 뒤 에치백하여 잔류한 캡핑용절연막(15)/게이트(14)/게이트산화막(13) 노출된 측면에 측벽(16)을 형성한다.
도 1b에 있어서, 기판(11)의 전면에 포토레지스트를 도포한 다음 사진공정을 실시하여 N형 웰(112)의 상부를 보호하는 제 1 포토레지스트패턴(100)을 형성한다.그리고 노출된 P형 웰(111)의 표면을 이온주입시의 표면손상으로 부터 보호하기 위하여 버퍼용 산화막(17)을 노출된 P형웰(111)의 표면에 형성한다. 그리고 게이트(14)와 측멱(16)을 마스크로 사용하여 P웰(111)에 아세닉(As) 또는 인(P) 등의 N형의 불순물을 고농도로 이온주입하여 제 1 소스/드레인졍션(113)을 형성한다.
도 1c 에 있어서, 제 1 포토레지스트패턴(100)을 제거한 다음 P형 웰(111) 상부를 보호하는 제 2 포토레지스트패턴(101)을 형성한다. 따라서 N형웰(112) 표면의 소스/드레인이 형성될 부위가 다시 노출된다. 그리고 그 노출된 부위에 이온주입시의 완충을 위한 버퍼용산화막(18)을 형성한 후 제 2 포토레지스트패턴(101)을 이온주입방해막으로 이용한 이온주입을 고농도로 실시하여 제 2 소스/드레인졍션(114)을 형성한다. 이때 N웰(112)에는 보론(B) 또는 BF2 등의 P형의 불순물을 고농도로 각각 이온주입하여 불순물영역인 제 2 소스/드레인졍션을 형성한다.
그러나, 상술한 종래기술에 따라 제조된 CMOS 트렌지스터는 소스/드레인 형성을 모두 이온주입법을 사용하여 형성한다. NMOS 트렌지스터는 열확산계수가 작은 비소(As)를 사용하고 PMOS 트렌지스터는 질량이 작으며 이온주입시 기판내로의 침투 깊이가 큰 붕소(B)를 사용한다. PMOS의 소스/드레인 의 접합깊이가 깊으면 소자가 미세해짐에 따라 게이트 길이 즉 채널길이가 짧아지게 되며 게이트 문턱전압이 대폭 낮아지게 되는 단채널효과가 현저하게 초래되어 소자의 신뢰성을 떨어뜨리게 되는 문제점이 있다.
본 발명의 목적은 불순물이온의 소스/드레인 졍션에서의 확산을 열확산계수가 큰 붕소를 이온주입법에 의한 불순물확산층을 형성하는 대신 금속붕소박막을 증착하여 확산시키므로서 확산농도가 균일하고 고농도인 층을 형성하여 이온주입시와 비교하여 더 얇은 졍션을 형성하므로서 단채널효과의 원인이 되는 공간전하영역의 확장을 억제하므로서 쇼트채널효과를 개선하도록한 모스형 전계효과트렌지스터의 제조방법을 제공하는데 있다.
상기 목적을 달성하기 위한 본 발명에 따른 반도체장치의 제조방법은 제 1 도전형 제 1 웰 및 제 2 도전형 제 2 웰이 형성된 반도체기판상의 제 1 웰 및 제 2 웰이 접합을 이루는 부분 상에 필드격리막을 형성하는 단계와, 제 1 웰과 제 2 웰 표면에 제 1 절연막을 형성하는 단계와, 필드격리막 및 제 1 절연막 상에 제 1 도전층을 형성하는 단계와, 제 1 도전층 위에 제 2 절연막을 형성하는 단계와, 제 2 절연막/도전층/제 1 절연막의 소정부분을 제거하여 게이트를 패터닝하는 단계와, 제 1 웰 부위에 제 2 도전형 엘디디를 형성하고 제 2 웰 부위에는 제 1 도전형 엘디디를 형성하는 단계와, 잔류한 제 2 절연막/게이트/제 1 절연막의 노출된 측면에 측벽을 형성하는 단계와, 노출된 제 1 웰의 표면에 버퍼용 제 3 절연막을 형성하는 단계와, 제 1 웰에 고농도의 제 2 도전형 불순물매립층을 제 2 도전형 엘디디에 연결된 제 1 소스/드레인 졍션을 형성하는 단계와, 제 3 절연막을 제거하는 단계와, 제 2 웰의 노출된 표면에 및 노출된 필드격리막 표면에 금속박막을 형성하는 단계와, 금속박막의 원자가 제 2 웰 속으로 확산되게 하여 제 2 소스/드레인을 형성하는 단계를 포함하여 이루어진다.
도 1a 내지 도 1c는 종래 기술에 따른 반도체장치의 제조공정도
도 2a 내지 도 2d는 본 발명에 따른 반도체장치의 제조 공정도
본 발명은 종래의 트렌지스터제조공정중 모스소자인 NMOS와 PMOS에서의 소스/드레인 형성방법을 개선한 것으로서 특히 PMOS의 소스/드레인 형성방법이다. 반도체소자의 미세화에 따라 고농도로 도핑된 P형 졍션은 비례하여 그 두께가 얇아지게 되는데 NMOS에서 비소를 불순물이온으로 사용할 경우 낮은에너지로 현재의 장비로서도 충분히 공정을 수행할 수 있고 이온주입후 행해지는 활성화 어닐링에서도 열확산계수가 작기때문에 우리가 원하는 정도의 얕은 졍션(shallow junction)을 형성할 수 있다. 그러나 PMOS의 소스/드레인 형성용 불순물로 쓰이는 붕소는 질량이 작고 열확산 계수가 높기 때문에 낮은 에너지로 이온빔을 가속해서 웨이퍼에 주입해야 하는데 향후 소자에 쓰이는 졍션만큼의 침투깊이를 얻기 위해서 새로운 개념의 이온주입기기를 사용하여 붕소이온을 웨이퍼에 주입하여야 한다. 따라서 본 발명에서는 이러한 추가적인 장비투자없이 현재의 화학기상증착방법과 금속공정의 스퍼터링방법으로 붕소불순물이 이온주입되어야 할 부위에 금속붕소박막을 증착하여 형성한 후 일정깊이의 기판으로의 침투를 위한 어닐링을 실시하여 고농도의 균일한 PMOS 소자의 소스/드레인을 형성한다.
이하, 첨부한 도면을 참조하여 본 발명을 상세히 설명한다.
도 2a 내지 도 2d는 본 발명에 따른 반도체장치의 제조공정중 소스/드레인졍션의 형성과정을 중점적으로 나타내는 단면도이다.
도 2a에 있어서, 기판(21)에 P형 및 N형의 불순물을 순차적으로 도핑하여 제 1 웰인 P웰(211) 및 제 2 웰인 N웰(212)을 형성한다. 그리고, P웰(211) 및 N웰(212)이 접합을 이루는 부분 상에 LOCOS(Local Oxidation of Silicon) 등의 방법에 의해 단일소자들 사이를 전기적으로 격리하기 위한 필드산화막(22)을 형성한다.
그리고, P웰(211) 및 N웰(212) 표면에 열산화하여 제 1 절연막(23)인 게이트산화막(23)을 형성한다. 그리고, 필드산화막(22) 및 제 1 절연막인 게이트산화막(23) 상에 불순물이 도핑된 다결정실리콘 또는 비정질실리콘을 화학기상증착(Chemical Vapor Deposition : 이하, CVD라 칭함) 방법으로 증착하여 실리콘층(24)을 형성한다. 그리고 그(24) 위에 제 2 절연막인 캡핑용 질화막(25)을 증착하여 형성한 후 게이트형성용 마스크를 이용한 사진식각공정을 실시하여 비등방성식각으로 질화막(25)/다결정실리콘층(24)/게이트산화막(23)을 제거하여 게이트(24)를 패터닝한다. 따라서 잔류한 제 1 절연막인 게이트산화막(23)으로 보호되는 부분을 제외한 기판(21)상의 제 1 웰인 P웰(211) 및 제 2 웰인 N웰(212)의 표면이 다시 노출된다. 그다음 사진공정과 게이트(24)를 마스크로 이용한 이온주입으로 P웰(211) 부위에는 N형 엘디디(도시안함)를 형성하고 N웰(212) 부위에는 P형 엘디디(도시안함)를 형성한 다음 전면에 제 3 절연막(26)을 증착한 뒤 에치백하여 잔류한 캡핑용절연막(25)/게이트(24)/게이트산화막(23)의 노출된 측면에 잔류한 제 3 절연막으로 측벽(26)을 형성한다.
도 2b에 있어서, 노출된 제 1 웰인 P형 웰(211)의 표면을 이온주입시의 표면손상으로 부터 보호하기 위하여 제 4 절연막인 버퍼용 산화막(27)을 기판의 전면에 에이치엘디(high temperature low pressure dielectric)를 증착하여 형성한다. 그리고 기판(21)의 전면에 포토레지스트를 도포한 다음 사진공정을 실시하여 제 2 웰인 N형 웰(212)의 상부를 보호하는 제 1 포토레지스트패턴(200)을 형성한다.그리고 게이트(24)와 측벽(26)을 마스크로 사용하여 제 1 웰인 P웰(211)에 아세닉(As) 또는 인(P) 등의 N형의 불순물을 고농도로 이온주입하여 제 1 소스/드레인졍션(28)을 형성한다.
도 2c 에 있어서, 제 1 포토레지스트패턴(200)을 제거한 다음 기판의 표면을 세정하여 제 4 절연막인 버퍼용산화막(27)을 모두 제거한다. 그리고 제 1 웰인 P형 웰(211) 상부를 보호하는 제 2 포토레지스트패턴(201)을 사진공정으로 실시하여 형성한다. 따라서 제 2 웰인 N형웰(212) 표면의 소스/드레인이 형성될 부위가 다시 노출된다. 그리고 제 2 포토레지스트패턴(201)으로 보호되지 아니하는 부위의 제 2 웰인 N웰(212)의 노출된 표면에 및 노출된 필드산화막(22)의 표면에 금속붕소박막(29)을 진공증착 또는 스퍼터링 방법으로 증착하여 형성한다. 이는 종래기술에서 소스/드레인 형성을 위하여 이온주입방법을 사용하는 것과는 다르게 금속붕소박막(29)을 충분히 열확산시켜 형성하기 위해서이다. 따라서 이온주입완충막의 형성도 필요하지 아니하다.
도 2d에 있어서, 제 2 포토레지스트패턴(201)을 제거한 다음 제 2 웰인 N웰(212)의 표면에 형성된 금속붕소박막(29)에 어닐링을 종횡확산로 또는 RTP에 의하여 실시하여 금속붕소박막(29)의 붕소원자가 제 2 웰인 N웰(212)속으로 확산되게 하여 제 2 소스/드레인(31)을 형성한다. 이때 금속붕소박막(29)은 어닐링시에 붕소원자와 기판(21)의 실리콘원자와 결합하여 비에스지(Boron Silicate Glass, 30)막을 형성한다. 그리고 비에스지막(30)을 식각하여 제거한다.
상술한 바와 같이 본 발명에 따른 반도체장치의 제조방법은 하나의 마스크를 사용하여 N형 및 P형 다결정실리콘층의 접합면과 실리사이드층을 패터닝하여 N형 및 P형 다결정실리콘층을 이격시킴과 동시에 게이트들을 형성하고, 이 게이트들 사이의 이격된 부분이 채워지도록 도전층을 증착한 후 확산방지막을 게이트들 사이의 이격된 부분에 잔류하고 실리사이드층 및 웰이 노출되도록 에치 백한다.
따라서, 본 발명은 모스트렌지스터의 소스/드레인의 형성을 이온주입방법 대신 금속박막을 불순물 확산원으로 이용하므로서 반도체기판의 표면에 졍션형성 깊이가 얕고 균일하면서 고농도를 갖는 불순물매몰층을 형성할 수 있고 특히 PMOS의 소스/드레인을 형성하는 경우 그 졍션의 깊이를 얕게 형성하므로서 단채널효과를 억제할 수 있는 장점이 있다.
Claims (5)
- 제 1 도전형 제 1 웰 및 제 2 도전형 제 2 웰이 형성된 반도체기판상의 상기 제 1 웰 및 상기 제 2 웰이 접합을 이루는 부분 상에 필드격리막을 형성하는 단계와,상기 제 1 웰과 상기 제 2 웰 표면에 제 1 절연막을 형성하는 단계와,상기 필드격리막 및 상기 제 1 절연막 상에 제 1 도전층을 형성하는 단계와,상기 제 1 도전층 위에 제 2 절연막을 형성하는 단계와,상기 제 2 절연막/상기 도전층/상기 제 1 절연막의 소정부분을 제거하여 게이트를 패터닝하는 단계와,상기 제 1 웰 부위에 제 2 도전형 엘디디를 형성하고 제 2 웰 부위에는 제 1 도전형 엘디디를 형성하는 단계와,잔류한 상기 제 2 절연막/상기 게이트/상기 제 1 절연막의 노출된 측면에 측벽을 형성하는 단계와,노출된 상기 제 1 웰의 표면에 버퍼용 제 3 절연막을 형성하는 단계와,상기 제 1 웰에 고농도의 제 2 도전형 불순물매립층을 상기 제 2 도전형 엘디디에 연결된 제 1 소스/드레인 졍션을 형성하는 단계와,상기 제 3 절연막을 제거하는 단계와,상기 제 2 웰의 노출된 표면에 및 노출된 상기 필드격리막 표면에 금속박막을 형성하는 단계와,상기 금속박막의 원자가 상기 제 2 웰 속으로 확산되게 하여 제 2 소스/드레인을 형성하는 단계로 이루어진 반도체장치의 제조방법.
- 청구항 1에 있어서, 상기 제 1 도전형은 P형으로 하고 상기 제 2 도전형은 N형으로 형성하는 것이 특징인 반도체장치의 제조방법.
- 청구항 1에 있어서, 상기 제 1 절연막은 열산화방법으로 게이트산화막을 형성하는 것이 특징인 반도체장치의 제조방법.
- 청구항 1에 있어서, 상기 금속박막은 붕소를 진공증착 또는 스퍼터링 방법으로 증착하여 형성하는 것이 특징인 반도체장치의 제조방법.
- 청구항 1에 있어서, 상기 제 2 소스/드레인 형성단계에서 형성되는 비에스지막을 제거하는 단계를 더 포함하여 이루어진 반도체장치의 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970069072A KR100247816B1 (ko) | 1997-12-16 | 1997-12-16 | 반도체장치의 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970069072A KR100247816B1 (ko) | 1997-12-16 | 1997-12-16 | 반도체장치의 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990050036A KR19990050036A (ko) | 1999-07-05 |
KR100247816B1 true KR100247816B1 (ko) | 2000-03-15 |
Family
ID=19527405
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970069072A KR100247816B1 (ko) | 1997-12-16 | 1997-12-16 | 반도체장치의 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100247816B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100649817B1 (ko) * | 2000-07-31 | 2006-11-24 | 주식회사 하이닉스반도체 | 반도체소자의 제조방법 |
-
1997
- 1997-12-16 KR KR1019970069072A patent/KR100247816B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR19990050036A (ko) | 1999-07-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6060345A (en) | Method of making NMOS and PMOS devices with reduced masking steps | |
JP4782821B2 (ja) | 自己整合損傷層を有するデバイス構造体 | |
US20100197092A1 (en) | Method of Manufacturing Semiconductor Device Having Stress Creating Layer | |
US5943576A (en) | Angled implant to build MOS transistors in contact holes | |
EP0465045B1 (en) | Method of field effect transistor fabrication for integrated circuits | |
US7265011B2 (en) | Method of manufacturing a transistor | |
US5923982A (en) | Method of making asymmetrical transistor with lightly and heavily doped drain regions and ultra-heavily doped source region using two source/drain implant steps | |
US5877050A (en) | Method of making N-channel and P-channel devices using two tube anneals and two rapid thermal anneals | |
US5956591A (en) | Method of making NMOS and PMOS devices having LDD structures using separate drive-in steps | |
KR20010025030A (ko) | 반도체 디바이스 제조 방법 | |
US6562686B2 (en) | Method for fabricating semiconductor device | |
US6008100A (en) | Metal-oxide semiconductor field effect transistor device fabrication process | |
US5504024A (en) | Method for fabricating MOS transistors | |
US6051471A (en) | Method for making asymmetrical N-channel and symmetrical P-channel devices | |
KR100370128B1 (ko) | 반도체 소자의 제조방법 | |
KR100247816B1 (ko) | 반도체장치의 제조방법 | |
KR100306504B1 (ko) | 저가의 미크론 이하의 깊이를 갖는 cmos 제조방법 | |
KR100273296B1 (ko) | 모스 트랜지스터 제조방법 | |
US6638829B1 (en) | Semiconductor structure having a metal gate electrode and elevated salicided source/drain regions and a method for manufacture | |
KR100685879B1 (ko) | 반도체 소자 및 그 제조방법 | |
KR100853982B1 (ko) | 3차원 전계효과 트랜지스터 및 그 제조방법 | |
US6242295B1 (en) | Method of fabricating a shallow doped region for a shallow junction transistor | |
KR0151081B1 (ko) | 반도체 장치의 제조방법 | |
KR100264211B1 (ko) | 반도체장치의 제조 방법 | |
KR100604046B1 (ko) | 반도체 소자의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20051118 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |