KR100246153B1 - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR100246153B1
KR100246153B1 KR1019970009772A KR19970009772A KR100246153B1 KR 100246153 B1 KR100246153 B1 KR 100246153B1 KR 1019970009772 A KR1019970009772 A KR 1019970009772A KR 19970009772 A KR19970009772 A KR 19970009772A KR 100246153 B1 KR100246153 B1 KR 100246153B1
Authority
KR
South Korea
Prior art keywords
signal
data enable
enable signal
data
liquid crystal
Prior art date
Application number
KR1019970009772A
Other languages
English (en)
Other versions
KR970067081A (ko
Inventor
히사시 야마구찌
Original Assignee
가네꼬 히사시
닛본 덴기 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가네꼬 히사시, 닛본 덴기 가부시키가이샤 filed Critical 가네꼬 히사시
Publication of KR970067081A publication Critical patent/KR970067081A/ko
Application granted granted Critical
Publication of KR100246153B1 publication Critical patent/KR100246153B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0464Positioning
    • G09G2340/0471Vertical positioning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0464Positioning
    • G09G2340/0478Horizontal positioning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

액정 표시 장치는 액정 표시 패널 상의 고정 위치내에 수신된 화상을 표시하기 위한 타이밍을 주는 시작 펄스 발생 회로, 외부로부터 수신된 화상에 관한 유효 표시 데이타 주기를 표시하는 인에이블 신호에 응답하여 액정 표시 패널 상의 특정 위치내에 수신된 화상을 표시하기 위한 타이밍을 주는 다른 시작 펄스 발생 회로, 및 선택 신호에 응답하여 이러한 회로 중의 하나를 선택하는 선택기를 포함한다. 본 발명에 의한 액정 표시 장치는 데이타 인에이블 신호를 검출하고 그 결과를 선택 신호로서 선택기로 출력하는 데이타 인에이블 신호 검출 회로를 가진다.

Description

액정 표시 장치
본 발명은 액정 표시 장치에 관한 것으로, 특히 스위칭 소자를 각각 가지는 다수의 픽셀을 포함하는 액티브 매트릭스 액정 표시에 관한 것이다.
제1도는 종래 액티브 매트릭스 액정 표시 장치(AM-LCD)의 구조를 도시한다. 이러한 AM-LCD는 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 도트 클럭, 및 픽쳐 신호를 수신함에 의해 화상을 표시한다. 이러한 신호들은 퍼스널 컴퓨터 등으로 부터 입력된다.
액정 표시 패널(1)은 박막 트랜지스터(TFT; 12), 액정 커패시터(13), 표시된 화상의 품질을 개선하기 위한 저장 커패시터(14), 및 게이트 라인(15), 및 소스 라인(16)을 포함한다. 게이트 라인(15)은 주사 신호를 트랜지스터에 공급하기 위해 TFT의 게이트 전극에 연결된다. 소스 라인(16)은 신호 전압을 TFT에 공급하기 위해 TFT의 소스 전극에 연결된다. 게이트 라인(15)은 게이트 드라이버(2)에 연결되고, 소스 라인(16)은 소스 드라이버(3)에 연결된다.
AM-LCD는 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 도트 클럭, 및 도트 클럭과 동기화된 픽쳐 신호(표시 데이타)를 수신하여, 표시 패널(1) 상에 화상을 표시한다. 특히, 한 수평 라인에 대응하는 표시 데이타가 한 수평 동기화 주기 동안 소스 드라이버(3)내에 저장된다. 한 수평 라인에 대응하는 저장된 표시 데이타가 다음 수평 동기화 주기 동안 액정 표시 패널(1)의 소스 라인에 동시에 출력된다. 주사 신호가 동시에 게이트 라인에 입력되므로, 게이트 라인 상의 TFT는 온이 되고 표시 데이타가 대응하는 전하를 액정 커패시터에 공급한다. 이 동작은 각각의 게이트 라인에 대해 수행되고, 전체 화상은 표시 패널 상에 표시 될 수 있다.
게이트 드라이버(2) 및 소스 드라이버(3)에 주어진 신호에 대한 제어 섹션의 기능이 다음에 설명된다.
레지스터(4)는 수직 동기 신호의 스위칭 타이밍으로부터 유효 표시 데이타 주기의 시작 타이밍까지의 주기에 대응하는 수평 동기 신호 펄스의 카운트된 수로서의 값을 미리 보유하고 있다. 레지스터(5)는 수평 동기 신호의 스위칭 타이밍으로부터 유효 표시 데이타 주기의 시작 타이밍까지의 주기에 대응하는 도트 클럭 펄스의 카운트된 수로서의 값을 미리 보유하고 있다.
시작 펄스 발생 회로(6)는 신호(Vsync), 신호(Hsync), 도트 클럭 및 각각의 레지스터(4 및 5)에 보유된 값을 기준으로 각각 게이트 드라이버(2) 및 소스 드라이버(3)에 시작 타이밍을 주기 위한 시작 펄스 신호 및 소스 시작 펄스 신호를 발생시킨다. 시작 펄스 발생 회로(6)로부터의 게이트 시작 펄스 신호 및 소스 시작 펄스 신호는 액정 표시 패널(1)상의 표시 영역을 결정한다.
한편, 시작 펄스 발생 회로(7)는 컴퓨터로부터 온 유효 표시 데이타 주기를 표시하는 데이타 인에이블 신호와 신호(Vsync)에 기초하여, 각각 게이트 드라이버(2) 및 소스 드라이버(3)에 시작 타이밍을 주기 위한 시작 펄스 신호 및 소스 시작 펄스 신호를 발생시킨다. 시작 펄스 발생 회로(7)로부터의 게이트 시작 펄스 신호 및 소스 시작 펄스 신호는 액정 표시 패널(1) 상의 표시 영역을 결정한다. 그러므로 시작 펄스 발생 회로(7)는 AM-LCD를 인에이블 하여, 수평 방향을 고려한 가능한 최고 원거리의 외부로부터의 표시 영역을 제어한다.
시작 펄스 발생 회로(6 또는 7)에 의해 발생된 게이트 시작 펄스 신호는 선택기(9)를 통해 게이트 드라이버(2)에 입력되고, 회로(6 또는 7)에 의해 발생된 소스 시작 펄스 신호는 선택기(8)를 통해 소스 드라이버(3)로 입력된다. 각각의 선택기(8 및 9)는 컴퓨터로부터의 선택 신호에 응답하여 이러한 시작 펄스 신호를 선택한다.
회로(10)는 픽쳐 신호(표시 데이타)를 특정 주파수(예를 들면, 50 또는 60Hz)내의 A. C. 신호로 변환시키고 이를 소스 드라이버(3)로 전송한다.
화상을 표시하기 위해서는 2가지 모드 즉, 표시 영역이 특정 위치 상에 고정되는 표시 고정 모드 및 표시 영역이 외부로부터 제어된 신호인 표시 제어 모드가 있다. 이러한 표시 모드에 따른 동작이 다음과 같이 설명된다.
(1) 표시 고정 모드
제2(a)도는 이러한 모드의 동작을 설명하기 위한 타이밍도를 도시한다. 상기 값을 유지하는 레지스터(4)를 참조로, 신호(Vsync)의 스위칭 타이밍을 시작점으로 하여 시작 펄스 발생 회로(6)는 신호(Hsync)의 펄스를 카운트하고, 값의 계수의 종료 시에 게이트 시작 펄스 신호(Vsp1)를 발생한다. 다시 말하면, 게이트 시작 펄스 신호(Vsp1)는 신호(Vsync)의 스위칭 타이밍으로부터 특정 길이의 시간(Vpb)[제2(a)도에 도시됨]의 경과 후에 발생된다.
또한, 상기 값을 유지하는 레지스터(5)를 참조로, 신호(Hsync)의 스위칭 타이밍을 시작점으로 도트 클럭 펄스(도시 없음)의 펄스를 카운트하며 값의 계수의 종료시에 소스 시작 펄스 신호(HSP1)를 발생한다. 다시 말하면, 소스 시작 펄스 신호(HSP1)는 신호(Hsync)의 스위칭 타이밍으로부터 특정 길이(Hbp)[제2(a)도에 도시됨]의 경과 이후에 발생된다.
표시 고정 모드를 표시하는 선택 신호는 컴퓨터로부터 선택기로 입력되고, 시작 펄스 발생 회로(6)에 의해 발생된 신호(Vsp1) 및 신호(HSP1)는 선택기(8 및 9)에 의해 선택되고, 게이트 드라이버(2) 및 소스 드라이버(3)에 입력된다.
소스 드라이버(3)는 신호(Vsp1)의 수신에 동기하여 저장된 표시 데이타(A, B, C, D, E,...)를 소스 라인으로 출력하기 시작한다. 동시에 게이트 드라이버(2)는 주사 신호(G1, G2, G3, G4, ...)를 Hsp1와 동기로 게이트 라인에 순차적으로 출력하기 시작한다. 결과적으로, 표시 데이타(A, B, C, D, E, ...)를 포함하는 전체 화상은 액정 표시 패널(1) 상의 특정 위치에 표시 될 수 있다.
(2) 표시 제어 모드
유효 표시 데이타 주기를 표시하는 데이타 인에이블 신호는 유효 표시 데이타 주기 동안 인에이블 레벨을 유지하고, 무효 표시 데이타 주기 동안 디스에이블 레벨을 유지한다. 제2(b)도에 도시된 것처럼, 소스 시작 펄스 신호(HSP2)는 데이타 인에이블 신호가 인에이블 레벨로 되는 경우의 타이밍에서 발생된다. 또한, 게이트 시작 펄스 신호(Vsp2)는 데이타 인에이블 신호가 신호(HSP2)의 제1 펄스 이후에 인에이블 레벨로 되는 경우의 타이밍에서 발생된다.
표시 제어 모드를 표시하는 선택 신호는 컴퓨터로부터 선택기에 입력되고, 시작 펄스 발생 회로(7)에 의해 발생된 신호(Vsp2) 및 신호(HSP2)는 선택기(8 및 9)에 의해 선택되고 각각 게이트 드라이버(2) 및 소스 드라이버(3)로 입력된다.
소스 드라이버(3)는 신호(Vsp2)를 수신할 때 저장된 표시 데이타(A, B, C, D, E, ...)를 신호(HSP2)와 동거하여 소스 라인으로의 출력을 시작한다. 동시에, 게이트 드라이브(2)는 주사 신호(G1, G2, G3, G4, ...)를 신호(HSP2)와 동기하여 순차적으로 게이트 라인으로 출력을 시작한다. 결과적으로, 표시 데이타(A, B, C, D,...)를 포함하는 전체 화상은 액정 표시 패널(91) 상의 소망된 위치 내에 표시될 수 있다.
그러므로, 2개의 인터페이스 신호, 즉 데이타 인에이블 신호 및 선택 신호가 5개의 신호, 즉 신호(Vsync), 신호(Hsync), 및 아날로그 픽쳐 신호(R, G, 및 B) 이외에도 표시 제어 모드에 필요하다. 그러므로, 종래 AM-LCD는 각각 7개의 신호가 필요하다. 액정 표시 장치의 인터페이스를 단순화하고자 하는 관점에서, 입력 수는 ART의 것보다 크고, 이는 5개의 인터페이스 신호[신호(Vsync), 신호(Hsync), 및 아날로그 픽쳐 신호(R, G, 및 B)]를 요한다. 따라서, AM-LCD에서 인터페이스 신호의 수를 줄이는 것은 중요한 문제이다.
본 발명의 목적은 단순 인터페이스를 달성할 수 있는 액정 표시 장치를 제공하는 것이다.
액정 표시 장치는 선택기 및 데이타 인에이블 신호 검출 회로를 포함하며, 상기 선택기는 선택 신호에 응답하여 표시 모드를 선택하는 기능을 가지고, 데이타 인에이블 신호 검출 회로는 외부로부터 유효 표시 데이타 주기를 표시하는 데이타 인에이블 신호에 응답하여 선택 신호를 발생한다.
상술한 경우, 선택기는 선택 신호가 비활성인 경우 제1 표시 모드를 선택하고, 활성인 경우 제2 표시 모드를 선택하도록 제공되며, 데이타 인에이블 신호 검출 회로는 유효 데이타 주기를 표시하는 데이타 인에이블 신호가 특정 길이의 시간 동안 검출되지 않는 경우 선택 신호를 비활성으로 설정하고, 유효 데이타 주기를 표시하는 데이타 인에이블 신호가 주기내에 검출되는 경우 선택 신호를 활성이 되도록 한다.
또한, 데이타 인에이블 신호 검출 회로는 외부로부터 수신된 화상에 관련된 수직 동기 신호를 그 클럭 입력 단자에 입력하고 데이타 인에이블 신호를 데이타 입력 단자에 입력하고, 수직 동기 신호의 상승 타이밍에서 데이타 인에이블 신호의 신호 레벨을 유지하고, 유지한 레벨을 출력하는 D 플립-플럽을 포함한다.
또한, 데이타 인에이블 신호 검출 회로는 외부로부터 수신된 화상에 관한 수직 동기 신호 펄스의 사이클보다 긴 시상수를 갖는 저항 및 커패시터를 포함하는 회로를 구비하고, 데이타 인에이블 신호를 입력하여, 유효 표시 데이타 주기를 표시하는 데이타 인에이블 신호가 수직 동기 신호 펄스보다 긴 시간 길이 동안 수신되지 않는 경우 비활성화되는 신호를 출력하고, 유효 표시 데이타 주기를 표시하는 데이타 인에이블 신호가 사이클 동안 수신되는 경우 활성화되는 신호를 출력하는 회로를 가진 단안정 멀티바이브레이터를 포함한다.
본 발명에 따르면, 2가지 모드 중의 한 가지를 선택하기 위한 선택 신호는 표시 데이타에 관한 유효 표시 데이타 주기를 표시하는 데이타 인에이블 신호를 기준으로 발생된다. 결과적으로, AM-LCD의 인터페이스는 외부로부터의 선택 신호가 불필요하므로 단순화될 수 있다.
제1도는 종래 액티브 매트릭스 액정 표시 장치의 구성을 도시하는 블럭도.
제2(a)도는 액티브 매트릭스 액정 표시 장치의 표시 고정 모드의 동작을 설명하기 위한 타이밍도.
제2(b)도는 액티브 매트릭스 액정 표시 장치의 표시 제어 모드의 동작을 설명하기 위한 타이밍도.
제3도는 본 발명에 따른 액티브 매트릭스 액정 표시 장치의 실시예의 구성을 도시하는 블럭도.
제4도는 본 발명의 데이타 인에이블 신호 검출 회로가 D 플립-플럽을 포함하는 예를 도시하는 도면.
제5도는 본 발명의 데이타 인에이블 신호 검출 회로가 단안정 멀티바이브레이터를 포함하는 예를 도시하는 도면.
제6(a)도는 D 플립-플럽의 동작을 설명하기 위한 타이밍도.
제6(b)도는 D 플립-플럽의 동작을 설명하기 위한 다른 타이밍도.
* 도면의 주요부분에 대한 부호의 설명
1 : 액정 표시 패널 2 : 게이트 드라이버
3 : 소스 드라이버 4,5 : 레지스터
6,7 : 시작 펄스 발생 회로 8,9 : 선택기
10,11 : 데이타 인에이블 신호 검출 회로 12 : 박막 트랜지스터(TFT)
13 : 액정 커패시터 14 : 저장 커패시터
15 : 게이트 라인 16 : 소스 라인
제3도는 본 발명에 따른 AM-LCD의 실시예의 구조를 개략적으로 도시한다. 이 도면에서, 종래 구조의 소자에 대응하는 소자가 제1도에 사용된 것과 같은 동일한 심볼로 주어지고, 동일한 소자에 대해 동일한 동작이 간주된다.
본 실시예의 AM-LCD는 선택기(8 및 9)에 입력되는 선택 신호를 발생하는 데이타 인에이블 신호 검출 회로(11)를 가진다.
데이타 인에이블 신호 검출 회로(11)는 입력으로서 신호(Vsync) 및 데이타 인에이블 신호를 수신하고, 이러한 신호들을 기초로 선택 신호를 발생하며, 발생된 선택 신호를 선택기(8 및 9)로 출력한다. 이러한 데이타 인에이블 신호 검출 회로(11)에 있어서, 유효 표시 데이타 주기를 표시하는 데이타 인에이블 신호가 일정 주기 이상 검출되지 않는 경우, 선택 신호가 발생된다. 예를 들면, 유효 표시 데이타 주기를 표시하는 데이타 인에이블 신호가 특정 시간 길이 또는 그 이상 검출되지 않는 경우, 선택 신호는 제1 레벨(예를 들면 고레벨)로 진행되고, 유효 표시 데이타 주기를 표시하는 데이타 인에이블 신호가 특정 시간 길이 내에 검출되는 경우, 선택 신호는 제2 레벨(예를 들면 저레벨)로 진행된다.
본 발명에 따른 표시 고정 모드 및 표시 제어 모드의 동작이 다음에 설명된다.
(1) 표시 고정 모드
선택기(8 및 9)에 입력되는 선택 신호는 데이타 인에이블 신호 검출 회로(11)에서 유효 표시 데이타 주기를 가진 데이타 인에이블 신호가 검출되지 않았음을 표시하는 제1 레벨(예를 들면 고레벨)로 유지된다. 그러므로, 선택기(8 및 9)는 시작 펄스 발생 회로(6)에 의해 발생된 신호(Vsync) 및 신호(Hsync)를 인가한다. 이러한 신호들은 게이트 드라이버(2) 및 소스 드라이버(3)에 각각 입력된다.
소스 드라이버(3)는 신호(Vsp1)의 수신 시에 Hsp1와 동기하여 저장된 표시 데이타(A, B, C, D, E, ...)를 출력하기 시작한다. 동시에, 게이트 드라이버(2)는 신호(HSP1)와 동기하여 게이트 라인에 순차적으로 주사 신호(G1, G2, G3, G4, ...)를 출력하기 시작한다. 결과적으로, 표시 데이타(A, B, C, D, E, ...)를 포함하는 전체 화상은 액정 표시 패널(1) 상의 특정 위치 내에 표시될 수 있다.
(2) 표시 제어 모드
선택기(8 및 9)에 입력될 선택 신호는 데이타 인에이블 신호 검출 회로(11)가 유효 표시 데이타 주기를 가지는 데이타 인에이블 신호를 검출한 것을 표시하는 제2레벨(예를 들면 저레벨)을 유지한다. 그러므로, 선택기(8 및 9)는 시작 펄스 발생회로(6)에 의해 발생된 신호(Vsp2) 및 신호(HSP2)를 인가한다. 이러한 신호는 각각 게이트 드라이버(2) 및 소스 드라이버(3)에 입력된다.
소스 드라이버(3)는 신호(Vsp2)를 수신할 때 신호(HSP2)와 동거하여 저장된 표시 데이타(A, B, C, D, E, ...)를 출력하기 시작한다. 동시에, 게이트 드라이버(2)는 신호(HSP2)와 동기하여 게이트 라인에 주사 신호(G1, G2, G3, G4, ...)를 순차적으로 출력을 시작한다. 결과적으로, 표시 데이타(A, B, C, D, E, ...)를 포함하는 전체 화상은 액정 표시 채널(1) 상의 소망된 위치 내에 표시 된다. 상술한 동작에 따르면, 외부로부터의 선택 신호없이 2모드 중 하나를 선택하는 것이 가능하다.
데이타 인에이블 신호 검출 회로(11)의 특정 회로 구조가 아래에 설명된다.
제4도는 데이타 인에이블 신호 검출 회로(11)가 D 플립 플럽을 포함하는 예를 도시한다. 제4도에 도시된 것처럼, 데이타 인에이블 신호는 데이타 입력 단자에 입력되고, 퍼스널 컴퓨터와 같은 외부 장치로부터의 수직 동기 신호(Vsync)는 클럭 입력 단자로 입력된다. 수직 동기 신호(Vsync)는 D 플립 플럽내에서 클럭으로 사용된다. D 플립 플럽은 수직 동기 신호의 상승(또는 하강)시간에서 데이타 인에이블 신호의 레벨을 유지하고, 선택 신호로서의 레벨을 선택기(8 및 9)로 출력한다.
시작 펄스 발생 회로(7)에 의해 발생된 신호가 선택되는 경우, D 플립 플럽에 의해 출력된 선택 신호는 저레벨이다. 데이타 인에이블 신호는 유효 표시 데이타 주기 동안만 고레벨로 전환되고, 제6도에서 도시된 나머지 시간에 대해서는 저레벨을 유지한다. 데이타 인에이블 신호가 수직 동기 신호의 상승 시간에서 저레벨이므로 D 플립-플럽의 출력은 저레벨이다. 결과적으로, 선택기(8 및 9)는 시작 펄스 발생 회로(7)에 의해 발생된 신호(Vsp2) 및 신호(HSP2)를 선택한다. 이러한 신호들은 게이트 드라이버(2) 및 소스 드라이버(3)에 각각 입력된다.
반면에, 시작 펄스 발생 회로(6)에 의해 발생된 신호가 선택되는 경우, D 플립 플럽에 의해 출력된 선택 신호는 고레벨이다. 데이타 인에이블 신호는 제6(b)도에 도시된 것과 같이 항상 고레벨로 유지된다. 데이타 인에이블 신호가 수직 동기 신호의 상승 시간에서 고레벨이므로 D 플립-플럽의 출력은 고레벨이다. 결과적으로, 선택기(8 및 9)는 시작 펄스 발생 회로(6)에 의해 발생된 신호(Vsp1) 및 신호(HSP1)를 선택한다. 이러한 신호들은 각각 게이트 드라이버(2) 및 소스 드라이버(3)에 입력된다.
제5도는 데이타 인에이블 신호 검출 회로(11)가 D 플립 플럽 대신에 단안정 멀티바이브레이터를 포함하는 예를 도시한다. 단안정 멀티바이브레이터는 클럭 신호로서 데이타 인에이블 신호를 사용하며, 수직 동기 신호 펄스의 사이클보다 긴 시상수를 가지는 커패시터 및 저항을 포함하는 회로를 부착한다.
이러한 구조로, 유효 표시 데이타 주기동안 고레벨이고 나머지 시간에는 저 레벨인 데이타 인에이블 신호를 수신하고, 단안정 멀티바이브레이터는 데이타 인에이블 신호의 상승 에지 또는 하강 에지마다의 타이밍에서 리셋되며, 출력을 저레벨로 유지한다. 결과적으로, 선택기(8 및 9)는 시작 펄스 발생 회로(7)에 발생된 신호(Vsp2) 및 신호(HSP2)를 선택한다. 이러한 신호들은 게이트 드라이버(2) 및 소스 드라이버(3)에 각각 입력된다.
그러나, 수직 동기 신호 펄스의 사이클보다 긴 시상수에 대해 데이타 인에이블 신호 내에 어떠한 펄스도 없다면, 단안정 멀티바이브레이터는 고레벨 신호를 출력한다. 결과적으로, 선택기(8 및 9)는 시작 펄스 발생 회로(6)에 의해 발생되는 신호(Vsp1) 및 신호(HSP1)를 선택한다. 이러한 신호들은 각각 게이트 드라이버(2) 및 소스 드라이버(3)에 입력된다. μPD 74HC123A(Dual Retriggerable Monostable Multivibrator)로 칭하는 상술한 기능을 가진 단안정 멀티바이브레이터가 NEC 사에 의해 제공된다.
상술한 실시예에서, 본 발명은 AM-LCD와 결부되어 설명된다. 그러나, 본 발명의 응용은 AM-LCD에만 국한되지 않는다. 본 발명은 또한 패널 상의 특정 위치내에 수신된 화상(표시 데이타)을 표시하는 제1 표시 모드(표시 고정 모드)와, 외부로부터 수신된 화상에 관한 유효 표시 주기를 표시하는 데이타 인에이블 신호를 사용함에 의해 패널 상의 소망된 위치 내에 수신된 화상을 표시하는 제2 표시 모드(표시 제어 모드)를 선택 신호에 응답하여 선택할 수 있는 구조를 가지는 한 임의의 종류의 표시 장치에도 적용될 수 있다.
또한, 상기 구조를 가지는 본 발명의 표기 장치에 따르면, 퍼스널 컴퓨터(도시 없음)와 같은 신호원 부분 상의 회로를 수정할 필요가 없다. 이는 종래 기술과 동일한 타이밍 신호를 적용할 수 있기 때문이다.
상술한 바와 같이 본 발명에 따르면, 표시 모드를 선택하기 위한 선택 신호는 데이타 인에이블 신호를 기초로 생성되며, 종래와 같이 외부 신호원으로부터의 선택 신호의 입력을 필요로 하지 않으므로, 신호원과 액정 표시 장치 간의 인터페이스를 간략화할 수 있다.

Claims (9)

  1. 액정 표시 장치에 있어서, 선택기; 및 데이타 인에이블 신호 검출 회로를 포함하며, 상기 선택기는, 선택 신호에 응답하여, 상기 선택 신호가 비활성인 경우에는 제1 표시 모드를 선택하고, 상기 선택 신호가 활성인 경우에는 제2 표시 모드를 선택하는 기능을 가지고, 상기 데이타 인에이블 신호 검출 회로는, 상기 액정 표시 장치의 외부로부터 유효 표시 데이타 주기를 표시하는 데이타 인에이블 신호에 응답하여 상기 선택 신호를 발생하는 것을 특징으로 하는 액정 표시 장치.
  2. 제1항에 있어서, 상기 데이타 인에이블 신호 검출 회로는, 유효 표시 데이타 주기를 표시하는 상기 데이타 인에이블 신호가 특정 시간 길이 동안 검출되지 않은 경우 상기 선택 신호를 비활성이 되도록 발생시키고, 유효 표시 데이타 주기를 표시하는 상기 데이타 인에이블 신호가 상기 특정 시간 길이 동안 검출되는 경우 상기 선택 신호를 활성이 되도록 발생시키는 것을 특징으로 하는 액정 표시 장치.
  3. 제1항에 있어서, 상기 데이타 인에이블 신호는, 상기 유효 표시 데이타 주기 동안 제1 레벨을 유지하고, 상기 유효 표시 데이타 주기의 나머지에 대해서는 제2 레벨을 유지하는 것을 특징으로 하는 액정 표시 장치.
  4. 액정 표시 장치에 있어서, 미리 선정된 값을 유지하는 저항을 참조하여, 게이트 시작 펄스 신호 및 소스 시작 펄스 신호의 제1 신호 그룹을 발생시키는 제1 시작 펄스 발생 회로, 및 표시 데이타 내의 유효 표시 데이타 주기를 표시하는 데이타 인에이블 신호에 응답하여 게이트 시작 펄스 신호 및 소스 시작 펄스 신호의 제2 신호 그룹을 발생시키는 제2 시작 펄스 발생 회로; 선택 신호 및 표시 패널에 접속된 드라이버에 전송되는 선택 신호 그룹에만 응답하여 상기 제1 신호 그룹 및 상기 제2 신호 그룹 중의 하나를 선택하는 선택기; 및 유효 표시 데이타 주기를 표시하는 상기 데이타 인에이블 신호가 특정 시간 길이 동안 검출되지 않은 경우 상기 제1 신호 그룹이 선택되어야 하는 것을 표시하고, 적어도 하나의 유효 표시 데이타 주기를 표시하는 상기 데이타 인에이블 신호가 상기 특정 시간 길이 동안 검출되는 경우 상기 제2 신호 그룹이 선택되어야 하는 것을 표시하는 선택 신호를 발생시키는 데이타 인에이블 신호 검출 회로를 포함하는 것을 특징으로 하는 액정 표시 장치.
  5. 제4항에 있어서, 상기 데이타 인에이블 신호 검출 회로는 D 플립 플럽을 포함하되, 상기 D 플립 플럽은 수직 동기 신호를 외부에서 그 클럭 입력 단자로 입력하고 상기 데이타 인에이블 신호를 그 데이타 입력 단자와 입력하며, 수직 동기 신호의 상승 타이밍에서 데이타 인에이블 신호의 레벨을 유지하며 상기 유지된 신호 레벨을 상기 선택 신호로서 출력하는 것을 특징으로 하는 액정 표시 장치.
  6. 제4항에 있어서, 상기 데이타 인에이블 신호 검출 회로는 D 플립 플럽을 포함하되, 상기 D 플립 플럽은 외부에서 그 클럭 입력 단자로 수직 동기 신호를 입력하고 상기 데이타 인에이블 신호를 데이타 입력 단자로 입력하며, 수직 동기 신호의 하강 타이밍에서 데이타 인에이블 신호의 레벨을 유지하며, 상기 유지된 신호 레벨을 상기 선택 신호로서 출력하는 것을 특징으로 하는 액정 표시 장치.
  7. 제4항에 있어서, 상기 데이타 인에이블 신호 검출 회로는 단안정 멀티바이브레이터(one-shot multivibrator)를 포함하며, 상기 단안정 멀티바이브레이터는 상기 데이타 인에이블 신호를 수신하고, 상기 단안정 멀티바이브레이터는 유효 표시 데이타 주기를 표시하는 상기 데이타 인에이블 신호가 검출되지 않은 경우 상기 선택 신호로서 펄스를 출력하고 상기 단안정 멀티바이브레이터는 수직 동기 신호 펄스의 사이클보다 긴 시간 길이를 가진 상기 펄스를 출력하도록 제공되는 것을 특징으로 하는 액정 표시 장치.
  8. 제7항에 있어서, 상기 단안정 멀티바이브레이터는 수직 동기 신호 펄스의 사이클보다 긴 시상수(time constant)를 가지는 저항 및 커패시터를 포함하는 회로를 부착하는 것을 특징으로 하는 액정 표시 장치.
  9. 제1항에 있어서, 상기 액정 표시 장치는 수직 동기 신호, 수평 동기 신호, 3개의 픽쳐 신호(R, G, 및 B), 및 데이타 인에이블 신호와 도트 클럭으로 구성된 6개의 신호만을 수신하는 것을 특징으로 하는 액정 표시 장치.
KR1019970009772A 1996-03-22 1997-03-21 액정 표시 장치 KR100246153B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP96-066400 1996-03-22
JP8066400A JP2809180B2 (ja) 1996-03-22 1996-03-22 液晶表示装置
JP96-66400 1996-03-22

Publications (2)

Publication Number Publication Date
KR970067081A KR970067081A (ko) 1997-10-13
KR100246153B1 true KR100246153B1 (ko) 2000-03-15

Family

ID=13314734

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970009772A KR100246153B1 (ko) 1996-03-22 1997-03-21 액정 표시 장치

Country Status (4)

Country Link
US (2) US6329975B1 (ko)
JP (1) JP2809180B2 (ko)
KR (1) KR100246153B1 (ko)
TW (1) TW382692B (ko)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2809180B2 (ja) * 1996-03-22 1998-10-08 日本電気株式会社 液晶表示装置
US6791518B2 (en) * 1997-04-18 2004-09-14 Fujitsu Display Technologies Corporation Controller and control method for liquid-crystal display panel, and liquid-crystal display device
KR100490059B1 (ko) * 1998-03-13 2005-08-29 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
US6778170B1 (en) * 2000-04-07 2004-08-17 Genesis Microchip Inc. Generating high quality images in a display unit without being affected by error conditions in synchronization signals contained in display signals
KR100333969B1 (ko) * 2000-06-28 2002-04-22 구본준, 론 위라하디락사 멀티 타이밍 컨트롤러를 가지는 액정표시장치
JP3520863B2 (ja) * 2000-10-04 2004-04-19 セイコーエプソン株式会社 画像信号補正回路、その補正方法、液晶表示装置及び電子機器
KR100365497B1 (ko) 2000-12-15 2002-12-18 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
KR100365499B1 (ko) * 2000-12-20 2002-12-18 엘지.필립스 엘시디 주식회사 액정표시장치의 구동방법 및 장치
KR100759972B1 (ko) * 2001-02-15 2007-09-18 삼성전자주식회사 액정 표시 장치와 이의 구동 장치 및 방법
JP4117134B2 (ja) * 2002-02-01 2008-07-16 シャープ株式会社 液晶表示装置
JP3704121B2 (ja) * 2002-11-28 2005-10-05 Necディスプレイソリューションズ株式会社 画像信号中継装置、画像信号中継機能つき画像表示装置およびそれら装置の制御方法
KR100923498B1 (ko) * 2003-03-06 2009-10-27 엘지디스플레이 주식회사 액티브 매트릭스형 액정표시장치 및 그 구동방법
KR101026800B1 (ko) 2003-11-21 2011-04-04 삼성전자주식회사 액정 표시 장치, 표시 장치용 광원의 구동 장치 및 그방법
JP4672323B2 (ja) * 2004-09-30 2011-04-20 東芝モバイルディスプレイ株式会社 平面型表示装置
JP4328703B2 (ja) 2004-10-13 2009-09-09 Nec液晶テクノロジー株式会社 表示装置、そのモード判定装置及びモード判定方法
KR101211219B1 (ko) * 2005-10-31 2012-12-11 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
TWI374418B (en) * 2007-05-15 2012-10-11 Novatek Microelectronics Corp Method and apparatus to generate control signals for display-panel driver
JP2009015103A (ja) * 2007-07-06 2009-01-22 Nec Electronics Corp 表示制御装置及びその制御方法
JP5299734B2 (ja) * 2007-07-30 2013-09-25 Nltテクノロジー株式会社 画像処理方法、画像表示装置及びそのタイミングコントローラ
US8159448B2 (en) * 2008-12-19 2012-04-17 Analog Devices, Inc. Temperature-compensation networks
US20130120325A1 (en) * 2011-11-10 2013-05-16 Himax Technologies Limited Source driver
CN108492791B (zh) * 2018-03-26 2019-10-11 京东方科技集团股份有限公司 一种显示驱动电路及其控制方法、显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4701026A (en) * 1984-06-11 1987-10-20 Seiko Epson Kabushiki Kaisha Method and circuits for driving a liquid crystal display device
US4701062A (en) 1984-11-05 1987-10-20 Ploeger Jr Walter Printing ribbon spool
JPH04242790A (ja) * 1991-01-08 1992-08-31 Toshiba Corp 電子機器
US5313222A (en) * 1992-12-24 1994-05-17 Yuen Foong Yu H. K. Co., Ltd. Select driver circuit for an LCD display
GB2283609B (en) * 1993-04-09 1996-12-18 Citizen Watch Co Ltd Liquid crystal display device
KR970005937B1 (ko) * 1994-08-26 1997-04-22 삼성전자 주식회사 데이타 인에이블 신호 입력시 엘.씨.디 제어신호 출력회로
JP3372142B2 (ja) * 1995-07-10 2003-01-27 株式会社東芝 液晶表示装置及びその駆動回路
KR0156804B1 (ko) * 1995-11-28 1998-12-15 김광호 데이타 인에이블 신호를 이용하여 바이오스에 관계없이 프리챠지를 하는 스타트 펄스 버티컬 신호 생성기
JP2809180B2 (ja) * 1996-03-22 1998-10-08 日本電気株式会社 液晶表示装置

Also Published As

Publication number Publication date
JP2809180B2 (ja) 1998-10-08
US6329975B1 (en) 2001-12-11
JPH09258699A (ja) 1997-10-03
TW382692B (en) 2000-02-21
US20010048417A1 (en) 2001-12-06
US6812915B2 (en) 2004-11-02
KR970067081A (ko) 1997-10-13

Similar Documents

Publication Publication Date Title
KR100246153B1 (ko) 액정 표시 장치
KR900004952B1 (ko) 매트릭스형 표시장치
RU2104589C1 (ru) Способ работы контроллера жидкокристаллического дисплея
US7030871B2 (en) Active matrix display device
US7310094B2 (en) Liquid crystal display and driving method thereof
KR20030011222A (ko) 표시 장치
KR20040073948A (ko) 표시 장치 구동 디바이스
KR960016732B1 (ko) 소형 영상용 액정 디스플레이 패널 구동 장치
KR20080046330A (ko) 액정표시장치 및 이의 구동방법
JP3429866B2 (ja) マトリックスパネル表示装置
KR100288023B1 (ko) 평면표시장치및표시방법
JPH0915560A (ja) 液晶表示装置及び液晶表示素子の駆動方法
US9087493B2 (en) Liquid crystal display device and driving method thereof
JP2000284761A (ja) 表示装置および表示装置用インターフェイス回路
US5315315A (en) Integrated circuit for driving display element
JPH08160904A (ja) 映像表示装置の駆動方法及び駆動回路
JP2785327B2 (ja) 表示制御装置及びこれを用いる表示装置
KR100385953B1 (ko) 프레임 메모리를 내장하는 tft-lcd의 구동 ic 및구동 ic에서의 데이터 동기 방법
JPH0618843A (ja) 液晶表示装置
KR930010837A (ko) 한 외부전원으로부터 다계조의 구동전압을 발생할 수 있는 디지탈 소오스 드라이버를 구비한 표시장치용 구동회로
JP2004354577A (ja) 液晶表示装置
JPH0628863Y2 (ja) 液晶表示装置
KR0139339B1 (ko) 액정구동출력 교류화 제어회로
KR100256974B1 (ko) 멀티 스캔 장치
JP3658630B2 (ja) 液晶表示装置及び液晶駆動方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121121

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20131202

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20141203

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20151201

Year of fee payment: 17

FPAY Annual fee payment

Payment date: 20161117

Year of fee payment: 18

EXPY Expiration of term