KR100239971B1 - 오디오 신호용 인터페이스 회로 - Google Patents

오디오 신호용 인터페이스 회로 Download PDF

Info

Publication number
KR100239971B1
KR100239971B1 KR1019920000729A KR920000729A KR100239971B1 KR 100239971 B1 KR100239971 B1 KR 100239971B1 KR 1019920000729 A KR1019920000729 A KR 1019920000729A KR 920000729 A KR920000729 A KR 920000729A KR 100239971 B1 KR100239971 B1 KR 100239971B1
Authority
KR
South Korea
Prior art keywords
transistor
circuit
base
input
collector
Prior art date
Application number
KR1019920000729A
Other languages
English (en)
Other versions
KR930003580A (ko
Inventor
오까노부다이와
도미야마히또시
Original Assignee
이데이 노부유끼
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이데이 노부유끼, 소니 가부시끼 가이샤 filed Critical 이데이 노부유끼
Publication of KR930003580A publication Critical patent/KR930003580A/ko
Application granted granted Critical
Publication of KR100239971B1 publication Critical patent/KR100239971B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/0007Frequency selective voltage or current level measuring
    • G01R19/0015Frequency selective voltage or current level measuring separating AC and DC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G1/00Details of arrangements for controlling amplification
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/08Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding
    • H03K5/082Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding with an adaptive threshold

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Nonlinear Science (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Amplifiers (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

IC의 단자핀 수를 감소한다. 제1의 회로로부터 직류 성분이 중첩된 오디오 신호가 공급되어 직류 성분을 추출하는 저역 통과 필터와, 차동 입력 회로를 설치한다. 차동 입력 회로는 제1의 회로로부터의 직류 성분이 중첩된 오디오 신호를 공급받고, 저역 통과 필터에 의하여 추출된 직류 성분을 또한 공급받으며, 차동 입력 회로의 출력을 제2의 회로에 공급한다. 차동 입력 회로에 있어서, 제1의 회로로부터의 오디오 신호에 중첩된 직류 성분을, 저역 통과 필터에서의 직류 성분에 의하여 상쇄시키고, 오디오 신호만을 제2의 회로에 공급한다.

Description

오디오 신호용 인터페이스 회로
본 발명은 오디오 신호의 인터페이스 회로에 관한 것이다.
IC에서, 그 단자핀의 수가 많아지게 되면, 그 가격은 상승하게 된다. 또한 단자핀의 수가 많을 때에는, 외부 부품도 많아지게 되고, 그러한 상태에서는 IC 및 외부 부품이 탑재되는 프린트 기판의 배선 패턴의 레이아웃이 복잡하게 되어, 프린트 기판 및 외부 부품을 포함하는 전체의 가격이 상승하게 된다.
단자핀의 수가 많으면, IC의 패키지를 소형화 할 수 없고, 외부 부품의 증가와 더불어 장치의 소형화에 방해가 된다. 또한, 단자핀의 수가 많으면, IC의 실장시, 솔더 브리지(solder bridging)등의 트러블도 발생하기 쉽게 되고, 역시 가격이 상승하게 된다. 따라서, IC 단자핀의 증가는 IC 및 그 IC를 사용하는 장치에서, 큰 단점이다.
그런데, 라디오 수신기의 AM 검파 회로 및 그 후단의 오디오 앰프의 주변은 예를 들면 제4도에 도시된 바와 같이, IC화되어 있다.
즉, 제4도에서, 10은 1 칩화된 AM 수신기용의 IC를 나타내고, 외부의 세라믹 필터(4)에서의 중간 주파신호(Si)가 단자핀(T7)을 통하여 앰프(21)에 공급되고, 이 앰프(21)에서의 중간 주파신호(Si)가 AM 검파 회로(22)에 공급되어 AM 검파되고, 오디오 신호(Ss) 및 중간 주파신호(Si)의 레벨에 대응하는 레벨의 직류 성분(V22)이 얻어진다. 그리고, 이 검파출력 중, 오디오 신호(Ss)가, 단자핀(T12)→외부 콘덴서(C11)→단자핀(T13)의 신호 라인을 통하여 오디오 앰프(23)에 공급되고, 이 앰프 (23)에서의 신호(Ss)가, 단자핀(T8)을 통하고, 직류 차단용 콘덴서(C5)를 통하여 스피커(Sp)에 공급된다.
이때, 검파 회로(22)의 검파 출력이, AGC 전압 생성 회로(AGC voltage generator; 24)에 공급되어 직류 성분(V22)에서 AGC 전압이 생성되고, 이 AGC 전압이 앰프(21)에 그 이득 제어신호로서 공급되고, 중간 주파신호(Si)에 대하여 AGC 동작이 수행된다. 이 때문에 생성 회로(24)에는 단자핀(T6)을 통하여 콘덴서(C4)가 접속되고. 이 콘덴서(C4)에 의하여, 저역 통과 필터가 구성되어 검파 출력에서 직류 전압(V22)이 추출되고, 이 직류 전압(V22)으로부터 AGC 전압이 생성된다.
그런데, 제4도의 구성에서, 콘덴서(C11)는 검파 회로(22)의 검파 출력에 포함되는 직류 성분(V22)을 차단하고, 그 교류 성분(오디오 신호)을 앰프(23)에 공급하기 위한 것이기 때문에, 수 μF의 용량이 필요하게 된다. 따라서 콘덴서(C11)는 IC화 될 수 없기 때문에, 제4도에 도시된 바와 같이, IC(10)에 대해 외부에서 부착되어야 한다.
콘덴서(C4)는 검파 회로(22)의 검파 출력에 포함되는 직류 성분(V22)을 AGC 전압으로서 추출하기 위한 것이기 때문에, 역시 수 μF의 용량을 가져야만 한다. 따라서, 이 콘덴서(C4)도 IC화 될 수 없기 때문에, 제4도에 도시된 바와 같이, IC(10)에 대해 외부에서 부착되어야 한다.
그런데, 이와 같이 콘덴서(C11, C4)를, IC(10)에 대해 외부에서 부착하게 되면, IC(10)의 단자핀 수가 증가하게 되어, 상기 상술된 것과 같은 문제를 발생하게 된다.
본 발명은 이러한 문제점을 해결한 검파 회로를 제공하려는 것이다.
제1도는 본 발명의 일예의 시스템.
제2도는 본 발명의 예의 접속도.
제3도는 본 발명의 실시예의 시스템.
제4도는 종래예의 시스템.
* 도면의 주요부분에 대한 부호의 설명
1 : 안테나 동조회로 2 : 국부 발진용의 공진회로
10 : 1 칩 IC 11 : 고주파 앰프
12A : 제1의 혼합회로 12B : 제2의 혼합회로
13 : 국부 발진회로 14 : 카운터
15 : 위상 시프터 회로 16 : 감산회로
17 : 대역 통과 필터 18 : AGC 전압 생성 회로
21 : 앰프 22 : AM 검파회로
23 : 오디오 앰프 24 : AGC 전압 생성 회로
231 : 프리앰프 232 : 파워 앰프
241 : 저역 통과 필터 242 : 버퍼 앰프
T1∼T8 : 단자핀
본 발명에 따르면, 인터페이스 회로가 제공되는데, 각 부분의 참조부호를 하기에 상술될 실시예에 대응시키면, 상기 인터페이스 회로는 직류 성분(V22)이 중첩된 오디오 신호(Ss)를 출력하는 제1의 회로(22)와, 오디오 신호(Ss)의 처리를 행하는 제2의 회로(23) 사이에 제공되고, 직류 성분(V22)이 중첩된 오디오 신호(Ss)를 제1의 회로(22)로부터 공급받아 직류 성분(V22)을 추출하기 위한 저역 통과 필터(241)와, 차동 입력회로(231)를 포함한다.
상기 상술된 구성에 있어서, 차동 입력회로(231)는 직류 성분(V22)이 중첩된 오디오 신호(Ss)를 제1의 회로(22)로부터 공급받고, 저역 통과 필터(241)에 의해 추출된 직류 성분(V22)을 공급받으며, 상기 차동 입력 회로(231)의 출력은 제2의 회로(23)에 제공되도록 구성된다.
상기 차동 입력 회로(231)에서, 제1의 회로(22)로부터의 오디오 신호(Ss)에 중첩된 직류 성분(V22)은 저역 통과 필터(241)로부터의 직류 성분(V22)에 의해 상쇄되고, 오디오 신호(Ss)만이 제2의 회로(23)에 공급된다.
제1도에서, 앰프(21)에서의 중간 주파신호(Si)가, AM 검파 회로(22)에 공급되어 AM 검파되고, 검파 출력으로서 오디오 신호(Ss) 및 직류분(V22)이 추출되며, 이 검파 출력이 오디오 앰프(23)에 공급된다. 이 예에서 앰프(23)는 프리앰프(231)와 파워 앰프(232)에 의해 구성되는데, 상기 프리앰프(231)는 차동 입력을 제공받으며, 그 차동 입력의 한 쪽은 검파 회로(22)의 검파 출력을 수신하도록 적응된다.
검파 회로(22)의 검파 출력은 저역 통과 필터(241)에 공급된다. 이 저역 통과 필터(241)는, AGC 전압 생성 회로(24)의 전단을 구성하는 것으로, 저항기(R1)와 콘덴서(C4)에 의하여 구성된다. 상기 저항기(R1)는 IC(10)에 내장되지만, 콘덴서(C4)는 단자핀(T6)을 통하여 IC(10)에 대해 외부에서 연결된다. 그리고, 저역 통과 필터(241)에 의해 검파 출력으로부터 직류 성분(V22)이 추출되고, 이 직류 성분(V22)은 앰프(231)의 차동 입력의 다른 쪽에 공급된다.
필터(25)에서의 직류 성분(V22)은 AGC 전압 생성 회로(24)의 후단을 구성하는 버퍼 앰프(242)를 통하여 앰프(21)에 AGC 전압으로서 공급된다.
이러한 구성에 의하면, 검파 회로(22)의 검파 출력에는, 직류 성분(V22)도 포함되기 때문에, 앰프(231)에는 오디오 신호(Ss)와 함께 그 직류 성분(V22)도 공급된다. 그러나, 이때 이 검파 출력에 포함된 직류 성분(V22)은 저역 통과 필터(241)에 의하여 추출되고, 이 추출된 직류 성분(V22)은 필터(241)에서 앰프(231)의 차동 입력의 다른 쪽에 공급된다.
따라서, 앰프(231)에는 등가적으로, 검파 회로(22)의 검파 출력과, 필터(241)에서의 직류 성분(V22)의 차분인 오디오 신호(Ss)만이 공급된다. 그리고, 이 오디오 신호(Ss)가, 앰프(231, 232)에 의하여 증폭되고, 스피커(SP)에 공급된다.
이때, 필터(241)에 의하여 추출된 직류 성분(V22)은 버퍼 앰프(242)를 통하여 앰프(21)에 AGC 전압으로서 공급되고, AGC 동작이 수행된다. 이렇게 하여, 본 발명에 의하면, 검파 회로(22)에서의 오디오 신호(Ss)를 앰프(23)에 공급할 수 있지만, 이 경우, 특히 본 발명에 의하면, 검파 회로(22)의 검파 출력과, 이 검파출력에 포함된 직류 성분(V22)을 앰프(23)의 차동입력에 공급하고 있기 때문에, 앰프(23)에는 등가적으로 검파 회로(22)의 검파 출력 중, 오디오 신호(Ss)만을 입력한 것으로 되고, 검파 회로(22)와 앰프(23)사이에, 직류 차단용 콘덴서를 설치할 필요가 없다. 따라서, 이러한 직류 차단용의 콘덴서를 IC(10)에 대해 외부에서 연결하기 위한 단자핀이 불필요하게 되고, 제4도에 있어서 단자핀(T12, T13)의 2개를 감소할 수 있다.
저역 통과 필터(241)로부터의 직류 성분(V22)은 오디오 신호(Ss)와 함께 앰프(231)에 공급되는 직류 성분(V22)을 상쇄하는 전압과 AGC 전압으로서 사용되기 때문에, 콘덴서(C4)는 제4도의 콘덴서(C4)와 콘덴서(C11) 둘 모두의 역할을 하게되어, 외부 콘덴서의 수가 감소될 수 있다.
제2도는 프리앰프(231)의 구체예를 도시한다. 즉, 트랜지스터(Q11, Q12)의 에미터는 정전류원용의 트랜지스터(Q16)의 콜렉터에 공통 접속되고, 트랜지스터(Q16)의 에미터는 IC(10)의 전원용 단자핀(T3)에 접속되어, 차동 앰프(31)가 구성된다. 트랜지스터(Q11, Q12)의 콜렉터는 트랜지스터(Q13, Q14)로 형성된 전류 미러 회로(32)와 접속되고, 이 전류 미러 회로(32)는, 기준 전위점으로서, IC(10)를 접지시키기 위한 단자핀(T4)을 구비한다.
그리고, 트랜지스터(Q11)의 베이스에, 검파 회로(22)의 검파 출력, 즉, 오디오 신호(Ss) 및 직류 성분(V22)이 공급되고, 트랜지스터(Q12)의 베이스에 저역 통과 필터(241)로부터의 직류 성분(V22)이 공급되며, 트랜지스터(Q12, Q14)의 콜렉터의 출력은 앰프(232)에 공급된다.
트랜지스터(Q16)는 트랜지스터(Q15, Q17)와 함께 전류 미러 회로(33)를 구성하는데, 기준 전위점으로서 단자핀(T3)을 구비하고, 정전류 회로(34)에 접속된 입력측에 트랜지스터(Q15)를 구비한다.
트랜지스터(Q21∼Q23)는 기준 전위점으로서 단자핀(T4)을 갖는 전류 미러(35)를 구성하고, 그 입력측에서 트랜지스터(Q21)의 콜렉터가 트랜지스터(Q24)의 베이스에 접속되며, 이 트랜지스터(Q24)의 에미터는 트랜지스터(Q17)의 콜렉터와 접속되고, 트랜지스터(Q22, Q23)의 콜렉터는 트랜지스터(Q11, Q12)의 베이스에 각각 접속된다.
또한, 트랜지스터(Q16)를 제외한 모든 트랜지스터는 동일한 특성을 갖도록 구성되고, 트랜지스터(Q16)의 베이스-에미터 접합 면적은 트랜지스터(Q17)의 베이스-에미터 접합 면적의 2배가 되도록 선택되어, 트랜지스터(Q17)의 콜렉터 전류가 IO일 때, 트랜지스터(Q16)의 콜렉터 전류는 2배의 값, 즉 2IO로 된다.
이러한 구성에 의하면, 트랜지스터(Q11, Q12)가 차동 앰프(31)를 구성하고, 상기 트랜지스터(Q11)의 베이스에 검파 출력인 신호(Ss) 및 직류 성분(V22)이 공급되고, 트랜지스터(Q12)의 베이스에 직류 성분(V22)이 공급된다. 그러므로, 트랜지스터(Q11, Q12)에는 신호(Ss)만이 공급된 것과 등가이다. 따라서, 상기 신호(Ss)는 앰프(231)에 의해 증폭되고 트랜지스터(Q12, Q14)의 콜렉터에서 출력되어, 앰프(232)에 공급될 것이다.
따라서, 상기 상술된 바와 같이, 검파 회로(22)와 앰프(231)사이에, 제4도의 경우에 사용된 직류 차단 콘덴서(C11)를 필요로 하지 않고, 이들 두 회로는 직접적으로 연결될 수 있다.
그리고, 이때 트랜지스터(Q16)의 콜렉터 전류가 값 2IO이기 때문에, 트랜지스터(Q11, Q12)의 에미터 전류는 각각 IO로 된다. 또한, 트랜지스터(Q17)의 콜렉터 전류가 IO이기 때문에, 트랜지스터(Q24)의 에미터 전류도 IO가 된다. 따라서, 트랜지스터(Q24)에 IO의 에미터 전류가 제공될 때 트랜지스터(Q24)의 베이스 전류 값을 IB로 하면, 트랜지스터(Q11, Q12)의 베이스 전류도 각각 IB로 된다.
그리고, 트랜지스터(Q24)의 베이스 전류(IB)가 전류 미러 회로(23)의 트랜지스터(Q21)에 공급되기 때문에, 콜렉터 전류(IB)는 트랜지스터(Q22, Q23)의 콜렉터로 각각 유입하게 되고, 따라서, 트랜지스터(Q11, Q12)의 베이스 전류(IB, IB)는 저항기(R1)를 통해 전혀 흐르지 않게 된다.
따라서, 저항기(R1) 양단에서 전압 강하가 발생하지 않기 때문에, 검파 회로(22)의 검파 출력에 포함되는 직류 성분(V22)과, 필터(241)로부터의 직류 성분(V22)은 같은 값으로 되고, 그 결과 트랜지스터(Q12, Q14)로부터의 출력신호(Ss)에 직류 옵셋이 발생하지 않고, 앰프(232)의 동작점에 일탈이 발생하지 않는다.
다음에, 상기 상술된 입력회로를 사용한 AM 수신기용의 1 칩 IC의 일 예에 대하여, 제3도를 참조로 설명한다.
제3도에서, 일점쇄선으로 둘러싸인 부분은 1 칩 IC화된 AM 수신기용 IC(10)를 나타내고, T1∼T8은 그 단자핀이다.
일점쇄선의 외측에 도시된 부품은 외부 부품 또는 회로이고, 1은 안테나 동조회로, 2는 국부 발진용 공진회로이다. 그리고, 동조회로(1)는 바 안테나(bar antenna)(안테나 동조 코일)(L1) 및 가변 콘덴서(VC1)로서 구성되고, 공진회로(2)는 국부 발진 코일(L2)과, 가변 콘덴서(VC1)에 연동하는 가변 콘덴서(VC2)로 구성되어 있다.
또한, SW는 전원 스위치, BATT는 전원용의 예를 들면 3V의 전지, VR은 음량 조정용의 가변 저항기, SP는 스피커이다.
그리고, 안테나 동조회로(1)에 의하여, 주파수(fr)의 방송파 신호(AM파 신호)(Sr), 즉,
Sr = Er·sin ωr t
ωr = 2πfr
이 선택되어 추출된다. 또한 이후의 신호 처리에서는 각 신호의 상대적인 진폭 및 위상이 관계할 뿐이므로, 상기의 수학식 및 이후의 설명에서는 각 신호의 초기 위상은 생략한다.
그리고, 이 신호(Sr)가, IC(10)의 핀(T1)을 통하여 고주파 앰프(11)에 공급되고, 이 앰프(11)에서의 신호(Sr)가 제1 및 제2의 혼합회로(12A, 12B)에 공급된다.
또한, 국부발진 회로(13)는 단자핀(T2)을 통하여 공진회로(2)가 접속되고 국부 발진신호(So)를 생성한다. 이 경우, 이 발진회로(So)의 발진 주파수는 2fo로 되고, 2fo = (fr + fi)×2
여기서, fi는 중간 주파수이고, fi =55KHz이다.
그리고, 이 발진 신호(So)는 카운터(14)에 공급되고, 1/2 의 주파수로서, 서로 위상이 90°다른 국부 발진 신호(Soa, Sob)로 분주된다. 즉, 상기 신호(So)는
Soa = Eo·cos ωo t
Sob = Eo·sin ωo t
ωo = 2πfo
의 신호(Soa, Sob)로 분주된다.
그리고, 이들 신호(Soa, Sob)는 혼합회로(12A, 12B)에 공급되어 신호(Sr)와 각각 승산되고, 혼합회로(12A, 12B)에서는 다음과 같은 신호(Sia, Sib)가 추출된다. 즉,
Sia = Sr·Soa
=Er·sin ωr t·Eo·cos ωo t
=α{sin(ωr +ωo)t +sin(ωr-ωo)t}
Sib = Sr·Sob
=Er·sin ωr t·Eo·sin ωo t
=α{-cos(ω)r +ωo)t +cos(ωr - wo)t}
ωr = 2πfr
α = Er·Eo/2
의 신호(Sia, Sib)가 추출된다.
그리고, 하기에 상술되는 바와 같이, 이들 신호(Sia, Sib) 중, 각 주파수(ωr-ωo)의 신호 성분은 중간 주파신호로서 사용되고, 각 주파수(ωr+ωo)의 신호 성분은 제거된다. 따라서, 간략화를 위해, 각 주파수(ωr+ωo)를 갖는 신호 성분을 무시하면,
Sia =α·sin(ωr-ωo)t
Sib =α·cos(ωr -ωo)t
로 된다.
그리고, 이때, 영상신호(Sm)는
Sm = Em·sin ωm t
ωm =ωo +ωi
ωi =2πfi
로 표현될 수 있기 때문에, 동조회로(1)에서의 방송파 신호(Sr)에, 영상신호(Sm)가 포함되어 있는 것으로 하면, 이때의 신호(Sia, Sib)는,
Sia =α·sin(ωr -ωo)t +β·sin(ωm -ωo)
Sib =α·cos(ωr -ωo)t +β·cos(ωm -ωo)
β =Em·Eo/2
로 된다.
그리고, ωr <ωo < ωm이기 때문에, 상기 수학식은,
Sia =α·sin(ωr -ωo)t +β·sin(ωm -ωo) = -α·sin(ωo -ωr) +β·sin(ωm -ωo)
Sib =α·cos(ωr -ωo)t +β·cos(ωm -ωo) =α·cos(ωo -ωr)t +β ·cos(ωm -ωo)
로 된다.
그리고, 이들 신호(Sia, Sib)는 위상 시프터 회로(15)에 공급된다. 이 위상 시프터 회로(15)는, 예를 들면, 콘덴서, 저항기 및 오피앰프(operational amplifiers)를 사용하는 능동 필터로 구성되고, 55KHz ± 10KHz의 대역에서, 입력된 2 신호(Sia, Sib)의 위상차를 90°± 1°의 관계로 위상 시프트한다. 이렇게 하여 위상 시프터 회로(15)에서, 신호(Sob)가 신호(Sia)에 대하여 90°지체되어
Sia = -α·sin(ωo -ωr)t +β·sin(ωm -ωo)
Sib =α·cos(ωo -ωr + 90。)t +β·cos(ωm -ωo +90°)
=α·sin(ωo -ωr)t +β·sin(ωm -ωo)로 되고,
이들 신호(Sia, Sib)는 감산회로(16)에 공급되어 감산되고, 감산회로(16)에서는,
Si =Sib -Sia
=α·sin(ωo -ωr)t +β·sin(ωm -ωo)-{-α·sin(ωo -ωr)t +β ·sin(ωm -ωo)}
=2α·sin(ωo -ωr)t
로서 나타내는 신호(Si)가 추출된다.
여기서,
ωo -ωr = 2π(fo - fr)
=2πfi이기 때문에,
신호(Si)는 목적으로 하는 중간 주파신호이다. 동조 회로(1)에서의 방송파 신호(Sr)에 영상신호(Sm)가 포함되어 있어도, 이 중간 주파신호(Si)에서는, 영상신호(Sm)에 의한 신호 성분은 상쇄되어 포함되지 않게 된다.
이렇게 하여, 방송파 신호(Sr)에서 변환된 중간 주파 신호(Si)(및 각 주파수(ωr + ωo)의 신호 성분 등)는 감산 회로(16)로부터 출력된다.
그리고, 이 중간 주파신호(Si)는 중간 주파 필터용의 대역 통과 필터(17)에 공급된다. 이 대역 통과 필터(17)는, 예를 들어 콘덴서, 저항기 및 오피앰프를 사용하는 바이쿼드형(biquad type)의 능동 필터에 의해 구성되고, 그 통과 대역은 55KHz±3KHz로 된다. 이렇게 하여 대역 통과 필터(17)에서 불필요한 신호 성분이 제거되어 중간 주파신호(Si) 만이 얻어질 수 있다.
그리고, 얻어진 중간 주파신호(Si)는 앰프(21)를 통하여 AM 검파 회로(22)에 공급되어 오디오 신호(Ss)(및 중간 주파신호(Si)의 레벨에 대응하는 레벨의 직류 성분(V22))가 추출되고, 상기 오디오 신호(Ss)는 차동입력을 갖는 오디오 앰프(23)에 공급된다. 상기 앰프(23)로부터 출력되는 신호(Ss)는 핀(T8) 및 콘덴서(C5)를 통하여 스피커(SP)에 공급된다.
또한, 혼합 회로(12B)로부터의 신호(Sib)는 AGC 전압 생성 회로(18)에 공급되어, AGC 전압이 생성되고, 이 AGC 전압은 앰프(11)에 그 이득의 제어신호로서 공급되어, 신호(Sia, Sib)에 대하여 AGC 동작이 수행된다. 또한 이 경우, 생성 회로(18)는 핀(T5)을 통하여 콘덴서(C3)에 접속되고, 저역 통과 필터는 상기 콘덴서(C3)로 구성되어, AGC 전압인 직류 성분이 얻어진다. 이 AGC 전압은 위상 시프터 회로(15) 및 대역 통과 필터(17)를 구성하고 있는 오피앰프에 기준전압으로서 각각 공급된다.
검파 회로(22)의 검파 출력은 AGC 전압 생성 회로(24)에 공급되어 직류 성분(V22)이 추출되고, AGC 전압은 이 직류 성분(V22)으로부터 생성된다. 이 AGC 전압은 앰프(11, 21)에 그 이득의 제어 신호로서 공급되고, 중간 주파신호(Sia, Sib, Si)에 대하여 AGC 동작이 수행된다. 상기 직류 성분(V22)은 앰프(23)의 차동 입력에 또한 공급되고, 그 결과 검파 회로(22)로부터 오디오 신호(Ss)와 함께 앰프(23)로 공급되는 직류 성분(V22)은 등가적으로 상쇄된다.
앰프(23)는 핀(T7)을 통하여 가변 저항기(VR)에 접속되고, 이 가변 저항기(VR)의 저항치에 따라서 앰프(23)의 이득이 제어되고, 따라서 이 가변 저항기(VR)에 의하여 음량 조정이 수행된다.
또한, 콘덴서(C6)는 오디오 신호(Ss) 이외의 신호 성분을 바이패스시키기 위한 것이다.
이렇게 하여, 방송의 수신을 할 수 있지만, 이 경우, 중간 주파 필터용의 대역 통과 필터(17)를, 콘덴서 및 저항기를 갖는 능동 필터에 의하여 구성하고 있으므로, IC(10)에 내장시킬 수 있고, 따라서, 단자핀의 수를 2 개 감소시킬 수 있다. 제3도에서도 알 수 있듯이, IC(10)는 8개의 단자핀(T1∼T8)을 필요로 할뿐이다.
게다가 수신 방식이 슈퍼헤테로다인(superheterodyne) 방식이기 때문에, 충분한 선택성을 가질 수 있고, 혼신 등의 방해 특성이 개선된다.
중간 주파수(fi)가, 일반의 중간 주파수나 수신 대역에 비하여 충분히 낮은 주파수이기 때문에, IC화 될 때, 대역 통과 필터(중간 주파 필터)(17)의 1 단이 점하는 면적은 크게 되지만, 필요한 선택도 특성을 얻기 위한 단 수를 적게 할 수 있고, 따라서, IC(10)에서, 대역 통과 필터(17) 전체가 점하는 면적을 작게 할 수 있고, IC화 할 수 있다.
중간 주파수(fi)가 낮으면, 영상 특성이 나쁘게 되지만, 회로(12A∼16)에 의하여 영상신호(Sm)가 제거되기 때문에, 영상 특성이 나쁘게 되지 않는다.
위상 시프터 회로(15) 및 대역 통과 필터(17)는 능동 필터에 의해 구성되기 때문에, 이들 회로(15, 17)에 의해 처리될 수 있는 신호 레벨에 한계가 있지만, AGC가 앰프(11)에 인가되기 때문에, 위상 시프터 회로(15) 및 대역 통과 필터(17)로의 과도한 입력의 인가는 방지될 수 있다.
또한, 상기 상술한 구성에서, 검파 회로(22)가 FM 검파 회로인 경우에는 직류 성분(V22)을 AFC 전압으로서 사용할 수 있다. 수신기 이외에도, 직류 성분이 중첩된 오디오 신호를 직류 차단 콘덴서를 사용하지 않고, 다음 단의 회로에 공급하는 경우이면, 본 발명은 유효하다.
본 발명에 의하면, 검파 회로(22)의 검파 출력에서 직류 성분(V22)을 추출하여 AGC 전압을 생성하고, AGC 전압인 직류 성분(V22)을 앰프(23)에 공급하고 있으므로, 앰프(23)에는 검파 회로(22)의 검파 출력을 직접 입력할 수 있다. 따라서, 검파 회로(22)와 앰프(23) 사이에, 직류 차단용의 콘덴서를 설치할 필요가 없고, 그러한 콘덴서를 IC(10)에 대해 외부에서 연결하기 위한 단자핀도 불필요하게되고, 2개의 단자핀을 감소할 수 있다.
직류 차단용의 콘덴서와, AGC 전압 생성용의 콘덴서를 겸용하고 있으므로, IC(10)에 대해 외부에서 연결되는 콘덴서를 1 개 감소할 수 있다.

Claims (4)

  1. (정정) 직류 성분이 중첩된 오디오 신호를 출력하는 제1의 회로와 상기 오디오 신호를 처리하는 제2의 회로 사이에 제공된 오디오 신호용 인터페이스 회로에 있어서, 상기 제1의 회로로부터 직류 성분이 중첩된 상기 오디오 신호를 제공받아 상기 오디오 신호로부터 직류 성분을 추출하기 위한 저역 통과 필터; 및 상기 제1의 회로로부터 직류 성분이 중첩된 오디오 신호를 제1의 입력에서 제공받고 상기 저역 통과 필터에 의해 추출된 상기 직류 성분을 제2의 입력에서 제공받는 차동 입력 회로를 포함하고, 상기 차동 입력 회로는 제1의 트랜지스터와 제2의 트랜지스터를 포함하는 차동 앰프를 포함하고, 상기 제1의 트랜지스터의 베이스는 상기 제1의 입력을 형성하고 상기 제2의 트랜지스터의 베이스는 상기 제2의 입력을 형성하며, 상기 제1 및 제2의 트랜지스터의 에미터 각각은 제3의 트랜지스터의 콜렉터에 공통 접속되고, 상기 제3의 트랜지스터의 에미터는 제4의 트랜지스터 및 제5의 트랜지스터의 에미터와 전력을 수신하는 단자핀에 공통 접속되고, 상기 제3의 트랜지스터의 베이스는 상기 제4의 트랜지스터 및 제5의 트랜지스터의 베이스에 공통 접속되고, 상기 제4의 트랜지스터의 콜렉터는 상기 제4의 트랜지스터의 베이스와 정전류 회로에 공통 접속되고, 상기 제5의 트랜지스터의 클렉터는 제6의 트랜지스터의 에미터에 접속되고, 상기 제6의 트랜지스터의 콜렉터는 제7의 트랜지스터, 제8의 트랜지스터, 제9의 트랜지스터의 에미터, 및 접지에 공통 접속되고, 상기 제7, 제8, 및 제9의 트랜지스터의 베이스는 서로 공통 접속되고, 상기 제9의 트랜지스터의 콜렉터는 자신의 베이스와 상기 제6의 트랜지스터의 베이스에 공통 접속되고, 상기 제8의 트랜지스터의 콜렉터는 상기 상기 제1의 입력을 형성하는 상기 제1의 트랜지스터의 베이스에 접속되며, 상기 제7의 트랜지스터의 콜렉터는 상기 제2의 입력을 형성하는 상기 제2의 트랜지스터의 베이스에 접속되며, 상기 차동 입력 회로의 출력은 상기 오디오 신호를 처리하기 위한 상기 제2의 회로에 제공되는 오디오 신호용 인터페이스 회로.
  2. 검파 회로와 상기 검파 회로로부터의 오디오 신호를 증폭하기 위한 오디오 앰프 사이에 제공되는 오디오 신호용 인터페이스 회로에 있어서, 상기 검파 회로의 검파 출력을 제공받아 상기 검파 출력에 포함되어 있는 직류 성분을 추출하기 위한 저역 통과 필터; 및 상기 검파 회로의 상기 검파 출력을 제1의 입력에서 제공받고 상기 저역 통과 필터에 의해 추출된 직류 성분을 제2의 입력에서 제공받는 차동 입력 앰프를 포함하고, 상기 차동 입력 앰프는 제1의 트랜지스터와 제2의 트랜지스터를 포함하는 차동 앰프를 포함하고, 상기 제1의 트랜지스터의 베이스는 상기 제1의 입력을 형성하고 상기 제2의 트랜지스터의 베이스는 상기 제2의 입력을 형성하고, 상기 제1 및 제2의 트랜지스터의 에미터 각각은 제3의 트랜지스터의 콜렉터에 공통 접속되고, 상기 제3의 트랜지스터의 에미터는 제4의 트랜지스터 및 제5의 트랜지스터의 에미터와 전력을 수신하는 단자핀에 공통 접속되고, 상기 제3의 트랜지스터의 베이스는 상기 제4의 트랜지스터 및 제5의 트랜지스터의 베이스에 공통 접속되고, 상기 제4의 트랜지스터의 콜렉터는 상기 제4의 트랜지스터의 베이스 및 정전류 회로에 공통 접속되고, 상기 제5의 트랜지스터의 콜렉터는 제6의 트랜지스터의 에미터에 접속되고, 상기 제6의 트랜지스터의 콜렉터는 제7의 트랜지스터, 제8의 트랜지스터, 제9의 트랜지스터의 에미터, 및 접지에 공통 접속되고, 상기 제7, 제8, 및 제9의 트랜지스터의 베이스는 서로 공통 접속되고, 상기 제9의 트랜지스터의 콜렉터는 자신의 베이스와 상기 제6의 트랜지스터의 베이스에 공통 접속되고, 상기 제8의 트랜지스터의 콜렉터는 상기 제1의 입력을 형성하는 상기 제1의 트랜지스터의 베이스에 접속되며 상기 제7의 트랜지스터의 콜렉터는 상기 제2의 입력을 형성하는 상기 제2의 트랜지스터의 베이스에 접속되며, 상기 차동 입력 앰프의 출력은 상기 오디오 신호를 증폭하기 위한 상기 오디오 앰프에 제공되는 오디오 신호용 인터페이스 회로.
  3. AM 검파 회로와 상기 AM 검파 회로로부터의 오디오 신호를 증폭하기 위한 오디오 앰프 사이에 제공되는 오디오 신호용 인터페이스 회로에 있어서, 상기 AM 검파 회로의 검파 출력을 제공받아 상기 검파 출력에 포함되어 있는 직류 성분을 추출하기 위한 저역 통과 필터; 및 상기 AM 검파 회로의 검파 출력과 상기 저역 통과 필터에 의해 추출된 직류 성분을 각각 제공받는 제1 및 제2의 차동 입력을 구비하는 차동 입력 앰프를 포함하고, 상기 차동 입력 앰프는 제1의 트랜지스터와 제2의 트랜지스터를 포함하고, 상기 제1의 트랜지스터의 베이스는 상기 제1의 입력을 형성하고 상기 제2의 트랜지스터의 베이스는 상기 제2의 입력을 형성하고, 상기 제1 및 제2의 트랜지스터의 에미터 각각은 제3의 트랜지스터의 콜렉터에 공통 접속되고, 상기 제3의 트랜지스터의 에미터는 제4의 트랜지스터 및 제5의 트랜지스터의 에미터와 전력을 수신하는 단자핀에 공통 접속되고, 상기 제3의 트랜지스터의 베이스는 상기 제4의 트랜지스터 및 제5의 트랜지스터의 베이스에 공통 접속되고, 상기 제4의 트랜지스터의 콜렉터는 상기 제4의 트랜지스터의 베이스와 정전류 회로에 공통 접속되고, 상기 제5의 트랜지스터의 콜렉터는 제6의 트랜지스터의 에미터에 접속되고, 상기 제6의 트랜지스터의 콜렉터는 제7의 트랜지스터, 제8의 트랜지스터, 제9의 트랜지스터의 에미터와 접지에 공통 접속되고, 상기 제7, 제8, 및 제9의 트랜지스터의 베이스는 서로 공통 접속되고, 상기 제9의 트랜지스터의 콜렉터는 자신의 베이스와 상기 제6의 트랜지스터의 베이스에 공통 접속되고, 상기 제8의 트랜지스터의 콜렉터는 상기 제1의 입력을 형성하는 상기 제1의 트랜지스터의 베이스에 접속되며 상기 제7의 트랜지스터의 콜렉터는 상기 제2의 입력을 형성하는 상기 제2의 트랜지스터의 베이스에 접속되며, 상기 차동 입력 앰프의 출력은 오디오 신호를 증폭하기 위한 상기 오디오 앰프에 제공되고 상기 저역 통과 필터에 의해 추출된 직류 성분은 상기 오디오 앰프에 대해 AGC 동작을 수행하기 위한 AGC 회로에 제공되는 오디오 신호용 인터페이스 회로.
  4. 제3항에 있어서, 상기 AGC 회로는 버퍼 앰프를 더 포함하고, 상기 버퍼 앰프는 상기 저역 통과 필터에 의해 추출된 직류 성분을 제공받는 오디오 신호용 인터페이스 회로.
KR1019920000729A 1991-07-29 1992-01-20 오디오 신호용 인터페이스 회로 KR100239971B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP91-211637 1991-07-29
JP3211637A JPH0537268A (ja) 1991-07-29 1991-07-29 オーデイオ信号のインターフエイス回路

Publications (2)

Publication Number Publication Date
KR930003580A KR930003580A (ko) 1993-02-24
KR100239971B1 true KR100239971B1 (ko) 2000-01-15

Family

ID=16609079

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920000729A KR100239971B1 (ko) 1991-07-29 1992-01-20 오디오 신호용 인터페이스 회로

Country Status (5)

Country Link
US (1) US5300826A (ko)
EP (1) EP0526146B1 (ko)
JP (1) JPH0537268A (ko)
KR (1) KR100239971B1 (ko)
DE (1) DE69219689T2 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69732226T2 (de) * 1995-03-27 2005-12-22 SDGI Holdings, Inc., Wilmington Wirbelsäulenfusionsimplantat und einführ- und überprüfungswerkzeuge
US5592124A (en) * 1995-06-26 1997-01-07 Burr-Brown Corporation Integrated photodiode/transimpedance amplifier
US5757751A (en) * 1996-01-16 1998-05-26 International Business Machines Corporation Baseline correction circuit for pulse width modulated data readback systems

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4405901A (en) * 1981-02-23 1983-09-20 Tokyo Shibaura Denki Kabushiki Kaisha Signal processing circuit

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3590811A (en) * 1968-12-06 1971-07-06 American Optical Corp Electrocardiographic r-wave detector
US4241455A (en) * 1977-12-29 1980-12-23 Sperry Corporation Data receiving and processing circuit
US4460821A (en) * 1982-05-25 1984-07-17 Radiant Technology Corporation Infrared furnace with muffle
US4536666A (en) * 1982-11-26 1985-08-20 Tektronix, Inc. Trigger coupling circuit for providing a plurality of coupling modes
JPS6468162A (en) * 1987-09-09 1989-03-14 Man Design Co Fsk demodulator
DE4109893A1 (de) * 1991-03-26 1992-10-01 Philips Patentverwaltung Integrierte schaltungsanordnung mit einem differenzverstaerker

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4405901A (en) * 1981-02-23 1983-09-20 Tokyo Shibaura Denki Kabushiki Kaisha Signal processing circuit

Also Published As

Publication number Publication date
DE69219689T2 (de) 1997-09-11
EP0526146B1 (en) 1997-05-14
DE69219689D1 (de) 1997-06-19
EP0526146A1 (en) 1993-02-03
JPH0537268A (ja) 1993-02-12
KR930003580A (ko) 1993-02-24
US5300826A (en) 1994-04-05

Similar Documents

Publication Publication Date Title
KR970004389A (ko) 더블 슈퍼 헤테로다인 수신기
WO2004021565A2 (en) Current driven polyphase filters and method of operation
US4205276A (en) Audio amplifier with low AM radiation
EP0166626B1 (en) Frequency conversion apparatus
US5418500A (en) High-frequency oscillator circuit
KR100239971B1 (ko) 오디오 신호용 인터페이스 회로
EP1037380B1 (en) Frequency converter
JP3185803B2 (ja) アンプ
US5355099A (en) Signal generating device
JPH0563506A (ja) 不平衡/平衡変換回路
JP3204270B2 (ja) チューナ回路及びチューナ用ic
KR100225823B1 (ko) 라디오 수신기용 1칩 ic
EP0859460B1 (en) Mixer circuit with wide dynamic range
JP3338463B2 (ja) トラッキング補正回路
JP2911683B2 (ja) Fm/am受信回路
JP3012741B2 (ja) Fm/am受信回路
JP3381175B2 (ja) 受信機
JP3382107B2 (ja) チューナ
JP4113838B2 (ja) 受信機および複合部品
KR20020027053A (ko) 서지 전압 보호 회로를 구비하는 고주파 수신기
JP2001007661A (ja) 入力切替型増幅器及びそれを用いた周波数切替型発振器
JP3065761B2 (ja) フィルタ装置
JP2525503Y2 (ja) 直接変換受信機
JP2002076795A (ja) 増幅回路及びそれを用いた衛星放送受信装置
JP2000091847A (ja) Fm受信機用半導体集積回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080926

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee