KR100238632B1 - 알지비 신호 모드별 아날로그/디지털 변환장치 - Google Patents

알지비 신호 모드별 아날로그/디지털 변환장치 Download PDF

Info

Publication number
KR100238632B1
KR100238632B1 KR1019970027214A KR19970027214A KR100238632B1 KR 100238632 B1 KR100238632 B1 KR 100238632B1 KR 1019970027214 A KR1019970027214 A KR 1019970027214A KR 19970027214 A KR19970027214 A KR 19970027214A KR 100238632 B1 KR100238632 B1 KR 100238632B1
Authority
KR
South Korea
Prior art keywords
mode
code
unit
analog
output
Prior art date
Application number
KR1019970027214A
Other languages
English (en)
Other versions
KR19990003351A (ko
Inventor
문준일
Original Assignee
김영환
현대전자산업주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대전자산업주식회사 filed Critical 김영환
Priority to KR1019970027214A priority Critical patent/KR100238632B1/ko
Publication of KR19990003351A publication Critical patent/KR19990003351A/ko
Application granted granted Critical
Publication of KR100238632B1 publication Critical patent/KR100238632B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Color Television Systems (AREA)
  • Processing Of Color Television Signals (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야
디스플레이 장치
2. 발명이 해결하려고 하는 기술적 과제
종래 디스플레이 장치에서 다양한 화소크기를 사용할 때 해당화소크기에 맞는 A/D 변환장치를 재구성하여 사용해야하는 불편함을 해결하고자 한 것임.
3. 발명의 해결방법의 요지
수평 및 수직 동기신호를 입력받아 카운트코드를 생성하는 카운터부(10)와; 상기 카운터부(10)의 카운트코드에 따라 아날로그/디지털 모드를 선택하여 모드코드를 출력하는 모드선택부(20)와; 상기 모드선택부(20)의 모드코드에 따라 아날로그 신호인 RGB를 모드별로 디지털 변환하는 변환부(30)로 이루어짐을 특징으로 한 것이다.
4. 발명의 중요한 용도
디스플레이 장치에 적용되는 것임.

Description

알지비(RGB)신호 모드별 아날로그/디지털 변환 장치
일반적으로 디스플레이는 중앙처리장치에서 처리된 자료를 문자나 도형 등으로 나타내는 장치이다. 이러한 디스플레이는 640*480의 화소로 출력하는 VGA(Video Graphics Array)와 800*600의 화소로 출력하는 SVGA(Super Video Graphics Array)와 1024*768의 화소로 출력하는 XGA(eXtended Graphics Array) 등이 있다.
이러한 디스플레이에 있어서, 종래의 RGB(Red Green Blue)신호 아날로그/디지털(Analgoue/Digital; 이하 "A/D"라 약칭한다) 변환 장치는, 도1에 도시된 바와같이, 수평 및 수직 동기신호를 입력받아 카운트코드를 생성하는 카운터부(1)와; 상기 카운터부(1)의 카운트 코드에 따라 아날로그 신호인 RGB를 디지털로 변환하는 변환부(2)로 구성되었다.
이와 같이 구성된 종래의 RGB신호 A/D변환 장치의 작용을 첨부한 도면에 의거 설명하면 다음과 같다.
먼저 수평동기신호와 수직동기신호가 입력되면 카운터부(1)는 동기신호를 카운터하여 래치한 뒤 카운터코드를 생성한다. 이렇게 생성된 카운트코드에 따라 아날로그 신호인 RGB신호는 변환부(2)에서 A/D 변환되어 디지털신호로 출력된다.
그러나 VGA, SVGA, XGA와 같은 다양한 화소크기로 디스플레이를 사용하고자 할 때는 해당 화소크기에 적절한 A/D변환 장치를 재구성하여 사용해야 하는 불편함이 있었다.
이에 본 발명은 상기와 같은 일반적인 디스플레이에서 다양한 화소크기를 사용할 때 발생하는 제반 문제점을 해결하기 위해 제안된 것으로, 본 발명의 목적은 디스플레이에서 카운터를 사용하여 RGB 신호 모드별로 A/D변환이 실행될 수 있도록한 RGB신호 모드별 A/D변환 장치를 제공하는 데 있다.
이러한 본 발명의 목적을 달성하기 위한 기술적인 수단은, 수평 및 수직 동기신호를 입력받아 카운트코드를 생성하는 카운터부와; 상기 카운터부의 카운트코드에 따라 아날로그/디지털 모드를 선택하여 모드코드를 출력하는 모드선택부와; 상기 모드선택부의 모드코드에 따라 아날로그 신호인 RGB를 모드별로 디지털 변환하는 변환부로 이루어진다.
이하, 본 발명을 첨부한 도면에 의거 상세히 설명하면 다음과 같다.
제1도는 종래 RGB신호 A/D 변환 장치의 블록구성도,
제2도는 본 발명에 의한 RGB신호 모드별 A/D 변환 장치의 블록구성도,
제3도는 제2도의 카운터부의 세부블록도,
제4도는 제3도의 입출력 타이밍도,
제5도는 제2도의 모드선택부의 세부블록도,
제6도는 제2도의 모드별변환부의 세부블록도.
〈도면의 주요부분에 대한 부호의 설명〉
10 : 카운터부 20 : 모드선택부
30 : 모드별변환부
도2는 본 발명에 의한 RGB신호 모드별 A/D 변환 장치의 블록구성도이다.
도시된 바와 같이, 수평 및 수직 동기신호를 입력받아 카운트코드를 생성하는 카운터부(10)와; 상기 카운터부(10)의 카운트코드에 따라 아날로그/디지털 모드를 선택하여 모드코드를 출력하는 모드선택부(20)와; 상기 모드선택부(20)의 모드코드에 따라 아날로그 신호인 RGB를 모드별로 디지털 변환하는 변환부(30)로 구성 된다.
상기에서 카운터부(10)는, 도3에 도시된 바와 같이, 수평동기신호를 클럭으로 하여 수직동기신호를 지연시키는 디플립플롭(11)과; 상기 디플립플롭(11)의 출력에 의해 클리어되고, 수평동기신호를 10비트로 카운트하는 동기카운터부(12)와; 상기 동기카운터부(12)의 출력을 래치하는 래치부(13)로 구성된다.
상기에서 모드선택부(20)는, 도5에 도시된 바와 같이, 상기 카운터부(10)에서 출력된 카운트코드의 두 번째 비트를 지연시키는 제 1 디플립플롭(21)과; 상기 카운터부(10)에서 출력된 카운트코드의 세 번째 비트를 지연시키는 제 2 디플립플롭(22)과; 상기 제 1 및 제 2 디플립플롭(21)(22)의 출력을 논리곱하는 제 1 논리곱소자(23)와; 상기 제 1 및 제 2 디플립플롭(21)(22)의 출력을 위상반전시켜 논리곱하는 부정논리곱소자(24)와; 상기 제 1 디플립플롭(21)의 위상반전된 출력과 상기 제 2 디플립플롭(22)의 출력을 논리곱하는 제 2 논리곱소자(25)로 구성되어 모드코드값을출력한다.
상기에서 모드별변환부(30)는, 도6에 도시된 바와 같이, 상기 모드선택부(20)에서 출력된 3비트의 모드코드와 일치하는 클럭을 발생시키는 모드코드별 클럭발생부(31)와; 상기 모드코드별 클럭발생부(31)에서 출력된 클럭에 일치하는 A/D클럭에 따라 RGB신호를 A/D변환하는 모드별 A/D변환부(32)로 구성된다.
이와 같이 구성된 본 발명에 의한 RGB신호 모드별 A/D변환 장치의 일실시예를 첨부한 도면에 의거 설명하면 다음과 같다.
먼저 정확한 카운트 숫자를 출력하기 위해 카운터부(10)는 디플립플롭(11)을이용해 동기신호의 타이밍을 적절히 조절한다. 즉, 수평동기신호를 클럭으로 사용한 디플립플롭(11)의 출력신호가 동기카운터부(12)의 클리어(clear)단으로 입력되고 아무것도 거치지 않은 수직동기신호가 래치부(13)의 LE(Latch Enable)단으로 입력된다. 그러면, 도4에 도시된 바와 같이, 수평동기신호(A)가 로우(low)에서 하이(high)로 변할 때 클리어신호(C)가 로우에서 하이로 변해 동기카운터부(12)가 동작하기 시작한다. 그리고 래치부(13)의 LE로 입력되는 수직동기신호(B)가 로우에서 하이로 변할 때까지 래치되어 출력(카운트값)을 내보내게 된다.
이처럼 카운터부(10)에서 출력된 640*480 (WGA), 800*600 (SVGA), 1024*768(XGA) 경우의 카운트값은 한 클럭 지연에 의해 한 클럭이 카운트 안되기 때문에 VGA는 0-478의 478(0111011110)이 출력되고, SVGA는 598(1001010110)이 출력되며, XGA는 766(1011111110)이 출력된다. 여기서 출력된 10비트의 2진수 출력 중 두 번째와 세 번째의 비트인 VGA의 '11'과 SVGA의 '00'과 XGA의 '01'이 서로 다르기 때문에, VGA는 제 1 및 제 2 논리곱소자(23)(25)와 부정논리곱소자(24)에 의해 '100'코드로, SVGA는 '010' 코드로, XGA는 '001' 코드로 설정된다. 그리고 10비트 중 두번째와 세 번째의 상위비트로 모드를 구별하기 때문에 잡음에 의해 몇 주기의 수평동기신호가 카운트되지 않아도 모드를 선택하는 데는 문제가 되지 않는다.
이러한 3비트의 모드코드를 입력으로 받아 모드변환부(30) 내의 모드코드별 클럭발생부(31)는 정해진 클럭을 발생시킨다. 그리고 모드별 A/D변환부(32)는 각 모드에 따른 A/D주파수를 발생시키고, RGB신호를 A/D변환하여 출력시킨다. 이때 모드의 점검은 항상 이루어지므로 중간에 다른 모드의 신호가 들어와도 이상없이 작동한다.
이상에서 상세히 설명한 바와 같이 본 발명은 카운터를 이용함으로써 RGB신호 모드별로 A/D변환이 실행될 수 있도록 한 효과가 있다.
또한 상위비트로 모드를 구별하여 몇 주기의 동기신호 잡음이 존재해도 모드선택에 영향을 받지않고, 중간에 다른 모드의 신호가 입력되도 선택된 모드를 그대로 유지시킬 수 있는 효과가 있다.
본 발명은 디스플레이에서 카운터를 사용하여 RGB 신호를 모드별로 A/D변환이 실행될 수 있도록 한 RGB 신호 모드별 아날로그/디지털 변환 장치를 제공하고자 한 것이다.

Claims (4)

  1. 알지비(RGB)신호를 모드별로 아날로그/디지털 변환하는 장치에 있어서, 수평 및 수직 동기신호를 입력받아 카운트코드를 생성하는 카운터부(10)와; 상기 카운터부(10)의 카운트코드에 따라 아날로그/디지털 모드를 선택하여 모드코드를 출력하는 모드선택부(20)와; 상기 모드선택부(20)의 모드코드에 따라 아날로그 신호인 RGB를 모드별로 디지털 변환하는 변환부(30)로 구성된 것을 특징으로 하는 알지비(RGB)신호 모드별 아날로그/디지털 변환 장치.
  2. 청구항1에 있어서, 상기 카운터부(10)는, 수평동기신호를 클럭으로 하여 수직동기신호를 지연시키는 디플립플롭(11)과; 상기 디플립플롭(11)의 출력에 의해 클리어되고; 수평동기신호를 10비트로 카운트하는 동기 카운터부(12)와; 상기 동기카운터부(12)의 출력을 래치하는 래치부(13)로 구성된 것을 특징으로 하는 알지비(RGB)신호 모드별 아날로그/디지털 변환 장치.
  3. 청구항1에 있어서, 상기 모드선택부(20)는, 상기 카운터부(10)에서 출력된 카운트코드의 두 번째 비트를 지연시키는 제 1 디플립플롭(21)과; 상기 카운터부(10)에서 출력된 카운트코드의 세 번째 비트를 지연시키는 제 2디플립플롭(22)과; 상기 제 1 및 제 2 디플립플롭(21)(22)의 출력을 논리곱하는 제 1 논리곱소자(23)와; 상기 제 1 및 제 2 디플립플롭(21)(22)의 출력을 위상반전시켜 논리곱하는 부정논리곱소자(24 ) 와; 상기 제 1 디플립플롭(21)의 위상반전된 출력과 상기 제 2 디플립플롭(22)의 출력을 논리곱하는 제 2 논리곱소자(25)로 구성되어 모드코드값을 출력하는 것을 특징으로 하는 알지비(RGB)신호 모드별 아날로그/디지털 변환 장치.
  4. 청구항1에 있어서, 상기 모드별변환부(30)는, 상기 모드선택부(20)에서 출력된 3비트의 모드코드와 일치하는 클럭을 발생시키는 모드코드별 클럭발생부(31)와; 상기 모드코드별 클럭발생부(31)에서 출력된 클럭에 일치하는 A/D클럭에 따라 RGB신호를 A/D변환하는 모드별 A/D변환부(32)로 구성된 것을 특징으로 하는 알지비(RGB)신호 모드별 아날로그/디지털 변환 장치.
KR1019970027214A 1997-06-25 1997-06-25 알지비 신호 모드별 아날로그/디지털 변환장치 KR100238632B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970027214A KR100238632B1 (ko) 1997-06-25 1997-06-25 알지비 신호 모드별 아날로그/디지털 변환장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970027214A KR100238632B1 (ko) 1997-06-25 1997-06-25 알지비 신호 모드별 아날로그/디지털 변환장치

Publications (2)

Publication Number Publication Date
KR19990003351A KR19990003351A (ko) 1999-01-15
KR100238632B1 true KR100238632B1 (ko) 2000-01-15

Family

ID=19511149

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970027214A KR100238632B1 (ko) 1997-06-25 1997-06-25 알지비 신호 모드별 아날로그/디지털 변환장치

Country Status (1)

Country Link
KR (1) KR100238632B1 (ko)

Also Published As

Publication number Publication date
KR19990003351A (ko) 1999-01-15

Similar Documents

Publication Publication Date Title
US6130721A (en) Video format mode detector
US6577322B1 (en) Method and apparatus for converting video signal resolution
USRE38568E1 (en) Video signal converting apparatus and a display device having the same
KR100204334B1 (ko) 표시모드 변환기능을 갖는 비디오신호 변환장치 및 그 장치를 구비한 표시장치
JPS5846027B2 (ja) ラスタ走査型ビデオ表示器用タイミング信号発生装置
DE20115371U1 (de) Schaltkreis zur Umsetzung der Videosignale eines Gameboys
KR100238632B1 (ko) 알지비 신호 모드별 아날로그/디지털 변환장치
US6917366B1 (en) System and method for aligning multi-channel coded data over multiple clock periods
KR100632297B1 (ko) 해상도 저감기
US4786893A (en) Method and apparatus for generating RGB color signals from composite digital video signal
JP3154190B2 (ja) 汎用走査周期変換装置
JPH0646245A (ja) 文書画像データの解像度及び階調変換装置
JP2004347739A (ja) デイジーチェイン回路、ディスプレイ装置、及びマルチディスプレイシステム
KR0140507B1 (ko) 온 스크린 디스플레이를 사용한 케이블 텔레비젼의 신호발생 장치
KR100444796B1 (ko) 액정 표시 장치용 해상도 모드신호 발생회로
JP2959465B2 (ja) 映像信号処理装置
JP3707366B2 (ja) ワイヤレス映像伝送装置
KR100448939B1 (ko) 액정 표시 장치용 해상도 변환 회로
KR19980056332A (ko) 1픽셀 오차를 제거한 이중화면 표시장치
KR960004129B1 (ko) 프로그램 가능한 수직동기신호 추출회로
KR910006567B1 (ko) 화상전화기의 화상처리회로
KR970002073B1 (ko) 파이프 라인 구조를 이용한 브이 엘 디 장치
JPH0725826Y2 (ja) 表示器の時分割駆動装置
JP2000305506A (ja) 表示装置
JP3241442B2 (ja) 表示用集積回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020918

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee