KR100238465B1 - 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터 - Google Patents

컴퓨터를 이용한 다중접속방식의 롬에뮬레이터 Download PDF

Info

Publication number
KR100238465B1
KR100238465B1 KR1019970032019A KR19970032019A KR100238465B1 KR 100238465 B1 KR100238465 B1 KR 100238465B1 KR 1019970032019 A KR1019970032019 A KR 1019970032019A KR 19970032019 A KR19970032019 A KR 19970032019A KR 100238465 B1 KR100238465 B1 KR 100238465B1
Authority
KR
South Korea
Prior art keywords
computer
rom
signal
emulator
rom emulator
Prior art date
Application number
KR1019970032019A
Other languages
English (en)
Other versions
KR19990009583A (ko
Inventor
강성수
Original Assignee
윤주형
주식회사이투에스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤주형, 주식회사이투에스 filed Critical 윤주형
Priority to KR1019970032019A priority Critical patent/KR100238465B1/ko
Publication of KR19990009583A publication Critical patent/KR19990009583A/ko
Application granted granted Critical
Publication of KR100238465B1 publication Critical patent/KR100238465B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/455Emulation; Interpretation; Software simulation, e.g. virtualisation or emulation of application or operating system execution engines
    • G06F9/45504Abstract machines for programme code execution, e.g. Java virtual machine [JVM], interpreters, emulators
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0002Serial port, e.g. RS232C

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

본 발명은 롬에뮬레이터(ROM EMULATOR)에 관한 것으로, 더욱 상세하게는 컴퓨터의 하나의 직렬포트에 다수개의 롬에뮬레이터를 접속하고, 선택적으로 하나의 롬에뮬레이터에 데이터의 리드/라이트(Read/Write)가 가능한 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터에 관한 것이다.
이 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터는, 컴퓨터의 출력포트에 접속되고, 컴퓨터로부터 직접 데이터를 전송받아 롬의 역할을 수행하는 롬에뮬레이터에 있어서, 컴퓨터의 출력포트로부터 인가되는 신호를 자신의 롬에뮬레이터의 신호입력단으로 인가하거나 또는 후단의 롬에뮬레이터로 인가되도록 신호라인을 절환시키는 신호접속수단과; 컴퓨터에서 인가되는 제어신호를 해독하고, 상기 신호접속수단의 스위칭동작을 제어하는 접속제어수단을 포함하여; 하나의 직렬포트(또는 프린터 포트)에 다수개의 롬에뮬레이터를 접속하고, 선택적으로 하나의 롬에뮬레이터와 컴퓨터 사이에 데이터를 리드/라이트 할 수 있는 효과가 있다.

Description

컴퓨터를 이용한 다중접속방식의 롬에뮬레이터
본 발명은 롬에뮬레이터(ROM EMULATOR)에 관한 것으로, 더욱 상세하게는 컴퓨터의 하나의 직렬포트에 다수개의 롬에뮬레이터를 접속하고, 선택적으로 하나의 롬에뮬레이터 데이터의 리드/라이트(read/write)가 가능한 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터에 관한 것이다.
전자기술의 발달에 따라 자연스럽게 다가온 시스템의 자동화는 시스템에 독자적인 제어기능을 갖춘 마이크로 프로세서의 구비를 필요로 하였다. 이러한 마이크로 프로세서를 사용한 기기를 개발할 때, 상기 마이크로 프로세서의 운용 프로그램을 미리 저장시켜 두는 메모리가 또한 필요하다.
이러한 프로그램 저장용 메모리로서 흔히 롬(ROM)이 사용되는데, 이롬에 프로그램을 기입하는 데에는 보통 다음과 같은 과정을 거쳐야 한다.
a. 프로그램 데이터를 작성하고,
b. 롬 프로그램 장비에 롬을 장착하고,
c. 롬 프로그램 장비를 가동하여 롬에 데이터를 기입하고,
d. 롬 프로그램 장비에서 롬을 이탈하고,
e. 개발기기에 롬을 장착하고,
f. 개발기기에 전원을 투입하고,
g. 기 사용한 롬의 데이터를 소거한다.
실제로 특정 기기의 프로그램의 개발과정에서 최종 프로그램 데이터를 완성하기까지는 상기의 가정(a~g)을 수십, 수백 번 되풀이하여야 하므로, 여기에 걸리는 시간이 개발시간에 큰 영향을 미치게 되며, 작업의 번거로움으로 인해 개발자의 개발효율을 저하시키게 된다.
이러한 문제점을 해결하기 위해서 롬에뮬레이터라는 개발장비가 구현되었다. 이 롬에뮬레이터는 컴퓨터와의 통신 기능을 갖추고 있을 뿐 만 아니라, 컴퓨터로부터 직접 프로그램 데이터를 전송받아 롬의 역할을 수행하는 장치를 말한다.
통상적으로 롬에뮬레이터와 컴퓨터 간의 통신은 몇가지 방법에 의해서 이루어지는데, 첫재로 컴퓨터의 프린터포트를 사용해서 통신이 이루어지거나, 컴퓨터의 직렬 포트(RS232)를 사용해서 통신이 이루어지거나, 컴퓨터에 별도의 통신회로기판을 장착하여 사용하게 된다.
다음은 종래의 롬에뮬레이터를 참조해서 일반적인 롬에뮬레이터에 대해서 살펴본다.
도 1은 종래 롬에뮬레이터의 구성을 도시하는 블록도이다.
구성을 살펴보면, 컴퓨터의 직렬포트(RS232)에 연결되어 컴퓨터(도시하지 않음)에서 출력되는 전압신호를 논리회로전압으로 변환하는 라인리시버(101)와, 인가되는 논리회로전압을 컴퓨터의 직렬포트 전압신호로 변환해서 컴퓨터(도시하지 않음)로 인가하는 라인드라이버(103)를 포함한다.
그리고 상기 라인리시버(101) 또는 라인드라이버(103)를 통해서 컴퓨터(도시하지 않음)와 통신하여 롬에뮬레이터의 제반동작을 관장하는 통신제어부(105)와, 프로그램 데이터를 저장하는 메모리(111)와, 개발기기의 롬소켓에 설치되는 롬프로브(113)를 포함한다,
또한, 상기 롬프로브(113)와 메모리(111) 사이의 신호버스(115)를 개폐하는 버스게이트(109)와, 상기 통신제어부(105)와 메모리(111) 사이의 신호버스(117)를 개폐하는 버스게이트(107)를 포함하여 구성된다.
상기 구성에 의한 종래의 롬에뮬레이터의 동작을 설명한다.
먼저, 사용자는 컴퓨터의 직렬포트(RS232)에 롬에뮬레이터(100)의 데이터 입출력단자[다시 말해서 라인리시버(101), 라인드라이버(103)의 입출력 단자]를 연결하고, 동시에 개발기기의 롬소켓(도시하지 않음)에 롬프로브(113)를 접속시킨다.
도 1에 도시된 것에 의해서는 상기 롬에뮬레이터(100)의 입출력단자가 컴퓨터의 직렬포트에 접속되는 것으로 설명되고 있지만, 앞서 언급한 바와 같이 컴퓨터의 프린터포트 또는 별도의 통신회로기판을 이용하여 접속도 가능함은 물론이다.
상기 과정에 의해서 롬에뮬레이터를 설치한 후, 상기 롬에뮬레이터에 데이터의 저장과정은 다음과 같이 이루어진다.
우선, 사용자는 컴퓨터의 입력수단(도시하지 않음)을 이용해서 메모리(111)와 롬프로브(113) 사이의 신호버스(115)를 오프(OFF) 시키기위한 제어시호를 롬에뮬레이터(100)로 인가한다. 이때 인가되는 신호는 컴퓨터의 직렬포트를 통해서 라인리시버(101)로 입력되고,상기 라인리시버(101)는 컴퓨터에서 롬에뮬레이터(100)로 보내는 신호를 논리회로전압으로 변환시켜서 통신제어부(1)로 전송한다. 상기 통신제어부(1)는 입력신호에 따라서 버스 게이트(109)를 오프(OFF) 시키기 위한 게이트 제어신호를 출력한다.
동시에 사용자는 컴퓨터의 입력수단(도시하지 않음)을 통해서 통신제어부(105)와, 메모리(111) 사이의 신호버스(115)를 온(ON)시키기 위한 제어신호를 롬에뮬레이터(100)로 인가한다. 상기 과정과 마찬가지로 인가되는 신호는 컴퓨터의 직렬포트를 통해서 라인리시버(101)로 입력되고, 상기 라인리시버(101)는 입력신호를 논리회로전압으로 변환시켜서 통신제어부(1)로 전송한다. 상기 통신제어부(1)는 입력신호에 따라서 버스 게이트(107)를 온시키기 위한 게이트 제어신호를 출력한다.
상기와 같은 과정에 의해서 롬프로브(113)와 메모리(111)는 신호적으로 격리되고, 동시에 통신제어부(105)와 메모리(111)는 연결된다.
그 다음에, 통신제어부(105)는 라인리시버(101)를 통해서 프로그램 데이터를 컴퓨터(도시하지 않음)로부터 일시적으로 입력하고, 입력된 데이터를 쓰기신호를 이용하여 신호버스(117)를 통해서 메모리(111)로 전달한다. 상기 메모리(111)는 입력되는 데이터를 해당 어드레스를 저장한다.
상기 과정에 의해서 필요한 프로그램 데이터가 메모리(111)에 모두 저장되면, 다음은 롬에뮬레이터(100)를 롬과 같이 사용하기 위한 제어동작을 수행하게 된다.
상기 제어동작을 위해서, 사용자는 컴퓨터의 입력수단(도시하지 않음)을 통해서 통신제어부(105)와 메모리(111)를 신호적으로 격리시키고 동시에 메모리(111)와 롬프로브(113)를 신호적으로 결합시키기 위한 제어신호를 출력한다.
상기 제어신호는 라인리시버(101)를 통해서 통신제어부(105)로 입력되고, 통신제어부(105)는 입력된 신호에 따라서 버스 게이트(107)는 오프시키고, 버스 게이트(109)는 온시키게 된다. 이 동작에 의해서 메모리(111)와 롬프로브(5)는 신호버스(115)를 통해서 신호적으로 연결된다.
이상의 동작이 완료되면 개발기기의 마이크로 프로세서(도시하지 않음)는 롬에뮬레이터(100)를 마치 롬과 같이 인식하게 되어 롬프로브(113)를 통해서 메모리(111)에 저장된 프로그램을 입력하여, 이 프로그램에 의해서 동작을 수행하게 된다.
즉, 롬에뮬레이터는 컴퓨터로부터 직접 프로그램 데이터를 전송받아 롬의 역할을 수행할 수 있으므로서, 직접적으로 마이크로 프로세서를 사용한 기기를 개발할 때, 롬에 프로그램을 기입하는 과정(a~g)를 대폭 단축시킬 수 있었다.
그러나 종래의 롬에뮬레이터는 컴퓨터의 직렬포트(도는 프린터포트등) 1개당 1개의 롬에뮬레이터만을 접속할 수 있었다. 그래서 2개 이상의 롬에뮬레이터를 동시에 사용하기 위해서는 롬에뮬레이터의 갯수 만큼의 직렬포트가 필요하게 된다. 그런데 컴퓨터의 직렬포트의 갯수는 보통 1,2개로 한정되어 있기 때문에, 롬에뮬레이터를 동시에 여러개 사용하려면 컴퓨터에 직렬 포트를 추가로 설치하여야 하는 문제점이 있었다.
따라서 본 발명의 목적은 컴퓨터의 직렬 포트 한 개의 다수개의 롬에뮬레이터를 접속할 수 있는 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터를 제공함에 있다.
본 발명의 다른 목적은 컴퓨터의 직렬 포트 한 개의 연결된 다수개의 롬에뮬레이터 중에서 선택적으로 하나의 롬에뮬레이터와 데이터의 리드/라이트가 가능한 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터를 제공함에 있다.
상기 목적을 달성하기 위한 본 발명에 따른 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터는, 컴퓨터의 출력 포트에 접속되고, 컴퓨터로부터 직접 데이터를 전송받아 롬의 역할을 수행하는 롬에뮬레이터에 있어서, 컴퓨터의 출력포트로부터 인가되는 신호를 자신의 롬에뮬레이터의 신호입력단으로 인가하거나 또는 후단의 롬에뮬레이터로 인가되도록 신호라인을 절환시키는 신호접속수단과; 컴퓨터에서 인가되는 제어신호를 해독하고, 상기 신호접속수단의 스위칭동작을 제어하는 접속제어수단을 포함하여 구성됨을 특징으로 한다.
본 발명의 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터는, 컴퓨터의 하나의 직렬포트에 다수개의 롬에뮬레이터를 접속할 수 있음을 특징으로 한다.
그리고 본 발명은 접속된 다수개의 롬에뮬레이터 중에서 선택적으로 하나의 롬에뮬레이터와 컴퓨터 간에 데이터의 리드/라이트가 가능함을 특징으로 한다.
도 1은 종래 롬에뮬레이터를 도시하는 블록도,
도 2는 본 발명에 따른 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터의 구성을 도시하는 블록도,
도 3은 본 발명에 따른 다수개의 롬에뮬레이터를 하나의 컴퓨터의 직렬 포트에 연결하고 있는 구성도,
도 4는 컴퓨터에서 접속제어부로 인가하는 절체명령의 예시도,
도 5는 컴퓨터에서 접속제어부로 인가하는 접속명령의 예시도,
도 6은 도 2에 도시된 접속제어부의 일실시예에 따른 상세 회로도.
* 도면의 주요부분에 대한 부호의 설명
1.25 : 라인리시버 3,23 : 라인드라이버
5 : 통신제어부 7,9 : 버스 게이트
11 : 메모리 13 : 롬 프로브
15,17 : 신호버스 19 : 접속제어부
21 : 신호접속기 27 : 접속코드비교기
29 : RS 플립플롭 31 : 시프트레지스터
33 : 절체코드비교기 200,201,...,20N : 롬에뮬레이터
이하 첨부한 도면을 참조해서 본 발명의 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터에 대해서 상세하게 설명한다.
도 2는 본 발명에 따른 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터의 구성을 도시하는 블록도이다. 그리고 도 3은 본 발명에 따른 다수개의 롬에뮬레이터를 하나의 컴퓨터의 직렬 포트에 연결하고 있는 구성을 보이고 있다.
구성을 설명한다. 도 2에 도시하고 있는 바와 같이, 컴퓨터(300 : 도 3 참조)와 통신하여 롬에뮬레이터(200)의 제반 동작을 관장하는 통신제어부(5)와, 프로그램 데이터를 저장하는 메모리(11)와, 개발기기의 롬소켓(도시하지 않음)에 설치되는 롬프로브(13)를 포함한다.
그리고 컴퓨터(300)의 직렬 포트로부터 출력되는 신호를 논리회로전압으로 변환해서 상기 통신제어부(5)로 전송하는 라인리시버(1)와, 롬에뮬레이터(200)에서 출력되는 논리회로전압을 컴퓨터(300)의 직렬 포트에서 입력 가능한 신호전압으로 변환하는 라인 드라이버(3)를 포함한다.
또한, 상기 롬프로브(13)와 메모리(11) 사이의 신호버스(15)를 개폐하는 버스 게이트(9)와, 상기 통신제어부(5)와 메모리(11) 사이의 신호버스(17)를 개폐하는 버스 게이트(7)가 포함된다.
그리고 컴퓨터(300)의 직렬포트에서 출력되는 신호를 통신제어부(5) 또는 다음단에 연결된 롬에뮬레이터(201 : 도 3 참조)로 전송하는 신호접속기(21)와, 컴퓨터의 접속명령을 해독하여 상기 신호접속기(21)를 제어하는 접속제어부(19)와, 상기 신호접속기(21)의 후단에서 상기 신호접속기(21)로부터 출력되는 신호를 후단의 롬에뮬레이터(201)로 인가하기 위해서 신호를 변환하는 라인드라이버(23)와, 상기 후단의 롬에뮬레이터(201)에서 인가되는 신호를 신호접속기(21)로 인가하기 위해서 신호를 변환하는 라인리시버(25)를 포함하여 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터가 구성된다.
그리고 다수개의 롬에뮬레이터는, 라인 드라이버 및 라인 리시버를 서로 교대로 연결되어 서로 접속되고 있다.
다음은 상기 구성에 의한 본 발명의 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터의 동작에 대해서 상세하게 설명한다.
도 3에서 도시되고 있는 바와 같이 컴퓨터의 직렬 포트 1개에 다수개의 롬에뮬레이터(200, 201, ..., 20N)가 접속되고 있고, 상기 연결된 다수개의 롬에뮬레이터 중에서 특정 롬에뮬레이터가 개발기기의 롬의 기능을 하기 위해서는 하나의 롬을 선택해야 한다. 다시 말해서 하나의 롬에뮬레이터의 통신제어부와 컴퓨터의 직렬포트를 신호적으로 연결하여 주는 제어과정이 필요하다.
그러면 컴퓨터(300)의 직렬포트와 N번째 롬에뮬레이터의 통신 제어부(5)를 신호적으로 연결시키는 과정으로 다음에 설명한다.
우선, 컴퓨터(300)와 접속 제어부(19) 사이에는 데이터의 전송 이전에 도 4와 도 5에 도시된 바와 같이, 접속명령(0000000011)이 어떻게 구성되고 절체명령(0000000001)이 어떻게 구성되는 지를 설정한다.
그리고 컴퓨터(300)는 현재 각 롬에뮬레이터의 신호접속기(21)의 스위칭상태가 어느 단자와 접속되어 있는 지를 모르기 때문에 모든 롬에뮬레이터의 신호접속기(21)를 절체상태로 제어하는 초기화동작을 수행한다. 즉, 신호접속기(21)의 초기화동작을 위해서 설정된 절체명령(0000000001)을 직렬 포트로 출력한다.
상기 컴퓨터(300)에서 출력된 절체명령(0000000001)은 첫 번째 롬에뮬레이터(200)의 라인리시버(1)를 통해서 접속제어부(19)에 입력된다. 이때, 접속제어부(19)는 입력명령이 절체명령이라는 것을 판독하여, 신호접속기(21)에 절체에 따른 제어신호를 보낸다.
상기 신호접속기(21)는 라인리시버(1)의 출력단에 접속된 스위치(SW1)와, 라인드라이버(3)의 입력단에 접속된 스위치(SW2)를 절체상태로 절환한다. 즉, 스위치(SW1)는 단자(a와 b)가 연결된 상태가 되고, 스위치(SW2)는 단자(a' 와 b')가 연걸된 상태가 된다.
상기 신호접속기(21)가 절체상태가 되면, 신호접속기(21)의 스위치(SW1)는 라인리시버(1)와 라인드라이버(23)를 연결하고, 또 다른 스위치(SW2)는 라인드라이버(3)와 라인리시버(25)를 연결시킨다.
이렇게 해서, 상기 신호접속기(21)의 상태는 후단의 롬에뮬레이터 방향으로 연결되고, 결좌적으로 컴퓨터(300)의 직렬포트와 두 번째 롬에뮬레이터(201)의 접속제어부(21)와 연결이 형성된다. 여기서 설명의 편의를 위해서 각각의 롬에뮬레이터에 포함된 동일 기능의 소자들 간에는 동일 부호를 사용한다.
이때 컴퓨터는 다시 한번 절체명령(0000000001)을 출력하고, 이 절체신호는 두 번째 롬 에뮬레이터(201)의 라인리시버(1)를 통해서 접속제어부(19)로 입력된다. 상기 접속제어부(19)는 입력된 명령이 절체명령인 것을 인지하여 신호접속기(21)의 상태를 절체상태로 제어하고, 이 제어동작에 의해서 두 번째 롬에뮬레이터(201)의 신호접속기(21)도 후단의 롬에뮬레이터 방향으로 연결되는 것이다.
상기와 같은 동작의 반복에 의해서 연결된 전체 롬 에뮬레이터의 갯수 만큼 절체명령을 반복하면, 마지막에 위치한 롬에뮬레이터(20N)까지 컴퓨터(300)의 직렬포트와 연결된다. 즉, 모든 롬에뮬레이터 신호접속기(21)는 절체상태가 된다. 여기까지의 동작이 각 롬에뮬레이터의 신호접속기를 절체상태로 제어하는 초기화동작이 된다.
이 상태에서 컴퓨터(300)는 도 5에 도시된 바와 같은 접속명령(0000000011)을 1회 출력한다. 상기 접속명령에 의해서 모든 롬에뮬레이터의 접속제어부(19)는 동시에 접속명령을 받아, 일제히 신호접속기(21)를 자신의 통신제어부(5)의 방향으로 절환시키게 된다.
따라서 첫 번째 롬에뮬레이터(200)의 신호접속기(21)의 접속상태(a-c, a'-c' 접속)로 절환되면서 컴퓨터(300)의 직렬포트와 첫 번째 롬에뮬레이터(200)의 통신제어부(5)는 연결상태가 되지만, 두 번째로부터의 롬에뮬레이터 간의 신호적 연결은 모두 차단된다.
다음에 컴퓨터(300)에서 절체명령을 1회 출력하면, 첫 번째 롬에뮬레이터만 컴퓨터의 직렬 포트와 연결되어 있기 때문에, 절체명령을 입력하게 되고, 따라서 첫 번째 롬에뮬레이터(200)의 신호접속기(21)는 절체상태로 절환된다.
이 동작에 의해서 컴퓨터(300)의 직렬 포트는 첫 번째 롬에뮬레이터(200)의 신호접속기(21) 단자(a-b, a'-b')를 통해서 두 번째 롬에뮬레이터(201)의 통신제어부(5)와 연결된다. 이는 전단계에서 각 롬에뮬레이터의 신호접속기(21)가 자신의 통신제어부(5) 방향으로 설정되어 있기 때문이다.
이와 같은 과정을 통해서 N-1번의 절체 명령을 출력하게 되면, N-1번까지의 롬에뮬레이터의 신호접속기(21)는 절체상태가 되고, 마지막 N번째 롬에뮬레이터(20N)는 전단계에서 신호접속기(21)가 자신의 통신제어부(5) 방향으로 설정되어 있기 때문에, 컴퓨터의 직렬 포트와 연결되는 것이다.
즉, 초기화 동작 후, N째 롬에뮬레이터(20N)의 통신제어부(5)와 컴퓨터 직렬 포트를 연결하기 위해서는 (N-1)회의 절체명령을 출력하면 된다.
이상과 같이 해서 사용자가 원하는 특정 롬에뮬레이터와 컴퓨터(300)의 직렬포트가 연결되면, 메모리(11)에 프로그램의 저장을 위한 과정이 수행된다.
이후의 과정은 종래와 동일하지만, 간단히 살펴보면, 먼저 통신제어부(5)의 게이트 제어신호를 이용하여 버스 게이트(9)는 오프시키고, 다른 버스 게이트(7)는 온시키는 제어동작을 수행한다. 상기 온 동작된 버스 게이트(7)는 메모리(11)와 통신제어부(5)를 신호버스(17)를 통해서 연결한다.
그 다음에 통신제어부(5)는 컴퓨터 동신을 통하여 프로그램 데이터를 컴퓨터(300)의 직렬포트로부터 받아 이를 일시저장한 후, 신호버스(17)를 통해서 메모리(11)의 해당 어드레스에 저장한다.
이러한 동작으로 필요한 프로그램 데이터가 메모리(11)에 모두 저장하면, 통신제어부는 게이트 제어신호를 이용하여 통신제어부(5)와 메모리(11)를 신호적으로 격리시키고, 동시에 메모리(11)와 롬프로브(13)를 신호적으로 결합시킨다. 이 동작은 버스 게이트(7)을 오프시키고, 다른 버스 게이트(9)를 온시키는 것에 의해서 이루어진다.
이상의 동작이 완료되면, 개발기기의 마이크로프로세서(도시하지 않음)는 롬에뮬레이터를 마치 롬과 같이 인식하게 되어, 롬프로브(13) 및 신호버스(15)를 통해서 메모리(11)에 저장된 프로그램을 읽어와서 동작을 수행하게 된다.
다음은 도 6에 대해서 설명한다.
도 6은 도 2에 도시된 접속제어부(19)의 상세 회로도의 일실시예를 도시하고 있다.
구성은, 라인리시버(1)를 통해서 입력된 컴퓨터의 직렬데이터를 병렬 데이터로 변환하는 시프트레지스터(31)와, 상기 병렬데이터가 절체코드인지를 해독하는 절체코드비교기(33)와, 상기 병렬데이터가 접속코드인지를 해독하는 접속코드비교기(27)와, 상기 절체코드비교기(33) 및 접속코드비교기(27)로부터 출력신호를 받아 절체/접속신호를 출력하는 RS플립플롭(29)을 포함하여 구성된다.
상기 구성에 의한 접속제어부(19)의 동작을 살펴본다.
컴퓨터(300)의 직렬포트로부터 제어(절체 또는 접속)신호가 출력되면, 이 신호는 라인리시버(1)를 통해서 시프트레지스터(31)로 입력된다. 이때 입력되는 신호는 직렬데이터이므로 시프트레지스터(31)에 의해서 병렬데이터로 변환된다.
상기 시프트레지스터(31)에서 출력되는 병렬데이터는 디지털 논리 비교기의 절체코드비교기(33) 및 접속코드비교기(27)로 입력된다. 이때 각 비교기에서는 입력된 병렬 데이터를 절체코드에 따른 기준신호와 접속코드에 따른 기준신호와 비교한다.
만약, 입력된 병렬 데이터가 절체신호일 때, 절체코드비교기(33)에서 데이터가 출력되면서, RS플립플롭(29)의 입력단자(R)로 신호가 인가되고, RS 플립플롭(29)에서는 절체신호를 출력한다.
그리고 입력된 병렬 데이터가 접속신호일 때, 접속코드비교기(27)에서 데이터가 출력되면서, RS플립플롭(29)의 입력단자(S)로 신호가 인가되고, RS플립플롭(29)에서는 접속신호를 출력한다.
이와 같은 과정으로 접속제어부(19)에서는 접속 또는 절체신호를 출력하고, 이 신호는 신호접속기(21)의 스위치(SW1, SW2)의 동작을 제어하게 되는 것이다.
이상 설명한 바와 같이, 본 발명에 따른 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터는, 마이크로프로세서를 사용한 개발장비의 프로그램 개발과정에서 컴퓨터로부터 직접 프로그램 데이터를 전송받아 롬의 역할을 수행하므로써, 최종 프로그램 데이터를 얻기까지의 개발시간을 단축시킬 수 있는 잇점이 있다.
특히, 본 발명은 하나의 직렬포트(또는 프린터 포트)에 다수개의 롬에뮬레이터를 접속하고, 선택적으로 하나의 롬에뮬레이터와 컴퓨터 사이에 데이터를 리드/라이트 할 수 있으므로서, 컴퓨터에 추가로 직렬포트를 설치하여야 하는 경제적 부담을 최소화 할 수 있는 효과가 있다.

Claims (7)

  1. 컴퓨터의 출력 포트에 접속되고, 컴퓨터로부터 직접 데이터를 전송받아 롬의 역할을 수행하는 롬에뮬레이터에 있어서, 컴퓨터의 출력포트로부터 인가되는 신호를 자신의 롬에뮬레이터의 신호입력단으로 인가하거나 또는 후단의 롬에뮬레이터로 인가되도록 신호라인을 절환시키는 신호접속수단과; 컴퓨터에서 인가되는 제어신호를 해독하고, 상기 신호접속수단의 스위칭동작을 제어하는 접속제어수단을 포함하여 구성되는 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터.
  2. 제 1 항에 있어서, 컴퓨터의 출력포트와 롬에뮬레이터 사이와, 롬에뮬레이터와 롬에뮬레이터 사이에 전압신호가 흐르고, 롬에뮬레이터 내부에서는 논리전압신호가 흐르는 것을 특징으로 하는 다중접속방식의 롬에뮬레이터.
  3. 제 2 항에 있어서, 컴퓨터의 출력포트와 상기 신호접속수단 사이와, 상기 신호접속수단과 후단의 롬에뮬레이터 사이에, 상기 컴퓨터로부터 인가되는 신호를 논리전압신호로 변환하는 라인리시버와, 라인드라이버를 각각 더 포함하여 구성되는 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터.
  4. 제 3 항에 있어서, 상기 저속제어수단은, 입력되는 직렬데이터를 병렬데이터로 변환하는 시프트레지스터와; 입력된 데이터가 절체코드에 따른 데이터인지 또는 접속코드에 따른 데이터인지를 비교하는 비교부를 포함하여 구성하는 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터.
  5. 제 4 항에 있어서, 상기 컴퓨터의 출력 포트는, 직렬 포트를 이용하는 것을 특징으로 하는 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터.
  6. 제 4 항에 있어서, 상기 컴퓨터의 출력 포트는, 프린터 포트를 이용하는 것을 특징으로 하는 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터.
  7. 컴퓨터와 통신하여 롬에뮬레이터의 제반동작을 관장하는 통신제어수단과; 프로그램 데이터를 보관하는 메모리와; 개발기기의 롬소켓에 설치되는 롬프로브와; 상기 롬프로브와 메모리 간의 신호버스를 개폐하는 제 1 버스게이트와, 상기 통신제어부와 메모리 간의 신호버스를 개폐하는 제 2 버스게이트와; 컴퓨터의 출력 포트의 전압을 논리전압신호로 변환하는 라인리시버와; 상기 통신제어부에서 출력하는 논리전압신호를 컴퓨터의 직렬 포트신호전압으로 변환하는 라인드라이버와; 컴퓨터의 직렬포트에서 출력되는 신호를 통신제어부 또는 후단의 롬에뮬레이터로 연결하는 신호접속수단과; 컴퓨터에서 인가하는 제어신호를 해독하여 상기 신호접속수단의 스위칭동작을 제어하는 접속제어수단과; 상기 신호접속수단과 후단의 롬에뮬레이터와의 신호를 변환하는 라인드라이버 및 라인리시버를 포함하여 구성되는 다중전송방식의 롬에뮬레이터.
KR1019970032019A 1997-07-10 1997-07-10 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터 KR100238465B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970032019A KR100238465B1 (ko) 1997-07-10 1997-07-10 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970032019A KR100238465B1 (ko) 1997-07-10 1997-07-10 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터

Publications (2)

Publication Number Publication Date
KR19990009583A KR19990009583A (ko) 1999-02-05
KR100238465B1 true KR100238465B1 (ko) 2000-01-15

Family

ID=19514039

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970032019A KR100238465B1 (ko) 1997-07-10 1997-07-10 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터

Country Status (1)

Country Link
KR (1) KR100238465B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100371267B1 (ko) * 2000-10-12 2003-02-07 주식회사 인투텍 롬에뮬레이터
KR100375524B1 (ko) * 2001-02-20 2003-03-17 주식회사 케이엠데이타 Rom 에뮬레이터

Also Published As

Publication number Publication date
KR19990009583A (ko) 1999-02-05

Similar Documents

Publication Publication Date Title
US5381529A (en) Shift register with dual clock inputs for receiving and sending information between I/O channels and host based on external and internal clock inputs respectively
US4843539A (en) Information transfer system for transferring binary information
KR100518572B1 (ko) 직렬 멀티 포트 통신 방법, 이에 적합한 장치, 이 장치를제어하는 방법, 그리고 이 제어 방법에 적합한 기록 매체
JP4467727B2 (ja) 電子機器の接続方法およびその電子機器およびその動作処理プログラムを記憶した記憶媒体
KR20020017033A (ko) 라우터의 자동 설정 장치 및 방법
KR100299149B1 (ko) I/o핀이n이하인n-비트데이타버스폭을갖는마이크로콘트롤러와그방법
US4868783A (en) Dynamic port reconfiguration
CA2156656C (en) An improved digital communication i/o port
KR100238465B1 (ko) 컴퓨터를 이용한 다중접속방식의 롬에뮬레이터
US20080250167A1 (en) Input/Output Device For Memory Card and Control Method Therefor
JPS59205863A (ja) プログラム可能な符号化および復号化装置
US5023483A (en) Apparatus and method for decoding four states with one pin
JP3819035B2 (ja) バスにプログラム記憶式制御装置のサブアセンブリを接続するためのインタフェース方法またはバスインタフェース
KR950004949B1 (ko) 키폰 주장치의 메인카드와 로칼카드간의 고속 데이타 송/수신 회로
JP3635810B2 (ja) シーケンサのi/o切り替え装置
JP3028036B2 (ja) 通話路構成方式
JPH10290268A (ja) 同期式シリアル通信回路と通信方法
JPH03251902A (ja) プログラマブルコントローラのプログラミング装置
KR100896752B1 (ko) 파워리부팅 통합 제어장치
RU2260835C2 (ru) Расширяемая автоматическая система
CN115826720A (zh) 一种基于继电器的电脑接口电源通断控制器
KR0153012B1 (ko) 전전자 교환기용 채널 할당회로
US6029093A (en) Control system for processing machinery including a bus converter for interfacing a controller and a sequencer having different bus specifications
JPS6043550B2 (ja) 通信回線制御装置
JPH07191815A (ja) プリンタ装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20031014

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee