KR100222898B1 - 박막 트랜지스터 및 그의 제조방법 - Google Patents
박막 트랜지스터 및 그의 제조방법 Download PDFInfo
- Publication number
- KR100222898B1 KR100222898B1 KR1019960064257A KR19960064257A KR100222898B1 KR 100222898 B1 KR100222898 B1 KR 100222898B1 KR 1019960064257 A KR1019960064257 A KR 1019960064257A KR 19960064257 A KR19960064257 A KR 19960064257A KR 100222898 B1 KR100222898 B1 KR 100222898B1
- Authority
- KR
- South Korea
- Prior art keywords
- gate
- semiconductor layer
- substrate
- thin film
- insulating
- Prior art date
Links
- 239000010409 thin film Substances 0.000 title claims abstract description 21
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 13
- 238000000034 method Methods 0.000 title claims description 12
- 239000010408 film Substances 0.000 claims abstract description 45
- 239000010410 layer Substances 0.000 claims abstract description 45
- 239000004065 semiconductor Substances 0.000 claims abstract description 31
- 239000000758 substrate Substances 0.000 claims abstract description 25
- 125000006850 spacer group Chemical group 0.000 claims abstract description 20
- 239000012535 impurity Substances 0.000 claims abstract description 19
- 239000011229 interlayer Substances 0.000 claims abstract description 15
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 21
- 229920005591 polysilicon Polymers 0.000 claims description 21
- 229910021417 amorphous silicon Inorganic materials 0.000 claims description 9
- 238000000137 annealing Methods 0.000 claims description 8
- 238000000151 deposition Methods 0.000 claims description 2
- 238000004518 low pressure chemical vapour deposition Methods 0.000 claims description 2
- 239000011521 glass Substances 0.000 claims 2
- 150000002500 ions Chemical class 0.000 description 4
- 229920002120 photoresistant polymer Polymers 0.000 description 4
- 230000005684 electric field Effects 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 238000009825 accumulation Methods 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78696—Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02271—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/32055—Deposition of semiconductive layers, e.g. poly - or amorphous silicon layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78606—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78606—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
- H01L29/78618—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Thin Film Transistor (AREA)
Abstract
본 발명은 소자의 오프상태에서 발생되는 누설전류를 감소시킴과 더불어, 소오스 및 드레인 영역 사이의 직렬 저항을 감소시켜 높은 온/오프 전류율을 얻을 수 있는 박막 트랜지스터 및 그의 제조방법에 관한 것으로, 본 발명에 따른 박막 트랜지스터는 절연 기판; 기판 상에 형성된 제1 전도형 불순물을 함유하는 게이트; 기판 상에 형성된 반도체층; 게이트 상부 및 양측에 형성되어 게이트를 둘러싸도록 반도체 층에 형성된 제1전도형 채널 영역; 게이트 양측의 반도체 층에 형성된 제2 전도형 소오스 및 드레인 영역; 반도체 층 상에 형성된 층간 폴리 절연막; 및, 게이트 상의 층간 폴리 절연막의 양측벽에 스페이서 형태로 형성된 제2전도형 불순물을 함유하는 플로팅 게이트를 포함하는 것을 특징으로 한다.
Description
본 발명은 반도체 소자 및 그의 제조방법에 관한 것으로, 특히 액정 표시 소자 및 고집적 에스램(SRAM)에서 사용되는 박막 트랜지스터 및 그의 제조방법에 관한 것이다.
제1(a)도 내지 제1(d)도는 종래의 박막 트랜지스터의 제조방법을 설명하기 위한 공정 단면도이다.
먼저, 제1(a)도에 도시된 바와 같이, 실리콘 기판(1) 상에 산화막(2)과 폴리실리콘막을 증착한 후 패터닝하여 게이트(3)를 형성한다.
제1(b)도에 도시된 바와 같이, 게이트(3)가 형성된 상기 기판 상에 게이트 산화막(4)를 형성하고, 그 상부에 비정질 실리콘으로 구성된 반도체층(5)을 형성한다. 이어서, 게이트(3) 상부의 상기 반도체층(5)에 n-이온을 주입하여 n-채널 영역(6)을 형성한다.
제1(c)도에 도시된 바와 같이, 게이트(3)를 감싸고 게이트(3)의 한측에 치우치는 감광막 패턴(7)을 형성하고, 감광막 패턴(7)을 이온 주입 마스크로하여 노출된 반도체층(5)에 p+이온을 주입하여 p+소오스 및 드레인 영역(8,9)을 형성한다.
제1(d)도에 도시된 바와 같이, 감광막 패턴(7)을 제거하고, 상기 n-및 p+불순물의 활성화를 위하여 어닐링을 진행하여 드레인 오프셋(A) 구조의 박막 트랜지스터를 완성한다.
그러나, 상기한 종래의 오프셋 구조의 박막 트랜지스터에서는 소자의 오프상태일 때, 누설전류가 발생하는 문제가 있었다. 이러한 누설전류는 드레인 영역에서의 고전계에 의해 폴리실리콘막의 게이트의 그레인 바운더리(grain boundary)를 따라 전계 방출의 발생에 의해 생성된다. 이러한 문제를 해결하기 위하여 드레인의 전계를 감소시켜 누설전류를 감소시킬 수 있으나, 소오스 및 드레인 영역 사이의 직렬 저항의 증가로 소자의 온 상태에서의 전류 까지 감소되는 문제가 발생함에 따라, 고집적 고밀도를 갖는 SRAM 등에서 요구되는 높은 온/오프 전류율을 얻기가 어렵다.
이에, 본 발명은 상기한 문제점을 감안하여 창출된 것으로서, 소자의 오프상태에서 발생되는 누설전류를 감소시킴과 더불어, 소오스 및 드레인 영역 사이의 직렬 저항을 감소시켜 높은 온/오프 전류율을 얻을 수 있는 박막 트랜지스터 및 그의 제조방법을 제공함에 그 목적이 있다.
제1(a)도 내지 제1(d)도는 종래의 박막 트랜지스터의 제조방법을 설명하기 위한 공정 단면도.
제2(a)도 내지 제2(d)도는 본 발명의 실시예에 따른 박막 트랜지스터의 제조방법을 설명하기 위한 공정 단면도.
* 도면의 주요 부분에 대한 부호의 설명
11 : 반도체 기판 12 : 산화막
13 : 게이트 14 : 게이트 산화막
15 : 반도체층 16 : 채널 영역
17 : 층간폴리 절연막 18 : 폴리실리콘막
19 : 폴리실리콘막 스페이서 20 : 감광막 패턴
21/22 : 소오스/드레인 영역
상기 목적을 달성하기 위한 본 발명에 따른 박막 트랜지스터는 절연 기판; 상기 기판 상에 형성된 제1 전도형 불순물을 함유하는 게이트; 상기 기판 상에 형성된 반도체층; 상기 게이트 상부 및 양측에 형성되어 상기 게이트를 둘러싸도록 상기 반도체 층에 형성된 제1 전도형 채널 영역; 상기 게이트 양측의 상기 반도체 층에 형성된 제2 전도형 소오스 및 드레인 영역; 상기 반도체 층 상에 형성된 층간 폴리 절연막; 및, 상기 게이트 상의 상기 층간 폴리 절연막의 양측벽에 스페이서 형태로 형성된 제2 전도형 불순물을 함유하는 플로팅 게이트를 포함하는 것을 특징으로 한다.
또한, 상기 목적을 달성하기 위한 본 발명에 따른 박막 트랜지스터의 제조방법은 절연 기판 상에 제1 전도형 불순물을 함유하는 게이트를 형성하는 단계; 상기 게이트가 형성된 기판 상에 게이트 절연막 및 반도체층을 순차적으로 형성하는 단계; 상기 게이트 상의 상기 반도체층에 제1 전도형 불순물을 주입하여 제1 전도형 채널 영역을 형성하는 단계; 상기 반도체층 상에 층간폴리 절연막을 형성하는 단계; 상기 게이트 상의 층간 폴리 절연막 양측벽에 도핑되지 않은 폴리실리콘막 스페이서를 형성하는 단계; 상기 폴리실리콘막 스페이서 양측 하부의 상기 반도체층에 제2 전도형 불순물을 주입하여 제2 전도형 소오스 및 드레인 영역을 각각 형성하는 단계; 및, 상기 주입된 제1 및 제2 불순물들을 어닐링하는 단계를 포함하는 것을 특징으로 한다.
그리고, 상기 반도체층을 형성하는 단계는 상기 게이트 절연막 상에 비정질 실리콘막을 증착하는 단계 및 상기 비정질 실리콘막을 어닐링하여 재결정화하는 단계를 포함하는 것을 특징으로 하고, 상기 반도체층에 제2 전도형 소오스 및 드레인 영역을 형성하는 단계에서 상기 폴리실리콘막 스페이서에 제2 전도형 불순물이 도핑되는 것을 특징으로 한다.
상기 구성으로 된 본 발명에 의하면, 폴리실리콘막 스페이서가 플로팅 게이트로서 작용함에 따라, 소자의 오프 상태에서 상기 스페이서의 전위에 의해 드레인 영역과 게이트 사이의 전계가 감소하여 누설 전류를 방지하고, 소자의 온 상태에서 스페이서가 축적(accumulation)층 역할을하여 소오스 및 드레인 영역 사이의 직렬 저항을 감소시켜 전류를 증가시킨다.
[실시예]
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 설명한다.
제2(a)도 내지 제2(d)도는 본 발명의 실시예에 따른 박막 트랜지스터의 제조방법을 설명하기 위한 공정 단면도이다.
먼저, 제2(a)도에 도시된 바와 같이, 실리콘 기판(11) 상에 산화막(12)을 형성하고, 산화막(12) 상부에 n+이온이 도핑된 폴리실리콘막을 증착한 후 패터닝하여 n+게이트(13)를 형성한다. 이어서, 게이트(13)가 형성된 상기 기판 상에 게이트 산화막(14)을 형성하고, 그 상부에 비정질 실리콘막을 1,000 내지 2,000의 두께로 증착한다. 그리고 나서, 상기 비정질 실리콘막을 500 내지 600의 온도로 Ar 분위기에서 20시간 동안 어닐링하여 폴리실리콘이 재결정화된 반도체층(15)을 형성한 다음, 게이트(13) 상부의 반도체층(15)에 n-이온을 주입하여 n-채널 영역(16)을 형성한다.
제2(b)도에 도시된 바와 같이, 반도체층(15) 상에 폴리실리콘층 간의 절연을 위한 층간폴리 절연막(17 : Inter Poly Oxide ; 이하, IPO라 칭함)을 LPCVD 방식으로 250 내지 500의 두께로 형성하고, 그 상부에 플로팅 게이트 형성을 위하여 도핑되지 않은 폴리실리콘막(18)을 증착한다.
제2(c)도에 도시된 바와 같이, 폴리실리콘막(18)을 이방성 블랭킷 식각하여 게이트(13) 양측 상의 IPO(17)의 양측벽에 폴리실리콘막 스페이서(19)를 형성한다. 이때, 스페이서(19)는 플로팅 게이트 역할을 하게 된다. 이어서, 상기 게이트(13) 상의 상기 층간폴리 절연막(17) 상에 포토리소그라피 기술을 이용하여 감광막 패턴(20)을 형성하고, 감광막 패턴(20)을 이온 주입 마스크로하여 p+이온을 주입하여 p+소오스 및 드레인 영역(21,22)를 형성함과 더불어, 스페이서(19)에 p+이온이 도핑되도록 한다.
제2(d)도에 도시된 바와 같이, 공지된 방법으로 감광막 패턴(20)을 제거하고, 상기 n-및 p+불순물의 활성화를 위하여 어닐링을 진행하여 드레인 오프셋(A) 구조의 박막 트랜지스터를 완성한다.
상기 실시예에 의하면, 폴리실리콘막 스페이서가 플로팅 게이트로서 작용함에 따라, 소자의 오프 상태에서 상기 스페이서의 전위에 의해 드레인 영역과 게이트 사이의 전계가 감소하여 누설 전류를 방지할 수 있고, 소자의 온 상태에서 스페이서가 축적(accumulation)층 역할을 하여 소오스 및 드레인 영역 사이의 직렬 저항을 감소시켜 전류를 증가시킬 수 있다. 이에 따라, 소자의 온/오프 전류율을 증가시킬 수 있다.
또한, 본 발명은 상기 실시예에 한정되지 않고, 본 발명의 기술적 요지를 벗어나지 않는 범위내에서 다양하게 변형시켜 실시할 수 있다.
Claims (15)
- 절연 기판; 상기 기판 상에 형성된 제1전도형 불순물을 함유하는 게이트; 상기 게이트 상에 형성된 게이트 절연막; 상기 기판 상에 형성된 반도체층; 상기 게이트 상부 및 양측에 형성되어 상기 게이트를 둘러싸도록 상기 반도체 층에 형성된 제1전도형 채널 영역; 상기 게이트 양측의 상기 반도체 층에 형성된 제2전도형 소오스 및 드레인 영역; 상기 반도체 층 상에 형성된 층간 폴리 절연막; 및, 상기 게이트 상의 상기 층간 폴리 절연막의 양측벽에 스페이서 형태로 형성된 제2전도형 불순물을 함유하는 플로팅 게이트를 포함하는 것을 특징으로 하는 박막 트랜지스터.
- 제1항에 있어서, 상기 절연 기판은 반도체 기판 상에 절연층이 적층된 것을 특징으로 하는 박막 트랜지스터.
- 제1항에 있어서, 상기 절연 기판은 투명 유리 기판인 것을 특징으로 하는 박막 트랜지스터.
- 제1항에 있어서, 상기 플로팅 게이트는 제2전도형 불순물이 도핑된 폴리실리콘막인 것을 특징으로 하는 박막 트랜지스터.
- 제1항에 있어서, 상기 반도체층은 재결정화된 폴리실리콘막인 것을 특징으로 하는 박막 트랜지스터.
- 절연 기판 상에 제1전도형 불순물을 함유하는 게이트를 형성하는 단계; 상기 게이트가 형성된 기판 상에 게이트 절연막 및 반도체층을 순차적으로 형성하는 단계; 상기 게이트 상의 상기 반도체층에 제1전도형 불순물을 주입하여 제1전도형 채널 영역을 형성하는 단계; 상기 반도체층 상에 층간폴리 절연막을 형성하는 단계; 상기 게이트 상의 층간 폴리 절연막 양측벽에 도핑되지 않은 폴리실리콘막 스페이서를 형성하는 단계; 상기 폴리실리콘막 스페이서 양측 하부의 상기 반도체층에 제2전도형 불순물을 주입하여 제2전도형 소오스 및 드레인 영역을 각각 형성하는 단계; 및, 상기 주입된 제1 및 제2불순물들을 어닐링하는 단계를 포함하는 것을 특징으로 하는 박막 트랜지스터의 제조방법.
- 제6항에 있어서, 상기 반도체층을 형성하는 단계는 상기 게이트 절연막 상에 비정질 실리콘막을 증착하는 단계 및 상기 비정질 실리콘막을 어닐링하여 재결정화하는 단계를 포함하는 것을 특징으로 하는 박막 트랜지스터의 제조방법.
- 제7항에 있어서, 상기 비정질 실리콘막은 1,000 내지 2,000의 두께로 증착되는 것을 특징으로 하는 박막 트랜지스터의 제조방법.
- 제7항에 있어서, 상기 어닐링은 500 내지 600의 온도로 20시간 동안 Ar 분위기에서 실시하는 것을 특징으로 하는 박막 트랜지스터의 제조방법.
- 제6항에 있어서, 상기 층간폴리 절연막은 250 내지 500의 두께로 형성하는 것을 특징으로 하는 박막 트랜지스터의 제조방법.
- 제10항에 있어서, 상기 층간폴리 절연막은 LPCVD 방식으로 형성하는 것을 특징으로 하는 박막 트랜지스터의 제조방법.
- 제6항에 있어서, 상기 반도체층에 제2전도형 소오스 및 드레인 영역을 형성하는 단계에서 상기 폴리실리콘막 스페이서에 제2전도형 불순물이 도핑되는 것을 특징으로 하는 박막 트랜지스터의 제조방법.
- 제6항에 있어서, 상기 폴리실리콘막 스페이서는 플로팅 게이트로 작용하는 것을 특징으로 하는 박막 트랜지스터의 제조방법.
- 제6항에 있어서, 상기 절연 기판은 반도체 기판 상에 절연층이 적층된 것을 특징으로 하는 박막 트랜지스터의 제조방법.
- 제6항에 있어서, 상기 절연 기판은 투명 유리 기판인 것을 특징으로 하는 박막 트랜지스터의 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960064257A KR100222898B1 (ko) | 1996-12-11 | 1996-12-11 | 박막 트랜지스터 및 그의 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960064257A KR100222898B1 (ko) | 1996-12-11 | 1996-12-11 | 박막 트랜지스터 및 그의 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19980046003A KR19980046003A (ko) | 1998-09-15 |
KR100222898B1 true KR100222898B1 (ko) | 1999-10-01 |
Family
ID=19487192
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960064257A KR100222898B1 (ko) | 1996-12-11 | 1996-12-11 | 박막 트랜지스터 및 그의 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100222898B1 (ko) |
-
1996
- 1996-12-11 KR KR1019960064257A patent/KR100222898B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR19980046003A (ko) | 1998-09-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5864150A (en) | Hybrid polysilicon/amorphous silicon TFT and method of fabrication | |
EP0460605B1 (en) | Thin film transistor and method of manufacturing it | |
KR100205373B1 (ko) | 액정표시소자의 제조방법 | |
US5658808A (en) | Method of fabricating polycrystalline silicon thin-film transistor having symmetrical lateral resistors | |
JP2739642B2 (ja) | 薄膜トランジスタ及びその製造方法 | |
JPH0645603A (ja) | Mos型薄膜トランジスタ | |
EP1711965B1 (en) | Transistor manufacture | |
JPH09186339A (ja) | 薄膜トランジスタ及びその製造方法 | |
US6677189B2 (en) | Method for forming polysilicon thin film transistor with a self-aligned LDD structure | |
KR100328126B1 (ko) | 트렌치게이트구조를갖는다결정실리콘박막트랜지스터의제조방법 | |
KR100222898B1 (ko) | 박막 트랜지스터 및 그의 제조방법 | |
US6730548B1 (en) | Method of fabricating a thin film transistor | |
KR100222895B1 (ko) | 반도체 소자 및 그의 제조방법 | |
JPS6344769A (ja) | 電界効果型トランジスタ及びその製造方法 | |
JP2004303791A (ja) | 薄膜トランジスタ構造及びその製造方法 | |
KR0142784B1 (ko) | 박막트랜지스터 및 그 제조방법 | |
KR100540129B1 (ko) | 박막트랜지스터 제조방법 | |
JPH06275830A (ja) | アキュムレーション型多結晶シリコン薄膜トランジスタ | |
KR100244405B1 (ko) | 반도체 장치의 박막트랜지스터 및 그 제조방법 | |
KR100252754B1 (ko) | 박막트랜지스터 및 그 제조방법 | |
KR960006689B1 (ko) | 반도체소자의 ldd 제조방법 | |
KR0172256B1 (ko) | 이중 게이트 전극 구조의 박막 트랜지스터 및 그 제조 방법 | |
JP2716035B2 (ja) | 薄膜電界効果トランジスタ | |
KR100198629B1 (ko) | 박막트랜지스터의 구조 및 제조방법 | |
KR20000039312A (ko) | 액정표시장치의 트랜지스터 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100624 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |