KR100210542B1 - 데이타 기록 장치 - Google Patents

데이타 기록 장치 Download PDF

Info

Publication number
KR100210542B1
KR100210542B1 KR1019910010860A KR910010860A KR100210542B1 KR 100210542 B1 KR100210542 B1 KR 100210542B1 KR 1019910010860 A KR1019910010860 A KR 1019910010860A KR 910010860 A KR910010860 A KR 910010860A KR 100210542 B1 KR100210542 B1 KR 100210542B1
Authority
KR
South Korea
Prior art keywords
data
information data
recording
frequency
circuit
Prior art date
Application number
KR1019910010860A
Other languages
English (en)
Other versions
KR920001431A (ko
Inventor
데루유끼 요시다
게이꼬 가네쯔까
히데끼 아라이
Original Assignee
이데이 노부유끼
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이데이 노부유끼, 소니 가부시끼 가이샤 filed Critical 이데이 노부유끼
Publication of KR920001431A publication Critical patent/KR920001431A/ko
Application granted granted Critical
Publication of KR100210542B1 publication Critical patent/KR100210542B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/005Reproducing at a different information rate from the information rate of recording
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Digital Magnetic Recording (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

데이타 기록 장치에 있어서, 자기 기록 매체에 대한 자기 헤드의 상대 속도는 정보 데이타의 데이타 속도에 따라 자기 헤드에 의해 자기 기록 매체상에 정보 데이타를 기록함에 의해 변화되어, 상기 정보 데이타는 정보 데이타가 여러 데이타 속도를 갖더라도 자기 기록 매체상에서 동일한 자화 패턴으로 기록된다. 제어 수단은 정보 데이타의 데이타 속도에 따라 제어 신호를 발생하며, 주파수 특성 처리 수단은 정보 데이타의 주파수 특성이 제어 신호에 따라 소정의 주파수 특성을 갖도록 정보 데이타를 처리한다. 이렇게 함으로써 자기 기록 매체상의 자화된 패턴은 어떠한 데이타 속도에서라도 동일하게 되어 여러 데이타 속도간에서도 정보 데이타의 기록 및 재생 호환성을 유지할 수 있다.

Description

데이타 기록 장치
제1도는 종래의 데이타 기록 시스템을 도시하는 접속선도.
제2도는 주파수 특성을 도시하는 특성 곡선 그래프.
제3a 내지 3c도는 기록된 패턴에 의해 발생된 파간섭을 도시하는 신호 파형도.
제4a 및 4b도는 재생 신호의 아이 패턴을 도시하는 신호 파형도.
제5도는 본 발명에 따른 데이타 기록 장치의 제1실시예를 도시하는 접속선도.
제6도는 주파수 특성을 도시하는 특성 곡선 그래프.
제7도는 본 발명에 따른 데이타 기록 장치의 제2실시예를 도시하는 접속선도.
제8도는 주파수 특성을 도시하는 특성 곡선 그래프.
제9도는 본 발명에 따른 데이타 기록 장치의 제3실시예를 도시하는 접속선도.
제10도는 기록 및 재생 정보 데이타의 관계를 도시하는 개략도.
* 도면의 주요부분에 대한 부호의 설명
2 : 기록 증폭 회로 10 : 데이타 기록 장치
11 : 스위칭 회로 12,13 : 대역 제한 회로
[발명의 배경]
본 발명은 데이타 기록 장치에 관한 것으로, 특히 정보 데이타를 가변속으로 기록할 수 있는 데이타 기록 장치에 관한 것이다.
지금까지는 나선형 주사 디지탈 비디오 테이프 레코더를 사용하여 정보 데이타를 고밀도로 기록할 수 있는 데이타 기록 시스템이 제공되어져 왔다.
상기 이러한 데이타 기록 시스템의 기록 속도의 한계는, 기록 증폭 회로, 회전식 변압기 및 회전식 헤드를 포함한 기록 시스템의 고주파수 대역의 한계에 의해 결정된다.
제1도에서는 데이타 기록 시스템의 기록 장치가 등가 회로로 표시되어 있다.
상술하자면, 이 데이타 기록 시스템(1)에 있어서, 기록 증폭 회로(2)는 소정의 전송 속도(이하, 데이타 속도(data rate)라고 칭함)로 전송되어지는 정보 데이타 DTREC를 증폭시키고, 생성 기록 신호 SREC가 회전식 변압기를 통해 자기 헤드(4)로 공급되어, 자기 테이프(5)상에 정보 데이타 DTREC가 기록된다.
여기서, 회전식 변압기(3)의 인덕턴스 LS는 회전식 변압기로 인한 손실을 나타내며, 자기 헤드(4)의 인덕턴스 LH는 회전식 변압기(3)와 자기 헤드(4)의 결합 인덕턴스를 나타낸다. 제2도에서 특성 곡선으로 도시된 바와같이, 기록 신호 SREC의 최대 주파수 fmax는 상기와 같은 구성에 의해 기록될 수 있다.
이러한 경우에 있어서, 기록 증폭 회로(2)의 출력측 상에서는, 기록 증폭 회로(2)의 출력 캐패시턴스와 회로, 리드(lead), 회전식 변압기(3) 등등의 분배 캐패시턴스가 함께 결합됨으로써 제공된 캐패시턴스 CH가 발생한다.
따라서, 데이타 기록 시스템(1)에 있어서, 회전식 변압기(3)와 헤드(4)의 인덕턴스 LS 및 LH와 캐패시턴스 CH는 공진 회로를 형성하며, (제2도에서 선으로 도시된) 주파수 특성 TO는 최대 주파수 fmax의 부근에서 진폭 특성이 상승되어진다.
이러한 점에서 볼 때, 데이타 기록 시스템(1)에서 한단이 접지되어 있는 댐핑 저항 RH가 기록 증폭 회로(2)의 출력측에 접지됨으로써, 최대 주파수 fmax의 부근에서 진폭 특성의 상승이 되도록 정확하게 되어 정확한 주파수 특성 T1을 제공한다(제2도에서 일점쇄선으로 도시).
데이타 기록 시스템(1)에서 이와같은 방법으로, 통상 88[Mbps]의 데이타 속도로 전송되어지는 정보 데이타 DTREC가 44[MHz]의 최대 주파수 fmax에서 가속 신호 SREC로서 기록되며 최소 0.9[μm]의 간격으로 기록 파장 반전을 표시하는 자화 패턴이 자기 테이프(5)의 기록 트랙상에서 형성된다.
여기서, 예를들어, 장파 패턴 PTNL 다음에 단파 패턴 PTNS를 발생하는 정보 데이타 DTREC가 제3a도에서 도시된 바와같이 자기 테이프상에 기록될 때, 단파 패턴 PTNS는 제3b도에서 도시된 바와 같이 간섭파형 HX의 발생으로 인해 진폭이 감소된다.
이러한 관점에서 볼 때, 정보 데이타 DTREC가 자기 테이프상에서 디지탈로 기록될 때, 기록 신호 SREC의 선단(front edge)이 강조되며 기록 신호 SREC의 장파 패턴의 일부는 기록전에 최소 파장 T의 절반의 한계 범위내에서 펄스파 변조된다.
실제로 데이타 기록 장치에서, 제1도에서 도시되지 않은 선단 강조 회로(emphasizer)는 제3c도에서 도시된 바와같이 정보 데이타 DTREC의 선단 EG을 강조하여 기록전에 기록 증폭 회로(2)로 입력시킨다. 이러한 데이타 기록 시스템(1)에서, 자기 테이프(5)의 기록 트랙에 대한 헤드(4)의 상대 속도는 헤드(4)의 회전 속도와 자기 테이프(5)의 이송 속도를 제어함으로써 인수 1/1, 1/2, 1/4, 1/8, 1/16, 1/24등등으로 제어된 가변속으로써 자기 패턴을 0.9[μm]의 최소 기록 파장으로 기록 트랙상에 기록되고 기록 트랙으로부터 재생되어지는 가변속으로 할 수 있다.
제10도를 참조해보면, 기록 트랙상에 기록되고 기록 트랙으로부터 재생된 정보 데이타 DTREC의 관계를 도시하고 있다. 예를들어 88[Mbps]의 데이타 속도로 기록된 정보 데이타 DTREC는 계수 1/2(1/4, 1/8, 1/16, 또는 1/24)로 헤드(4)에 대한 자기 테이프(5)의 상대 속도를 가변속 제어함에 의해 44(22, 11, 5.50 또는 2.25)[Mbps]의 데이타 속도 즉, 22(11, 5.50, 2.25 또는 1.25)[MHz]의 최대 주파수에서 정보 데이타로서 기록될 수 있다. 이 때문에 정보 데이타 DTREC는 인수 1/2(1/4, 1/8, 1/16 및 1/24)로 저속으로 재생가능하다.
반대로, 예를들어 44[Mbps]의 데이타 속도로 기록된 정보 데이타 DTREC는 헤드(4)에 대한 자기 테이프(5)의 상대 속도를 인수 1/1로 가변속 제어함으로써 88[Mbps]의 데이타 속도로, 즉 44[MHz]의 최대 주파수 fmax1의 데이타 속도로 정보 데이타로서 판독될 수 있다. 이것으로 정보 데이타 DTREC는 2배속으로 재생될 수 있다.
가변속 기록 및 재생할 수 있는 상기의 데이타 기록 시스템으로 서서히 변화하는 천체 관측 데이타 등의 관측 데이타를 사실상 2.25[Mbps]의 데이타 속도로 기록할 수 있으며 88[Mbps]의 데이타 속도로 기록할 수 있으며 88[Mbps]의 데이타 속도로 재생할 수 있다. 이것으로 긴 시간 데이타를 단시간내에 분석할 수 있게 된다.
반대로, 신속하게 변화하는 관측 데이타, 측정 데이타 등등은 88[Mbps]의 데이타 속도로 기록될 수 있으며, 2.25[Mbps]의 데이타 속도로 재생될 수 있다. 이것으로 상기의 데이타들은 보다 저속으로 정확하게 분석될 수 있다. 이와같이 상기 데이타 기록 시스템은 정보 데이타의 주파수 변환 버퍼로서 사용될 수 있다.
그러나, 이러한 구성의 데이타 기록 시스템(1)에 있어서, 종래의 기록 시스템은 제2도에서 일점쇄선으로 도시된 바와같이 주파수 특성 T1으로 최대 주파수 fmax(=44[MHz])를 갖는 기록 신호 SREC를 기록한다. 예를들어, 최대 주파수 fmax(=44[MHz])의 1/2배인 최대 주파수 fmax(=22[MHz])를 갖는 기록 신호 SREC가 기록될 경우, 제2도에서 이점쇄선으로 도시된 바와같이 이상적인 주파수 특성 T2로 기록이 행해진다.
88[Mbps]의 데이타 속도로 정보 데이타 DTREC를 기록함에 있어서의 주파수 특성 T1 및 44[Mbps]의 데이타 속도로 정보 데이타 DTREC를 기록함에 있어서의 주파수 특성 T2가 상이하면, 최소한 기록 파장 0.9[μm]의 트랙상에 설사 자화 패턴이 발생하더라도 상이한 자화 패턴이 발생된다. 이러한 차는 재생 신호의 아이(eye) 패턴으로 관찰될 수 있다.
제4a도에 있어서, 자기 테이프상에서 1/1 인수의 상대 속도로 44[Mbps]의 데이타 속도로 정보 데이타로서 기록되고 자기 테이프로부터 인수 1/1의 상대 속도로 88[Mbps] 데이타 속도로 정보 데이타로서 재생하기 위한 재생 신호로부터 얻어진 아이 패턴이 도시되어 있다. 제4b도에서는 자기 테이프상에서 인수 1/2의 상대 속도로 44[Mbps]의 데이타 속도로 정보 데이타로서 기록되고 자기 테이프로부터 인수 1/1의 상대 속도로 88[Mbps]의 데이타 속도로 정보 데이타로서 재생하기 위한 재생 신호로부터 얻어진 다른 아이 패턴을 도시하고 있다. 자기 테이프상에서 형성된 자화된 패턴이 동일하면, 제4a도의 아이 패턴은 제4b도의 아이 패턴과 동일하게 될 것이다. 그러나, 제4b도의 아이 패턴은 제4a도의 아이 패턴보다 양호하지 않은 것으로 나타나 있다. 이것은 재생 신호의 에러 속도가 서로 다른 데이타 속도를 갖는 경우에 있어서 동일하지 않다는 것을 의미한다.
즉, 상이한 데이타 속도 간에서는 정보 데이타의 호환성을 유지할 수가 없다.
이와같이 구성된 데이타 기록 장치(1)에 있어서, 도면에 도시되지는 않았지만 일반적으로 기록 시스템과 기록 증폭 회로(2)의 선단에 배치된 선단 강조 회로의 미분 계수는 테이프상의 기록 신호 SREC를 44[MHz]의 최대 주파수에서 88[Mbps]의 데이타 속도로 신호로서 기록하기 위한 값으로 설정된다. 반대로, 정보 데이타 DTREC가 22[Mbps]의 데이타 속도의 1/2 또는 1/4배가 되도록 기록되면, 정보 데이타 DTREC의 선단은 매우 강조된다.
사실상, 정보 데이타 DTREC의 선단의 강조 정도는 이들 데이타의 데이타 속도에 상응하여 다른 경우에는 최소 기록 파장을 갖는 기록 트랙상에 자화 패턴이 형성되더라도 여러 데이타 속도로 자화된 패턴은 서로 동일하지가 않다. 즉 서로 다른 데이타 속도간에는 정보 데이타의 호환성을 유지할 수가 없다.
[발명의 개요]
상기한 바로부터, 본 발명의 목적은 상이한 데이타 속도를 갖는 경우에 있어서도 자기 기록 매체상에서 동일하게 자화된 패턴을 형성할 수 있는 데이타 기록 장치를 제공하는데 있다.
본 발명의 다른 목적은 상이한 데이타 속도를 갖는 경우에 있어서도 제4a 및 4b도 패턴간에서 동일한 아이 패턴을 형성할 수 있는 데이타 기록 장치를 제공하는데 있다.
본 발명의 다른 목적은 상이한 데이타 속도를 갖는 경우에 있어서라도 상이한 데이타 속도간에서 정보 데이타의 호환성을 유지할 수 있는 데이타 기록 장치를 제공하는데 있다.
본 발명의 상기 목적 및 다른 목적은, 상기의 문제를 해결하기 위한 목적으로 본 발명에 따라, 데이타 속도에 의한 정보 데이타 DTREC의 소정 특성을 얻기 위한 주파수 특성 처리 수단이 제공되어 자기 테이프(5)상에서 주어진 데이타 속도로 정보 데이타 DTREC를 기록하는 데이타 기록 장치를 제공함으로써 달성된다. 주파수 특성 처리 수단은 주파수 대역 제한 수단 및 고주파수 형성 강조 회로로 구성되어 있다.
본 발명에 의하면, 정보 데이타의 주파수 특성은 상술된 바와 같은 데이타 속도에 따라 예정대로 얻어지며, 이것으로 상이한 데이타 속도에서라도 자기 기록 매체상에 동일 자기 패턴을 형성할 수 있으며 상이한 데이타 속도간에서 정보 데이타의 호환성을 유지할 수 있는 데이타 기록 장치가 실현된다.
[본 발명의 상세한 설명]
본 발명의 원리 및 실용성은 동일 부분은 동일 참조 번호 또는 문자로 표시된 첨부된 도면을 참조하여 이하의 상세한 설명에서 기술하고자 한다.
본 발명의 적합한 실시예를 첨부된 도면을 참조하여 기술하고자 한다.
[제1실시예]
제1도의 부분과 대응하는 부분은 동일 참조 번호로 표시되어진 제5도에 있어서, (10)은 일반적으로 데이타 기록 장치를 표시하며, 정보 데이타 DTREC는 스위칭 회로(11)의 입력 단자로 입력된다.
스위치 회로(11)는 제1, 제2 및 제3출력 단자 a, b 및 c를 가지며, 정보 데이타 DTREC의 데이타 속도에 대응하는 속도 신호 STR로 스위치되도록 제어된다. 제1출력 단자가 선택되면, 정보 데이타 DTREC는 어떠한 변화도 없이 제2정보 데이타 DTREC1으로서 기록 증폭 회로(2)에 입력된다.
제2 또는 제3출력 단자 b 또는 c가 이 단자 대신에 선택되면, 정보 데이타 DTREC는 대역 제한 회로(12 또는 13)를 통해 주파수 대역이 제한되어 제2정보 데이타 DTREC1로서 기록 증폭 회로(2)에 입력된다.
제1대역 제한 회로(12)는 코일 L1, 저항 R1 및 캐패시터 C1로 구성되어 있다. 코일 L1은 제2출력 단자 b와 기록 증폭 회로(2)간에서 직렬로 상호 접속되어지며 반면에 저항 R1 및 캐패시터 C1 각각의 한 단은 접지되어 있으며 다른 단은 코일 L1과 기록 증폭 회로(2)간에서 접속되어 있다.
사실상, 코일 L1, 저항 R1 및 캐패시터 C1은 이들이 최대 주파수 fmax(=44[MHz])의 절반인 최대 주파수 fmax(=([MHz])에서 공진 시스템을 갖는 저역 통과 필터를 구성하는 정도의 감소로 선택된다. 제6도에서 도시된 바와같이, 이것으로 인해 장치는 주파수 축에서(제6도에서 선으로 도시된) 주파수 특성 T1의 절반인(제6도에서 일점쇄선으로 도시된) 주파수 특성 T10을 갖게 되며, 주파수 특성 T1은 기록 증폭 회로(2)에 인접한 기록 시스템이 제공될 때만 나타난다.
동일하게, 제2대역 제한 회로(13)는 코일 L2, 저항 R2 및 캐패시터 C2로 구성되어 있다. 코일 L2는 제3출력 단자 C와 기록 증폭 회로(2)간에서 직렬로 상호 접속되며 저항 R2 및 캐패시터 =2 각각의 한단은 접지되어 있으며, 다른 단일 코일 L2와 기록 증폭 회로(2)간에 상호 접속되어 있다.
또한, 코일 L2, 저항 R2 및 캐패시터 C2는 이들이 최대 주파수 fmax2(=11[MHz])에서 공진 시스템을 갖는 저역 통과 필터를 구성하는 정도의 값으로 선택되며, 최대 주파수 fmax2는 최대 주파수 fmax(=44[MHz])의 1/4이다. 제6도에서 도시된 바와같이, 이것으로 인해 시스템은 주파수 축에서 주파수 특성 T1의 1/4인(제6도에서 이점쇄선으로 도시된) 주파수 특성 T20을 갖게 된다.
이러한 구성으로, 정보 데이타 DTREC가 예를들어, 기록 시스템의 최대 주파수에 대응하는 88[Mbps]의 데이타 속도로 기록되는 경우에 있어서, 스위칭 회로(11)의 제1출력 단자는 속도 신호 SRT에 의해 선택된다.
이러한 것은 정보 데이타 DTREC를 어떠한 변화 없이 기록 증폭 회로(2)에서 제2정보 데이타 DTREC1로서 증폭시키며 최대 주파수 fmax(=44[MHz])의 생성 기록 신호 SREC는 회전식 변압기(3)를 통해 헤드(4)에 공급된다.
이러한 경우에 있어서, 기록 트랙의 방향으로 헤드(4)에 대한 자기 테이프(5)의 상대 속도는 인수 1/1로 설정되어 0.9[μm]의 기록 파장을 갖는 주파수 특성 T1에 대응하는 자화된 패턴은 자기 테이프(5)의 기록 트랙상에 형성된다.
교체로, 정보 데이타 DTREC가 88[Mbps]의 데이타 속도의 절반인 44[Mbps]의 데이타 속도로 기록되는 경우에 있어서, 스위칭 회로(11)의 제2출력 단자 b는 속도 신호 SRT에 의해 선택된다.
이로 인하여 정보 데이타 DTREC는 주파수 특성 T10에 따라 제1대역 제한 회로(12)에서 주파수 대역이 제한되어지며 기록 증폭 회로(2)에서 제2정보 데이타 DTREC1으로서 증폭되어진다. 최대 주파수 fmax2(=22[MHz])를 갖는 생성 기록 신호 SREC는 회전식 변압기(3)를 통해 헤드(4)에 공급되어진다.
이러한 경우에 있어서, 기록 트랙의 방향으로 헤드(4)에 대한 자기 테이프(5)의 상대 속도는 인수 1/2로 설정되어, 0.9[μm]의 기록 파장을 갖는 주파수 특성 T10에 대응하는 자기 패턴이 자기 테이프(5)의 기록 트랙상에서 형성된다.
대안으로, 정보 데이타 DTREC가 88[Mbps]의 데이타 속도의 1/4인 22[Mbps]의 데이타 속도로 기록되는 경우에 있어서, 스위칭 회로(11)의 제3출력 단자 C는 속도 신호 STR에 의해 선택된다.
이로 인하여 정보 데이타 DTREC는 주파수 특성 T20에 따라 제2대역 제한 회로(13)에서 주파수 대역이 제한되어 기록 증폭 회로(2)에서 제2정보 데이타 DTREC1으로서 증폭된다. 최대 주파수 fmax2(=11[MHz])를 갖는 생성 기록 신호는 회전식 변압기(3)를 통해 헤드(4)에 공급된다.
이러한 경우에 있어서, 기록 트랙의 방향으로 헤드(4)에 대한 자기 테이프(4)의 상대 속도는 인수 1/4로 설정되어 0.9[μm]의 기록 파장을 갖는 주파수 특성에 대응하는 자화 패턴이 자기 테이프(5)의 기록 트랙상에서 형성된다.
이러한 데이타 기록 장치(10)에서, 스위칭 회로(11)는 정보 데이타 DTREC의 데이타 속도에 따라 속도 신호 SRT에 대해 스위치하도록 제어됨으로써, 정보 데이타 DTREC의 사용된 대역은 데이타 속도에 따라 대역 제한 회로(12 또는 13)를 선택적으로 사용하여 선택된다. 가변속 기록의 경우에 있어서도, 동일 주파수 특성을 갖는 동일 자화 패턴이 자기 테이프(5)의 기록 트랙상에서 형성된다.
상기의 구성에서, 정보 데이타의 사용 대역은 데이타 속도에 따라 대역 제한 회로의 선택적 사용에 의해 제한되며, 이것은 상이한 데이타 속도를 갖는 경우에 있어서도 자기 테이프상에서 동일하게 자화 패턴을 형성할 수 있는 데이타 기록 시스템을 실현하다.
제1실시예에 있어서, 정보 데이타의 데이타 속도의 1/2 및 1/4배에 대해 사용 대역 제한 회로가 제공되어 있다. 그러나, 이들 이외에도 1/8, 1/16 및 1/24 데이타 속도에 대해 사용 대역 제한 회로가 제공될 수 있으므로, 상술된 실시예의 효과와 동일한 효과가 상이한 데이타 속도 1/1, 1/2, 1/4, 1/8, 1/16 및 1/24에 대해서도 제공될 수 있다.
정보 데이타를 데이타 속도로 선택적으로 기록하는 경우에 있어서, 고정 속도의 대역 제한 회로가 스위치 제어되는 것과 같은 구성 대신에 가변 성분을 데이타 속도에 대응하도록 제어하기 위해 대역 제한 회로의 코일, 저항 및 캐패시터에 대해 가변 성분이 사용될 수 있다. 이러한 것은 전체 구성을 훨씬 간략화시킨다.
[제2실시예]
제5도의 부분에 대응하는 부분을 동일한 참조 번호로 도시한 제7도에 있어서, (20)은 일반적으로 데이타 기록 장치를 표시하며, 정보 데이타 DTREC는 스위칭 회로(21)의 입력 단자에 입력된다.
스위칭 회로(21)는 제1, 제2 및 제3출력 단자 a, b 및 c를 가지며, 정보 데이타 DTREC의 데이타 속도에 대응하는 속도 신호 SRT에 의해 스위치하도록 제어된다. 제3출력 단자 C가 선택될 때, 정보 데이타 DTREC는 어떠한 변화도 없이 기록 증폭 회로(2)에 제3정보 데이타 DTREC2로서 입력된다.
제1 또는 제2출력 단자 a 또는 b가 선택될 때, 정보 데이타의 선단(front edge)은 제1 및 제2선단 강조 회로(22 또는 23)를 통해 소정량 만큼으로 강조되어, 이후에 기록 증폭 회로(2)에 제3정보 데이타 DTREC2로서 입력된다.
제1선단 강조 회로(22)는 미분 회로로 구성되며 서로 병렬 접속된 저항 R10 및 캐패시터 C10은 기록 증폭 회로(2)와 제1출력 단자 a간에서 직렬 접속되며 저항 R11의 한단은 접지되어 있으며, 다른 단은 저항 R10과 기록 증폭 회로(2)간에서 접속되어진다.
저항 R10, R11 및 캐패시터 C10은 18[Mbps]의 데이타 속도로(즉 44[MHz]의 최대 주파수 fmax에서) 기록된 정보 데이타의 선단을 강조하는데 적합되는 미분 계수가 발생하는 정도로 선택된다.
동일하게, 제2선단 강조 회로(23)는 일반적으로 미분 회로로 구성되며, 병렬 접속되어 있는 저항 R20 및 캐패시터 C20는 제1출력 b와 기록 증폭 회로(2)간에서 직렬 접속되며 저항 R21의 한단은 접지되어 있으며, 다른 단은 저항 R20과 기록 증폭 회로(2)간에 접속된다.
저항 R20, R21 및 캐패시터 C20은 44[MHz]의 데이타 속도로(즉 22[MHz]의 최대 주파수 fmax로) 기록된 정보 데이타의 선단을 강조하는데 적합된 미분 계수가 발생하는 정도의 값으로 선택된다.
실험을 통해, 정보 데이타 DTREC가 자기 테이프(5)상에 디지탈 기록될 때 발생될 간섭 파형 HX(제3b도)가 자기 헤드(4)의 자기 유도율 μ와 기록 매체로서 자기 테이프(5)의 자기 특성과 관련이 있으며, 사용된 자기 테이프가 동일한 경우에 있어서 자기 헤드의 자기 유도율이 크면 클수록 파형간의 간섭은 작아진다는 것이 입증되었다.
또한 사실상 자기 유도율 μ가 88, 44, 22 및 11[Mbps]의 데이타 속도에 대응하는 제8도에서 그래프 RT88, RT44, RT22 및 RT11로 도시된 바와같은 주파수 특성을 갖는다는 것이 입증되었다.
그러므로, 자기 테이프(5) 및 자기 헤드(4)를 동일하게 사용한 경우에 있어서, 자기 헤드(4)에 제공된 기록 신호 SREC의 주파수가 낮으면 낮을수록 파형간의 간섭은 더욱 작아지게 되어, 정보 데이타의 선단을 강조하는 양은 많지 않을 수 있다.
이와같은 원리에 의하여, 이 실시예의 데이타 기록 장치에서, 제1 및 제2선단 강조 회로는 정보 데이타 DTREC의 선단을 88 및 44[Mbps]의 데이타 속도의 강조량으로 강조하며, 정보 데이타 DTREC의 데이타 속도가 88 또는 44[Mbps]일 때, 정보 데이타 DTREC는 제1 또는 제2선단 강조 회로를 통해 선단이 강조되어 기록 증폭 회로(2)로 입력된다.
정보 데이타 DTREC의 데이타 속도가 22[Mbps] 이하일 때, 정보 데이타 DTREC는 선단이 강조되지 않은 상태로 기록 증폭 회로로 입력된다.
상기 이러한 구성에서, 정보 데이타 DTREC가 예를들어 88[Mbps]의 데이타 속도로 기록되는 경우에 있어서, 스위칭 회로(11)의 제1출력 단자 a는 속도 신호 SRT에 의해 선택된다.
이러한 것으로 인해 정보의 선단은 제1선단 강조 회로(22)에서 강조되어지며, 이들의 출력 신호는 기록 증폭 회로(2)에서 제3정보 데이타 DTREC2로서 증폭되며 최대 주파수 fmax(=44[MHz])의 생성 기록 신호 SREC는 회전식 변압기(3)를 통해 헤드(4)로 공급된다.
이러한 경우에 있어서, 기록 트랙의 방향으로 헤드(4)에 대한 자기 테이프(5)의 상대 속도는 인수 1/1로 설정됨으로써, 0.9[μm]의 최소 기록 파장을 갖는 자화 패턴이 자기 테이프(5)의 기록 트랙상에서 형성된다.
대안으로, 정보 데이타 DTREC가 44[Mbps]의 데이타 속도로 기록되는 경우에 있어서, 스위칭 회로(21)의 제2출력 단자 b는 속도 신호 SRT에 의해 선택된다.
이것으로 인해 정보 데이타 DTREC의 선단은 제2선단 강조 회로(23)에서 강조되며, 출력 신호는 기록 증폭 회로(2)에서 제3정보 데이타 DTREC2로서 증폭되며, 22[MHz]의 최대 주파수 fmax를 갖는 생성 기록 신호 SREC는 회전식 변압기(3)를 통해 헤드(4)로 공급된다.
이러한 경우에 있어서, 기록 트랙의 방향으로 헤드(4)에 대한 자기 테이프(5)의 상대 속도는 인수 1/2로 설정됨으로써, 0.9[μm]의 최대 기록 파장을 갖는 자화 패턴이 자기 테이프(5)의 기록 트랙상에서 형성된다.
대안으로, 정보 데이타 DTREC가 22[Mbps]의 데이타 속도로 기록되는 경우에 있어서, 스위칭 회로(21)의 제3출력 단자 c는 속도 신호 SRT에 의해 선택된다.
이것으로 인해 정보 데이타 DTREC는 기록 증폭 회로(2)에서 제3정보 데이타 DTREC2로서 증폭되며, 11[MHz]의 최대 주파수 fmax2를 갖는 생성 기록 신호 SREC는 회전식 변압기(3)를 통해 헤드(4)에 공급된다.
이러한 경우에 있어서, 기록 트랙 방향으로 헤드(4)에 대한 자기 테이프(5)의 상대 속도는 인수 1/4로 설정됨으로써, 0.9[μm]의 최소 기록 파장을 갖는 자화 패턴이 자기 테이프(5)의 기록 트랙상에 형성된다.
상기 구성으로, 정보 데이타 DTREC의 선단은 데이타 속도에 따른 강조량으로 데이타 속도에 따라 속도 신호에 의해 선단 강조 회로를 선택적으로 사용함으로써 강조되어, 상이한 데이타 속도를 갖는 경우에서라도 자기 테이프(5)상에 동일하게 자화 패턴을 발생할 수 있는 데이타 기록 시스템이 실현된다.
[제3실시예]
제5 및 7도의 부분과 대응하는 부분은 동일 참조 번호로 도시된 제9도에 있어서, (30)은 일반적으로 데이타 기록 장치를 표시하며, 이와같이 회로 구성은 제2실시예의 단부(edge) 강조 회로부가 제1실시예의 대역 제한 회로부와 직렬 접속되어 있는 회로 구성과 동일하다. 스위치 회로(31 및 32)는 출력 단자 a, b 및 c간에서 동기적으로 스위치되도록 하기 위하여 정보 데이타 DTREC의 데이타 속도에 따라 속도 신호 SRT로 제어된다. 대역 제한 회로부(33)의 속도 신호 SRT로 제어된 단부 강조 회로부(34)의 동작은 제1 및 제2실시예에 대해 상술된 동작과 동일하다.
정보 데이타 DTREC는 버퍼 증폭 회로(33)에 정보 데이타 DTREC로서 공급될 데이타 속도에 따라 대역 제한 회전부(33)에서 대역 제한된다.
버퍼 증폭 회로(35)의 출력이 얻어진 대역 제한 정보 데이타 DTREC11은 기록 증폭 회로(2)에 정보 데이타 DTREC12로서 공급될 데이타 속도에 따라 단부 강조 회로부(34)에서 단부가 강조된다. 이 때문에 자기 테이프상에서 형성된 자화 패턴은 정보 데이타 DTREC의 상이한 데이타 속도를 갖더라도 상술된 제1 및 제2실시예와 서로 동일하거나 보다 효과적으로 된다.
[다른 실시예]
비록 제5도의 실시예에서는 본 발명이 예를들어, 관측 데이타 및 측정 데이타를 기록하는 데이타 기록 시스템에 적용되는 것으로 기술되었지만, 본 발명은 이러한 것에만 국한되는 것은 아니다. 본 발명은 여러 데이타 기록 시스템이 정보 데이타의 가변 기록을 수행할 수 있다면 자기 테이프, 자기 디스크, 등등에 비디오 신호 및 오디오 신호를 기록할 수 있는 여러 비디오 신호 및 오디오 신호에 적합하게 응용된다.
비록 제2실시예에서 미분 회로로 구성되며 정보 데이타의 선단을 강조하여 보다 높은 주파수의 구성 성분을 강조하는 선단 강조 회로가 제공되어 있더라도, 본 발명은 이것에만 국한되지는 않는다. 정보 데이타의 보다 높은 주파수를 갖는 구성 성분은 예를들어, 디지탈 필터 등의 회로 수단에 의해서 강조될 수 있다. 이러한 경우에 있어서, 상이한 주파수 특성을 갖는 디지탈 필터 등은 데이타 속도에 따라 사용될 수 있다.
제2실시예에는 정보 데이타의 1/1 및 1/2배의 데이타 속도에 대해 사용된 선단 강조 회로가 제공되어 있다. 그러나, 이러한 것이외에도, 1/4, 1/8, 1/16, 1/24배의 데이타 속도에 대해 사용된 선단 강조 회로가 제공될 수 있으며, 이것은 상술된 실시예의 효과와 동일한 효과를 상이한 데이타 속도 1/8, 1/16 및 1/24에 대해서라도 제공할 수 있다.
다수의 데이타 속도로 정보 데이타를 선택적으로 기록하는 경우에 있어서, 고정 상수를 갖는 선단 강조 회로가 스위치 제어되는 구성 대신에 가변 성분의 값을 데이타 속도에 대응하게 제어하기 위해 선단 강조 회로의 저항과 캐패시터에 대해서 가변 성분을 사용할 수 있다. 이것으로 전체 구성을 훨씬 간략화시킨다.
이제까지, 본 발명의 적합한 실시예들에 대하여 기술되었지만, 본 기술 분야에 숙련자들에게는 본 발명의 사상 및 범주를 벗어나지 않는 범위내에서 여러 가지의 변형 및 수정이 가능함이 분명하다.

Claims (5)

  1. 정보 데이타를 이 정보 데이타가 여러 데이타 속도를 갖을 때라도 자기 기록 매체상에서 동일하게 자화된 패턴으로 기록하기 위하여, 자기 헤드에 대한 상대 속도가 상기 정보 데이타의 데이타 속도에 따라 상기 자기 헤드에 의해 상기 자기 기록 매체상에 상기 정보 데이타를 기록함으로써 변화되는 데이타 기록 장치에 있어서, 상기 정보 데이타 속도에 따라 제어 신호를 발생하는 제어 수단과, 상기 정보 데이타의 주파수 특성이 상기 제어 신호에 따라 소정의 주파수 특성이 되도록 상기 정보 데이타를 처리하는 주파수 특성 처리 수단을 구비하는 데이타 기록 장치.
  2. 제1항에 있어서, 상기 주파수 특성 처리 수단은 상기 제어 신호에 따라 상기 정보 데이타의 주파수 대역을 제한시키는 주파수 대역 제한 필터로 구성되어 있으며, 상기 주파수 대역 제한 필터의 상기 주파수 특성으로 인해 자화된 패턴은, 비록 상기 정보 데이타가 최대에서 최소까지의 데이타 속도를 갖더라도 최대 주파수 대역 제한 특성에 의해 상기 기록 매체상에 기록된 정보 데이타의 자화 패턴과 동일하게 되는 데이타 기록 장치.
  3. 제1항에 있어서, 상기 주파수 특성 처리 수단은 상기 제어 신호에 따라 상기 정보 데이타의 보다 높은 주파수 구성 성분을 강조하는 고주파수 대역 강조 회로로 구성되며, 상기 고주파수 대역 강조 회로는 상기 정보 데이타의 데이타 속도가 크면 클수록 강조비가 높아지는 특성을 갖는 데이타 기록 장치.
  4. 제3항에 있어서, 상기 고주파수 강조 회로는 신호 파형이 미분 회로로 강조되는 단부(edge) 강조 회로로 구성되는 데이타 기록 장치.
  5. 제1항에 있어서, 상기 주파수 특성 처리 수단은 상기 주파수 대역 제한 필터 및 상기 고주파수 강조 회로로 구성되어, 기록될 상기 정보 데이타의 주파수 대역을 제한시키며 고주파수 성분을 상기 제어 신호에 따라 강조하는 데이타 기록 장치.
KR1019910010860A 1990-06-30 1991-06-28 데이타 기록 장치 KR100210542B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2174225A JP2840694B2 (ja) 1990-06-30 1990-06-30 データ記録装置
JP174225 1990-06-30

Publications (2)

Publication Number Publication Date
KR920001431A KR920001431A (ko) 1992-01-30
KR100210542B1 true KR100210542B1 (ko) 1999-07-15

Family

ID=15974914

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910010860A KR100210542B1 (ko) 1990-06-30 1991-06-28 데이타 기록 장치

Country Status (5)

Country Link
US (1) US5223990A (ko)
EP (1) EP0465159B1 (ko)
JP (1) JP2840694B2 (ko)
KR (1) KR100210542B1 (ko)
DE (1) DE69127520T2 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06111212A (ja) * 1992-09-24 1994-04-22 Rohm Co Ltd 音声記録装置
US5559643A (en) * 1994-02-28 1996-09-24 Sony Corporation Apparatus for recording a digital signal onto a recording medium at one of a plurality of data recording rates
EP0678854B1 (de) * 1994-04-22 2001-11-28 Deutsche Thomson-Brandt Gmbh Verfahren zur Aufzeichnung eines digitalen Signals
JP3937260B2 (ja) * 1998-03-18 2007-06-27 ソニー株式会社 データ記録装置
US7352909B2 (en) * 2003-06-02 2008-04-01 Seiko Epson Corporation Weighted overcomplete de-noising
US9721588B2 (en) * 2015-12-28 2017-08-01 Avago Technologies General Ip (Singapore) Pte. Ltd. Magnetic recording system including differentiated write current emphasis signal generator circuit

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4479152A (en) * 1982-04-22 1984-10-23 Sperry Corporation Adjustable equalizer
US4517610A (en) * 1982-12-09 1985-05-14 Magnetic Peripherals Inc. Multichannel signal recovery circuit
JPS60171661A (ja) * 1984-02-17 1985-09-05 Hitachi Ltd 磁気記録再生装置
JPH0654588B2 (ja) * 1985-04-30 1994-07-20 ソニー株式会社 信号再生装置
JPS63191374A (ja) * 1987-02-04 1988-08-08 Sanyo Electric Co Ltd 固定ヘツド方式pcm録音再生装置
DE3800827C2 (de) * 1988-01-14 1993-11-18 Broadcast Television Syst Vorrichtung zur Übertragung von Signalen für ein magnetisches Aufzeichnungs/Wiedergabe-Gerät
JPH0273567A (ja) * 1988-09-09 1990-03-13 Sony Corp デイジタルデータ再生回路

Also Published As

Publication number Publication date
US5223990A (en) 1993-06-29
KR920001431A (ko) 1992-01-30
DE69127520D1 (de) 1997-10-09
JPH0467359A (ja) 1992-03-03
DE69127520T2 (de) 1998-02-12
EP0465159A2 (en) 1992-01-08
EP0465159A3 (en) 1993-02-10
EP0465159B1 (en) 1997-09-03
JP2840694B2 (ja) 1998-12-24

Similar Documents

Publication Publication Date Title
US5367411A (en) Magnetic recording and reproducing apparatus with reproducing head of magnetoresistive type having control of magnetic bias level
US6104563A (en) Bias modulated MR head used to minimize or eliminate thermal signals
US5416545A (en) Magnetic recording-reproducing circuit in a camera
KR100210542B1 (ko) 데이타 기록 장치
JP2799071B2 (ja) 磁気記録再生装置
JPH06503673A (ja) テーパ付き変換キャップを有するサーボヘッドを備えたトラッキング制御装置
US4327383A (en) Read circuit for a floppy disk drive
US4386378A (en) High gain, current mode preamplifier
US5309298A (en) Suppression of magnetic instability in inductive recording heads
JP2778217B2 (ja) データ記録装置
US4755890A (en) Channel filter
JP3167311B2 (ja) マルチ信号変換素子および記録再生装置
US2876296A (en) Coupling circuit
JPS5942370B2 (ja) 磁気記録方式
US5901005A (en) Magnetic recording and reproducing apparatus having a drum preamplifier with improved S/N and dynamic range
JPH0228924B2 (ko)
US5999348A (en) Data storage system having baseline shift correction
JPS623411A (ja) フロツピ−デイスク装置の読出し回路
JPH02126404A (ja) 情報再生方式
JPH04195804A (ja) 記録増幅回路
JP2821342B2 (ja) ディスク装置のデータ読み出し機構
JPH067403B2 (ja) デイジタル磁気再生回路
JPH04238104A (ja) 磁気記録再生信号の自動等化方式
JPH03219403A (ja) 波形等化回路
JPS63304406A (ja) フロッピィディスク装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110420

Year of fee payment: 13

EXPY Expiration of term