KR100199959B1 - 시디엠에이 이동통신 시스템의 패리티 검사장치 및 그 방법 - Google Patents

시디엠에이 이동통신 시스템의 패리티 검사장치 및 그 방법 Download PDF

Info

Publication number
KR100199959B1
KR100199959B1 KR1019960045678A KR19960045678A KR100199959B1 KR 100199959 B1 KR100199959 B1 KR 100199959B1 KR 1019960045678 A KR1019960045678 A KR 1019960045678A KR 19960045678 A KR19960045678 A KR 19960045678A KR 100199959 B1 KR100199959 B1 KR 100199959B1
Authority
KR
South Korea
Prior art keywords
parity
data
unit
output
parity error
Prior art date
Application number
KR1019960045678A
Other languages
English (en)
Other versions
KR19980027024A (ko
Inventor
박진영
강홍구
Original Assignee
김영환
현대전자산업주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대전자산업주식회사 filed Critical 김영환
Priority to KR1019960045678A priority Critical patent/KR100199959B1/ko
Priority to US08/950,221 priority patent/US6094438A/en
Publication of KR19980027024A publication Critical patent/KR19980027024A/ko
Application granted granted Critical
Publication of KR100199959B1 publication Critical patent/KR100199959B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • H04L1/0063Single parity check

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야
시디엠에이 이동통신 시스템의 패리티 검사장치 및 그 방법
2. 발명이 해결하려고 하는 기술적 과제
종래의 CDMA 이동통신 시스템에서는 기지국용 모뎀에서 출력하는 데이터의 오류 검출 및 정정이 이루어지지 않은 상태에서 데이터 통신이 이루어지므로 인해 발생하는 신뢰성 확보의 어려움을 해결하고자 한 것임.
3. 발명의 해결방법의 요지
모뎀을 통해 송신할 직렬 데이터를 병렬 데어터로 변화하는 직렬/병렬 변환부(10)와; 상기 병렬 데이터의 패리티 에러 유무를 검사하는 패리티 검사부(20)와; 상기 패리티 검사부(20)에서 검출된 패리티 에러 유무에 따라 인터럽트를 발생시키고 그 패리티 상태를 유지하는 인터럽트 발생 및 패리티 상태 유지부(30)와; 상기 인터럽트 발생 및 패리티 상태 유지부(30)로부터 얻어지는 패리티 에러 검출 유무에 따라 상기 직렬/병렬 변환부(10)에서 얻어지는 병렬 데이터의 출력을 제어하는 출력을 제어하는 출력 통제부(40)로 이루어짐을 특징으로 한 것이다.
4. 발명의 중요한 용도
기지국에서 다른 기지국이나 제어국 또는 이동국과 통신시 패리티 에러를 검출하는데 적용되는 것임.

Description

시디엠에이 이동통신 시스템의 패리티 검사장치 및 그 방법
본 발명은 코드분할 다원접속(CDMA) 이동통신 시스템의 패리티 검사에 관한 것으로, 특히 기지국용 모뎀 ASIC[CSM:CELL SITE MODEM(Q51601-2S1)]출력의 패리티를 검사하여 에러 유무를 판별하고 패리티 에러 발생시 출력을 통제하여 데이터 통신의 신뢰성 향상을 도모하도록 한 시디엠에이 이동통신 시스템의 패리티 검사장치 및 그 방법에 관한 것이다.
일반적으로 CDMA 이동통신 시스템은 전자산업협회의 호출처러에 규정된 프로토콜을 따르도록 되어 있으며, 셀룰라 이동통신 단말기는 전원이 인가되면 초기화된 상태에서 단말기 자신이 위치한 지점에서 수신신호의 세기가 가장 큰, 즉 가장 가까운 기지국(셀사이트)의 제어채널을 찾게된다.
가장 가까운 제어채널을 찾게되면 이동통신 단말기는 비통화모드로 들어가 선택된 채널을 통해 현 기지국이 송신하는 메시지를 수신하게 된다.
이때, 기지국은 상기와 같은 메시지로 단말기(이동국)와 이동통신 전반에 관한 통신을 수행하게 되는데, 여기서 사용되는 것이 기지국용 모뎀이다.
즉, 이동국과의 데이터 통신시 상시한 모뎀을 통해 데이터를 송수신하게 된다.
그러나 상기과 같은 종래의 CDMA 이동통신 시스템은 기지국이 통신을 하기위해 출력하는 모뎀 출력 데이터의 오류 검출 및 정정이 이루어지지 않은 상태에서 바로 데이터 통신이 이루어지므로 통신의 신뢰성을 보장할 수 없는 문제점이 있었다.
다시말해 기지국용 모뎀의 출력 데이터에 오류가 발생된 경우에도 그 오류가 포함된 데이터가 이동국이나 제어국에 그대로 전송되기 때문에 후단(이동국 또는 제어국)에서 오동작 또는 동작 불능의 중지라는 제반 문제점을 유발시키게 되는 것이다.
따라서 본 발명은 상기와 같은 종래 CDMA 이동통신 시스템의 기지국용 모뎀 출력 오류로 인해 발생하는 제반 문제점을 해결하기 위해 제안된 것으로서,
본 발명의 목적은 기지국용 모뎀 출력의 패리티를 검사하여 에러 유무를 판별하고 패리티 에러 발생시 출력을 통제하여 데이터 통신의 신뢰성 향상을 도모하도록 한 시디엠에이 이동통신 시스템의 패리티 검사장치를 제공하는데 있다.
본 발명의 다른 목적은 기지국용 모뎀 출력의 패리티를 검사하여 에러 유무를 판별하고 패리티 에러 발생시 출력을 통제하여 데이터 통신의 신뢰성 향상을 도모하도록 한 시디엠에이 이동통신 시스템의 패리티 검사방법을 제공하는데 있다.
이러한 본 발명의 목적을 달성하기 위한 기술적인 수단은,
송신할 직렬 데이터를 병렬 데어터로 변화하는 직렬/병렬 변환부와;
상기 병렬 데이터의 패리티 에러 유무를 검사하는 패리티 검사부와;
상기 패리티 검사부에서 검출된 패리티 에러 유무에 따라 인터럽트를 발생시키고 그 패리티 상태를 유지하는 인터럽트 발생 및 패리티 상태 유지부와;
상기 인터럽트 발생 및 패리티 상태 유지부로부터 얻어지는 패리티 에러 검출 유무에 따라 상기 직렬/병렬 변환부에서 얻어지는 병렬 데이터의 출력을 제어하는 출력 통제부로 이루어진다.
본 발명의 다른 목적을 달성하기 위한 방법은,
송신할 직렬 데이터를 병렬 데이터로 변환하는 과정과;
상기 변화된 병렬 데이터로 부터 패리티 에러 유무를 검출하는 과정과;
상기 패리티 에러가 검출되면 인터럽트를 발생하고 그 패리티 상태를 유지하는 과정과;
상기 패리티 검출시 상기 변환된 병렬 데이터의 출력을 제어하는 과정으로 이루어진다.
이하, 본 발명을 첨부한 도면에 의거 상세히 설명하면 다음과 같다.
제1도는 본 발명에 의한 CDMA 이동통신 시스템의 패리티 검사장치 블록구성도.
제2도는 제1도의 인터럽트발생 및 패리티상태 유지부 상세 구성도.
제3도는 제1도의 출력 통제부 상세 블록 구성도.
제4도는 본 발명에서 패리티 발생시와 패리티가 발생하지 않았을때의 타이밍도로서,
(a)는 패리티 에러가 없을 경우의 타이밍도이고,
(b)는 패리티 에러가 발생한 경우의 타이밍도이다.
* 도면의 주요 부분에 대한 부호의 설명
10 : 직렬/병렬 변환부 20 : 패리티 검사부
30 : 인터럽트 발생 및 패리티 상태 유지부 40 : 출력 통제부
제1도는 본 발명에 의한 CDMA 이동통신 시스템의 패리티 검사장치블록 구성도이다.
도시된 바와 같이, 송신할 직렬 데이터를 병렬 데이터로 변환하는 직렬/병렬 변환부(10)와; 상기 병렬 데이터의 패리티 에러 유무를 검사하는 패리티 검사부(20)와; 상기 패리티 검사부(20)에서 검출된 패리티 에러 유무에 따라 인터럽트를 발생시키고 그 패리티 상태를 유지하는 인터럽트 발생 및 패리티 상태 유지부(30)와; 상기 인터럽트 발생 및 패리티 상태 유지부(30)로부터 얻어지는 패리티 에러 검출 유무에 따라 상기 직렬/병렬 변환부(10)에서 얻어지는 병렬 데이터의 출력을 제어하는 출력 통제부(40)로 구성되었다.
상기에서 인터럽트 발생 및 패리티 상태 유지부(30)는 상기 패리티 검사부(20)에서 얻어지는 패리티 에러 검출데이타를 래치 클럭에 동기하여 래치시키는 제1 및 제2 플립플롭(31)(32)과, 상기 제1플립플롭(31)에서 래치되어 출력되는 패리티 검출데이타를 위상 반전시키는 인버터(33)와, 상기 인버터(33)의 출력신호를 클럭으로 하여 입력 데이터를 래치시켜 패리티 에러 상태값으로 출력하는 제3플립플롭(34)과, 상기 제3플립플롭(34)에서 출력되는 패리티 에러 상태값을 클럭으로 그라운드 입력값을 래치시켜 인터럽트로 출력하는 제4플립플롭(35)으로 구성되었다.
또한, 출력 통제부(40)는 상기 패리티 검사부(20)로부터 얻어지는 패리티 검출값으로 패리티 에러 유무를 판별하고 그 판별결과에 따라 내부 카운트값을 증가시키는 패리티 에러 판별부(41)와, 상기 패리티 에러 판별부(41)에서 얻어지는 카운트값과 기설정된 기준값을 비교하여 그 결과에 따라 데이터 선택신호를 발생하는 비교부(42)와, 상기 비교부(42)에서 출력되는 데이터 선택신호에 따라 상기 직렬/병렬 변환부(10)에서 얻어지는 병렬 데이터 또는 그라운드값중 하나를 선택하여 출력하는 데이터 선택부(43)로 구성되었다.
이와같이 구성된 본 발명에 의한 패리티 검사장치의 작용을 첨부한 도면 제1도 내지 제4도에 의거 설명하면 다음과 같다.
먼저, CDMA 이동통신 시스템 기지국용 모뎀에는 6개의 채널이 있으며, 그중 각채널의 출력은 1개의 패리티 비트와 15개의 2의 보수 형태의 데이터 비트로 구성된다. 이러한 직렬 데이터의 패리티 비트 에러를 검출하기 위해 초기에 제4도의 A의 (바)와 같은 클리어신호(INTCLR)로 인터럽트 발생 및 패리티 상태 유지부(30)를 초기화한 상태에서, 직렬/병렬 변환부(10)는 입력되는 상기 직렬 데이터(제4도의 나,다)를 그에 대응되는 병렬 데이터로 변환하여 데이터 출력을 제어하는 출력 통제부(40)와 패리티를 검사하는 패리티 검사부(20)에 각각 입력한다.
그러면 패리티 검사부(20)는 그 입력되는 병렬 데이터로 부터 패리티를 검사하여 에러 유무를 검출하게 되고, 그 검출값을 인터럽트 발생 및 패리티 상태 유지부(30)에 전달한다.
인터럽트 발생 및 패리티 상태 유지부(30)내의 제1 및 제2 플립플롭(31)(32)은 그 입력되는 패리티 에러 검출값을 도4의 A의 (나)와 같은 래치 클럭(LATCIICLK)에 동기시켜 패리티 에러 검출값으로 래치하게 되며, 그 래치된 데이터는 인버터(33)에서 위상반전된 후 제3플립플롭(34)에 클럭으로 입력되고, 그 클럭에 동기되어 제3플립플롭(34)은 데이터단(D)으로 입력되는 데이터(VCC)를 래치시켜 그 결과값을 패리티 에러 상태값(PARITY AI)으로 출력시키게 된다.
이러한 출력값, 즉 패리티 에러 상태값은 다시 제4플립플롭(35)에 클럭으로 입력되어 데이터단으로 입력되는 데이터를 동기시켜 래치하도록 하며, 이때 래치된 데이터가 인터럽트(INT)가 되어 시스템을 제어하는 중앙처리장치(도면에는 미도시)로 전달된다.
일예로서, 입력되는 병렬 데이터에 패리티 에러가 발생했다고 가정하면, 패리티 검사부(20)는 그 출력값으로 로우신호(0V)를 출력하게 되고, 그출력신호는 인터럽트 발생 및 패리티 상태 유지부(30)내의 제1 및 제2플립플롭(31)(32)에서 각각 래치된다.
이렇게 래치되는 로우신호는 인버터(33)에서 위상반전되어 하이신호(5V)로 변환되고, 제3플립플롭(34)의 입력클럭을 로우에서 하이상태로 변화시키게되며, 이로인해 제3플립플롭(34)의 출력신호(Q)는 로우에서 하이로 천이된다.
이 하이신호는 제4플립플롭(35)의 클럭단으로 입력되고, 이에따라 제4플립플롭(35)의 출력(Q)은 하이에서 로우로 변화되어 인터럽트(INT)를 발생하게 되는 것이다.
또한, 전술한 바와는 달리 입력되는 병렬 데이터에 패리티 에러가 없는 경우에는 피리티 검사부(20)의 출력신호는 하이가되며, 따라서 제1 및 제2플립플롭(31)(32)의 출력도 래치작용에 의해 하이를 출력한다.
이에 따라 인버터(33)의 출력은 로우가되며, 제3플립폴롭(34)은 입력클럭이 하이에서 로우로 변하게 되는데, 이때 제3플립플롭(34)이 포지티브-에지에서 동작하기 때문에 제3플립플롭(34)은 이전 출력을 유지하게 된다.
따라서, 제4플립플롭(35)도 이전 상태를 유지하므로 인터럽트(INT)는 발생되지 않으며 마찬가지로 패리티 에러 상태값도 이전 출력과 같이 패리티 에러가 없는 상태값이 된다.
그리고 중앙처리장치는 전술한 동작(패리티 에러가 발생되었다고 가정한경우)에서와 같이 패리티 에러가 발생되어 인터럽트가 발생되면, 이를 인식하고 제3플립플롭(34)에서 출력되는 패리티 에러 상태값을 읽어들이며, 동시에 제4도의 B의 (바)와 같이 인터럽트 클리어신호를 발생하여 인터럽트 발생 및 패리티 상태 유지부(30)를 다시 초기화시키게 되는 것이다.
제4도는 입력데이타에 대한 출력 타이밍을 나타낸 것으로서, A는 패리티 에러가 발생하지 않았을때의 타이밍도로서 입력되는 직렬 데이터(AI INO, AI INI)가 병렬로 변화되어 AI OUT[14.0]로 출력이되고, 인터럽트는 발생되지 않는 타이밍을 나타낸 것이다.
그리고 B는 패리티 에러가 발생된 경우의 출력 타이밍도로서, 패리티 에러가 발생하면, 그 즉시 (아)와 같이 인터럽트가 발생되고, 중앙처리장치는 인터럽트 클리어 명령을 보내어 인터럽트를 제거하는 타이밍을 나타낸 것이다.
한편, 출력 통제부(40)는 상기한 인터럽트 발생 및 패리티 상태 유지부(30)내의 제2플립플롭(32)의 출력값으로 패리티 에러 판별부(41)에서 패리티에러를 판별하게 된다. 이때 패리티 에러가 검출되면 내부의 카운트값을 0으로하고, 다시 패리티 에러를 판별한다.
만약, 계속해서 패리티 에러가 발생하면 데이터 선택부(43)에는 선택신호로 데이터 출력을 오프시키는 신호, 즉 그라운드신호(0)를 선택하라는 신호가 입력되므로 데이터 선택부(43)는 병렬 데이터의 출력을 억제하고 0을 출력시키게 된다.
다음으로, 패리티 에러가 발생되지 않았을 경우에, 비교부(42)는 상기한 카운트값이 기설정된 기준값인 55보다 큰지를 비교하게 되는데, 여기서 카운트값을 55보다 큰지를 비교하는 것은 패리티 에러가 발생한후 정상으로 복귀하고나서 56+8(64)클럭동안 출력을 0으로 내보내기 위해서 비교를 하게된다.
이 비교결과 카운트값이 55보다 작으면 카운트값을 하나 증가시키고, 다시 패리티 에러가 발생했는지 비교를 하게되며, 카운트값이 55보다 크게 되면 카운트값을 56으로 세팅하고 데이터 선택부(43)에 변환된 병렬 데어터를 출력시키도록 선택신호를 발생한다.
따라서 데이터 선택부(43)는 그 선택신호에 따라 상기한 직렬/병렬 변화부(10)에서 변환된 병렬 데이터를 선택하여 출력시키게 된다.
다시말해, 패리티 검사부(20)에 의해 패리티가 검출되지 않은 경우에는 직렬/병렬 변환부(10)에서 변환된 병렬 데이터를 그대로 출력을 시키게 되고, 이와는 달리 패리티 에러가 검출된 경우에는 상기한 직렬/병렬 변화부(10)에서 변환된 병렬 데이터를 출력하지 않고 억제시키게 되어 데이터 전송의 신뢰성을 확보하게 되는 것이다.
일반적으로 CSM(셀사이트 모뎀)출력은 ALPHA-I 채널 데이터, ALPHA-Q 채널 데이터, BETA-I 채널 데이터, BETA-Q 채널 데이터, GAMMA-I 채널 데이터, GAMMA-Q 채널 데이터로 구성되며, 본 발명은 그중 하나의 채널에 대한 구성이다.
따라서 본 발명의 다른 실시예로서 이를 여섯개의 채널에 모두 확대적용이 가능한데, 여섯개의 채널로 확대할 경우 도2의 인터럽트 발생 및 패리티 상태 유지부(30)내의 제4플립플롭(35)의 압력 클럭을 하나로 묶으면 가능하다.
즉, 제3플립플롭(34)의 각각의 출력을 논리합(OR)하고 그 결과치를 제4플립플롭(35)의 클럭으로 입력시켜서 하나의 인터럽트를 발생시키고, 중앙처리장치는 패리티 에러 상태값을 읽어들이면 어느 채널에서 패리티 에러가 발생되었는지를 알 수 있게 되는 것이다.
그리고 패리티 에러가 발생된 경우에는 전술한 본 발명의 바람직한 실시예처럼 동작을 하게된다.
이상에서와 같이 본 발명은 기지국용 모뎀에서 송출되는 데이터의 패리티 에러를 검출하고 패리티 에러 발생시 데이터를 출력하지 않으므로써 오류된 데이터가 다른 기기로 전송되는 것을 방지할 수 있어 데이터 통신시 신뢰성을 확보할 수 있는 효과가 있다.

Claims (7)

  1. 기지국용 모뎀을 통해 다른 기지국이나 단말기 또는 제어국과 통신을 행하는 CDMA 시스템의 데이터 통신 방법에 있어서, 상기 모뎀을 통해 송신할 직렬 데이터를 병렬 데이터로 변환하는 과정과; 상기 변화된 병렬 데이터로부터 패리티 에러 유무를 검출하는 과정과; 상기 패리티 에러가 검출되면 인터럽트를 발생하고 그 패리티 상태를 유지하는 과정과; 상기 패리티 검출시 상기 변환된 병렬 데이터의 출력을 제어하는 과정을 포함하여 이루어짐을 특징으로 하는 시디엠에이 이동통신 시스템의 패리티 검사방법.
  2. 제1항에 있어서 상기 패리티 에러 검출시에는, 패리티 에러가 검출되지 않을 때까지 변환된 병렬 데이터를 출력하지 않는 것을 특징으로 하는 시디엠에이 이동통신 시스템의 패리티 검사방법.
  3. 기지국용 모뎀을 통해 다른 기지국이나 단말기 또는 제어국과 통신을 행하는 CDMA 시스템의 데이터 통신 장치에 있어서, 상기 모뎀을 통해 송신할 직렬 데이터를 병렬 데이터로 변환하는 직렬/병렬 변환부(10)와; 상기 병렬 데이터의 패리티 에러 유무를 검사하는 패리티 검사부(20)와; 상기 패리티 검사부(20)에서 검출된 패리티 에러 유무에 따라 인터럽트를 발생시키고 그 패리티 상태를 유지하는 인터럽트 발생 및 패리티 상태 유지부(30)와; 상기 인터럽트 발생 및 패리티 상태 유지부(30)로 부터 얻어지는 패리티에러 검출 유무에 따라 상기 직렬/병렬 변환부(10)에서 얻어지는 병렬 데이터의 출력을 제어하는 출력 통제부(40)를 포함하여 구성된 것을 특징으로 하는 시디엠에이 이동통신 시스템의 패리티 검사장치.
  4. 제3항에 있어서, 상기 인터럽트 발생 및 패리티 상태 유지부(30)는,
    상기 패리티 검사부(20)에서 얻어지는 패리티 에러 검출데이타를 래치 클럭에 동기하여 래치시키는 제1 및 제2플립플롭(31)(32)과, 상기 제1플립플롭(31)에서 래치되어 출력되는 패리티 검출데이타를 위상 반전시키는 인버터(33)와, 상기 인버터(33)의 출력신호를 클럭으로 입력 데이터를 래치시켜 패리티 에러 상태값으로 출력하는 제3플립플롭(34)과, 상기 제3플립플롭(34)에서 출력되는 패리티 에러 상태값을 클럭으로 그라운드 입력값을 래치시켜 인터럽트로 출력하는 제4플립플롭(35)으로 구성된 것을 특징으로 하는 시디엠에이 이동통신 시스템의 패리티 검사장치.
  5. 제3항에 있어서 상기 출력 통제부(40)는, 상기 패리티 검사부(20)로부터 얻어지는 패리티 검출값으로 패리티 에러 유무를 판별하고 그 판별결과에 따라 내부 카운트값을 증가시키는 패리티 에러 판별부(41)와, 상기 패리티 에러 판별부(41)에서 얻어지는 카운트값과 기설정된 기준값을 비교하여 그 결과에 따라 데이터 선택신호를 발생하는 비교부(42)와, 상기 비교부(42)에서 출력되는 데이터 선택신호에 따라 상기 직렬/병렬 변화부(10)에서 얻어지는 병렬 데이터 또는 그라운드값중 하나를 선택하여 출력하는 데이터 선택부(43)로 구성된 것을 특징으로 하는 시디엠에이 이동통신 시스템의 패리티 검사장치.
  6. 제5항에 있어서 상기 비교부(42)는, 상기 기준값을 55로 설정하고 증가되는 카운트값과 그 기준값을 비교하여 그 결과에 대응되는 데이터 선택신호를 발생하는 것을 특징으로 하는 시디엠에이 이동통신 시스템의 패리티 검사장치.
  7. 제5항에 있어서, 상기 데이터 선택부(43)는 입력되는 선택신호에 따라 상기 병렬 데이터와 그라운드값중 하나를 선택하여 출력하는 2:1 멀티플렉서로 구성된 것을 특징으로 하는 시디엠에이 이동통신 시스템의 패리티 검사장치.
KR1019960045678A 1996-10-14 1996-10-14 시디엠에이 이동통신 시스템의 패리티 검사장치 및 그 방법 KR100199959B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019960045678A KR100199959B1 (ko) 1996-10-14 1996-10-14 시디엠에이 이동통신 시스템의 패리티 검사장치 및 그 방법
US08/950,221 US6094438A (en) 1996-10-14 1997-10-14 Parity detection device and method in CDMA mobile communications system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960045678A KR100199959B1 (ko) 1996-10-14 1996-10-14 시디엠에이 이동통신 시스템의 패리티 검사장치 및 그 방법

Publications (2)

Publication Number Publication Date
KR19980027024A KR19980027024A (ko) 1998-07-15
KR100199959B1 true KR100199959B1 (ko) 1999-06-15

Family

ID=19477313

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960045678A KR100199959B1 (ko) 1996-10-14 1996-10-14 시디엠에이 이동통신 시스템의 패리티 검사장치 및 그 방법

Country Status (2)

Country Link
US (1) US6094438A (ko)
KR (1) KR100199959B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101197110B1 (ko) 2011-01-31 2012-11-07 국방과학연구소 광대역 부호분할 다중접속 통신방식에서 에러정정 기능을 갖는 일정진폭 부호화기/복호화기

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010097656A (ko) * 2000-04-25 2001-11-08 박종섭 아이에스-2000용 기지국 모뎀의 출력 데이터 처리장치
KR100369684B1 (ko) * 2000-08-31 2003-01-29 엘지전자 주식회사 패리티 에러 검출 및 생성 회로
WO2003030424A1 (fr) * 2001-09-29 2003-04-10 Linkair Communications,Inc. Procede de verification d'erreurs pour systeme de communication mobile

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS574629A (en) * 1980-05-21 1982-01-11 Sony Corp Data transmitting method capable of correction of error
NZ221479A (en) * 1986-08-22 1990-09-26 Transcom Australia Ltd Modem with sync regeneration for hf radio
US4841527A (en) * 1987-11-16 1989-06-20 General Electric Company Stabilization of random access packet CDMA networks
US4796292A (en) * 1987-12-08 1989-01-03 American Express Company Data transmission over the public switched network
US5459741A (en) * 1989-12-15 1995-10-17 Canon Kabushiki Kaisha Error correction method
IT1241429B (it) * 1990-03-01 1994-01-17 Sip Circuito elettronico per la generazione di codici per la rilevazione di errori in segnali numerici
JP3069389B2 (ja) * 1991-05-27 2000-07-24 富士通株式会社 Atmセル誤り処理システム
TW224191B (ko) * 1992-01-28 1994-05-21 Qualcomm Inc
US5412670A (en) * 1992-11-30 1995-05-02 Ricoh Corporation N-bit parity neural network encoder
US5528599A (en) * 1993-08-30 1996-06-18 Motorola, Inc. Method and apparatus of combining signals in a digital pipelined signal adder
GB2282300B (en) * 1993-09-22 1997-10-22 Northern Telecom Ltd Communications system and receiver devices therefor
US5724385A (en) * 1994-09-30 1998-03-03 Qualcomm Incorporated Serial linked interconnect for summation of multiple waveforms on a common channel
US5606552A (en) * 1994-10-17 1997-02-25 Lucent Technologies Inc. Broadband adaptation processing
KR0147147B1 (ko) * 1995-04-18 1998-08-17 김주용 전전자 교환기에서 이중화된 하이웨이 데이타 수신 장치 및 방법
KR100192775B1 (ko) * 1995-12-30 1999-06-15 유기범 클럭의 유무 판별 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101197110B1 (ko) 2011-01-31 2012-11-07 국방과학연구소 광대역 부호분할 다중접속 통신방식에서 에러정정 기능을 갖는 일정진폭 부호화기/복호화기

Also Published As

Publication number Publication date
US6094438A (en) 2000-07-25
KR19980027024A (ko) 1998-07-15

Similar Documents

Publication Publication Date Title
US3889109A (en) Data communications subchannel having self-testing apparatus
KR100199959B1 (ko) 시디엠에이 이동통신 시스템의 패리티 검사장치 및 그 방법
CA1329835C (en) Word synchronization system
US5677931A (en) Transmission path switching apparatus
JP2947074B2 (ja) フレーム同期検出回路
KR100299849B1 (ko) 시디엠에이 이동통신 시스템의 기지국용 모뎀 출력 디지털조합기
US5072448A (en) Quasi-random digital sequence detector
KR20010097656A (ko) 아이에스-2000용 기지국 모뎀의 출력 데이터 처리장치
JPH07312589A (ja) 誤り許容パターンマッチング回路
KR920004806Y1 (ko) 직렬통신 잡음 제거회로
KR100438980B1 (ko) 비동기 통신의 자동데이터전송속도검출 장치 및 방법
US6545617B1 (en) Asynchronous serial data receiving device and asynchronous serial data transmitting device
US20050105607A1 (en) Method and circuit for timing pulse generation
RU2188502C1 (ru) Преобразователь последовательного двоичного кода в параллельный код
JPH11239119A (ja) 通信装置のクロック切替回路
JP2774318B2 (ja) 伝送制御信号検出装置およびその制御方法
KR100290724B1 (ko) 64kbps×n 고속데이터망에서의 랜덤패턴을 이용한 루프백장치 및 그 방법
KR100261304B1 (ko) 고속 병렬-직렬 변환장치
KR100407133B1 (ko) 통신 시스템에서 부호급 회선의 유휴코드 탐지장치
KR100776456B1 (ko) 광전송시스템의 에이피에스 인터럽트 신호 안정화 장치
JP2001177583A (ja) 非同期シリアルデータ通信方法
KR920008247Y1 (ko) 비밀 코드 부가 회로
KR960012981B1 (ko) 전송시스템의 장애 발생/해제 실시간 처리회로
JPH0758970B2 (ja) データ伝送装置
KR19980025443A (ko) 클럭 페일 검출장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110225

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee