KR0165394B1 - 화상처리장치의 메모리 리프레쉬 방법 및 장치 - Google Patents

화상처리장치의 메모리 리프레쉬 방법 및 장치 Download PDF

Info

Publication number
KR0165394B1
KR0165394B1 KR1019950012456A KR19950012456A KR0165394B1 KR 0165394 B1 KR0165394 B1 KR 0165394B1 KR 1019950012456 A KR1019950012456 A KR 1019950012456A KR 19950012456 A KR19950012456 A KR 19950012456A KR 0165394 B1 KR0165394 B1 KR 0165394B1
Authority
KR
South Korea
Prior art keywords
signal
refresh
decoding
generating means
horizontal line
Prior art date
Application number
KR1019950012456A
Other languages
English (en)
Other versions
KR960043816A (ko
Inventor
백승웅
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019950012456A priority Critical patent/KR0165394B1/ko
Publication of KR960043816A publication Critical patent/KR960043816A/ko
Application granted granted Critical
Publication of KR0165394B1 publication Critical patent/KR0165394B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/406Management or control of the refreshing or charge-regeneration cycles
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
    • G11C7/222Clock generating, synchronizing or distributing circuits within memory device
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Dram (AREA)

Abstract

본 발명은 화상처리장치의 메모리 리프레쉬 방법 및 장치에 관한 것으로서, 특히 m개의 수평라인들마다 한 수평라인씩 라이트를 하지 않는 수평라인을 가지는 복수의 수평라인으로 구성되는 화상데이터를 메모리에 라이트 및 리드하면서 한 수평라인으로 구성되는 화상데이터를 메모리에 라이트 및 리드하면서 한 수평라인 마다 n개의 리프레쉬를 수행하는 화상처리장치에 있어서, 상기 라이트를 하지 않는 수평라인에 m*n개의 리프레쉬를 수행하되 소정 시간 간격으로 한번씩 리프레쉬를 수행하는 것을 특징으로 한다.
따라서, 본 발명에서는 비동기 화상처리장치의 메모리 리드시 리드지연을 줄일 수 있다.

Description

화상처리장치의 메모리 리프레쉬 방법 및 장치
제1도는 본 발명에 의한 화상처리장치의 메모리 리프레쉬 장치의 구성도를 나타낸 회로도.
제2도는 제1도의 데이터 전송신호 발생수단의 구체적인 구성을 나타낸 회로도.
제3도는 제1도의 메모리클럭 발생수단의 구체적인 구성을 나타낸 회로도.
제4도는 제1도의 각 부의 파형도.
본 발명은 화상처리장치의 메모리 리프레쉬 방법 및 장치에 관한 것으로서, 특히 PIP(Picture in Picture)와 같은 비동기 화상처리를 하는 화상처리장치에 있어서, 리드시점이 리프레쉬로 인하여 지연되는 것을 방지하기 위한 화상처리장치의 메모리 리프레쉬 방법 및 장치에 관한 것이다.
텔레비젼수상기의 다기능화 추세에 의해 PIP(Picture in Picture) 기능이 소개되고 있다. PIP(Picture in Picture) 기능은 주화면상에 부화면을 디스플레이하는 것으로써, 주화면과 부화면의 중첩기술이 요구된다. 이러한 중첩은 비디오램에서 주화면과 부화면 데이터의 리드/라이트제어에 의해 수행된다. 비디오램은 리프레쉬가 필요하게 되는 바, PIP(Picture in Picture)와 같은 비동기 화상처리에 있어서는 리드하고자 할 시점에 리프레쉬를 할 동안 계속 홀딩하고 있어야 하는 문제점이 있다.
왜냐하면, 종래의 리프레쉬 방법은 부화면의 수평동기마다 라이트를 하지 않는 구간에 4내지 8개의 로우 어드레스 스트로브 클럭 및 컬럼 어드레스 스트로브 클럭을 액티브시키면서 리프레쉬를 수행하는 리드 온리 리프레쉬방법을 채택하고 있기 때문에 비디오램의 라이트 시점과 리드 시점이 틀린 경우(즉, 동기가 안되서 스타트 지점을 모르는 경우) 리드 시점이 리프레쉬 때문에 지연되는 문제가 있게 되었다.
본 발명의 목적은 이와 같은 종래 기술의 문제점을 해결하기 위하여 라이트를 하지 않는 라인에서 리프레쉬를 함으로써 리드 지연을 줄이고 리드 라이트의 동기를 맞출수 있는 화상처리장치의 리프레쉬 방법 및 장치를 제공하는 데 있다.
상기 목적을 달성하기 위하여 본 발명의 메모리 리프레쉬 방법은 m개의 수평라인들마다 한 수평라인씩 라이트를 하지 않는 수평라인을 가지는 복수의 수평라인으로 구성되는 화상데이터를 메모리에 라이트 및 리드하면서 한 수평라인마다 n개의 리프레쉬를 수행하는 화상처리장치에 있어서, 라이트를 하지 않는 수평라인에 m*n개의 리프레쉬를 수행하되 소정 시간 간격으로 한번씩 리프레쉬를 수행하는 것을 특징으로 한다.
본 발명의 메모리 리프레쉬 장치는 리프레쉬 스타트시에 라이트 없는 수평라인의 경우에 소정 간격으로 클리어신호를 발생하는 발생수단; 클리어신호에 응답하여 클리어되고 부화면의 수평라인에 동기된 클럭신호를 입력하여 카운팅하여 인에이블신호와 리프레쉬 구간신호와 상기 발생수단에 소정 간격으로 제공되는 클리어 제어신호를 발생하는 신호발생수단; 리프레쉬 스타트시에 상기 인에이블신호에 응답하여 상기 클럭신호에 동기된 데이터 전송신호를 발생하는 데이터 전송신호 발생수단; 및 리프레쉬 구간신호에 응답하여 상기 클럭신호에 동기된 컬럼 어드레스 스트로브신호와 로우 어드레스 스트로브신호를 발생하는 메모리클럭 발생수단을 구비하는 것을 특징으로 한다.
이하, 첨부한 도면을 참조하여 본 발명을 보다 상세하게 설명하고자 한다.
먼저, 본 발명의 메모리 리프레쉬의 원리를 설명하면 다음과 같다.
만약, 메인 메모리의 리프레쉬 타입이 8밀리초이고 사용하는 비디오램의 로우 어드레스가 512개라면 1필드내에서 1수평라인 동안에 행해져야 하는 리프레쉬 개수는 다음식(1)과 같다.
여기서, R은 리프레쉬 개수이고, Tv는 1수직기간인 16.7밀리초이고, TR은 메모리 리프레쉬 타임인 8밀리초이고,AR은 로우 어드레스 개수인 512이고, HL은 1필드내의 수평라인 개수인 262를 나타낸다. 그러므로 R은 4.08개로 계산된다.
화상처리장치가 2/3데시메이션(Decimation)이라면 라이트 하지 않는 라인은 3라인당 1개이므로 4.08*3=12.2개를 라이트 하지 않는 수평라인에 리프레쉬를 할당하여야 한다.
1수평라인에 리프레쉬를 4개 할 경우에는 리프레쉬를 하는 동안 리프레쉬 스타트신호가 입력되어도 데이터 전송신호가 발생되는 데는 부화면 라이트 클럭이 최소한 16개가 소요된다. 그러나 라이트 하지 않는 라인에 할 경우에는 계속 12번 하는 것이 아니라 1번 하고 데이터 전송신호가 발생되는 구간만큼 지난 후에 한번하는 방식으로 수행함으로써 리드 타임을 1/4로 줄일 수가 있게 한다.
이상과 같이 본 발명의 메모리 리프레쉬 방법은 라이트 하지 않은 수평라인에서 데이터 전송신호의 발생과 리프레쉬를 소정 간격마다 교호로 수행함으로써 리드시 지연시간을 1/4로 줄일 수 있게 되는 것이다.
이와 같은 본 발명의 방법을 수행하는 데 적합한 리프레쉬 장치는 제1도에 나타나 있다. 제1도의 장치는 리프레쉬 스타트시에 라이트 없는 수평라인의 경우에 소정 간격으로 클리어신호(CLS)를 발생하는 발생수단(10)과, 클리어신호(CLS)에 응답하여 클리어되고 부화면의 수평라인에 동기된 클럭신호(SCLK)를 입력하여 카운팅하여 인에이블신호(EN)와 리프레쉬 구간신호(RFP)와 발생수단(10)에 소정 간격으로 제공되는 클리어 제어신호(CLC)를 발생하는 신호발생수단(20)과, 리프레쉬 스타트시에 인에이블신호(CLC)를 발생하는 상기 클럭신호(SCLK)에 동기된 데이터 전송신호(DT)를 발생하는 데이터 전송신호 발생수단(30)과, 리프레쉬 구간신호(RFP)에 응답하여 상기 클럭신호(SCLK)에 동기된 컬럼 어드레스 스트로브신호(CAS)와 로우 어드레스 스트로브신호(RAS)를 발생하는 메모리클럭 발생수단(40)을 포함한다.
발생수단(10)은 수직샘플링신호(VSPL)를 반전하는 제1인버터(12)와, 클리어제어신호(CLC)를 반전하는 제2인버터(14)와, 리프레쉬 스타트신호(RFS)와 제1 및 제2인버터의 출력을 입력하여 논리곱하는 앤드게이트(16)을 포함한다. 따라서, 클리어신호는 리프레쉬 스타트신호(RFS)가 하이인 상태에서 수직 샘플링신호(VSPL)가 로우인 상태에서 소정 주기로 로우신호로 되는 클리어제어신호에 의해 소정 주기의 클리어신호(CLS)를 발생하게 된다. 라이트 없는 수평라인인 경우에는 수직샘플링신호(VSPL)가 로우상태로 되므로 자동적으로 라이트 없는 수평라인에서만 클리어신호가 발생되게 되는 것이다.
신호발생수단(20)은 클리어신호(CLS)에 응답하여 클리어되고 부화면의 수평라인에 동기된 클럭신호(SCLK)를 입력하여 카운팅하는 카운터(21), 카운터(21)의 출력을 입력하여 데이터 전송신호(DT)의 발생주기를 디코딩값(A)으로 발생하는 제1디코딩수단(22), 카운터(21)의 출력을 입력하여 데이터 전송신호(DT)의 발생 2주기 와 리프레쉬 한주기를 더한 값을 디코딩값(B)으로 발생함과 동시에 이 디코딩값(B)을 클리어제어신호(CLC)로 발생하는 제2디코딩수단(23), 카운터(21)의 출력을 입력하여 데이터 전송신호(DT)의 발생 2주기를 디코딩값(C)으로 발생하는 제3디코딩수단(24), 클리어신호(CLS)에 응답하여 클리어되고 제1 및 제2디코딩수단(22, 23)의 디코딩값(A, B)을 입력하여 클럭신호(SCLK)에 동기된 인에이블신호(EN)를 발생하는 제1파형발생수단(25), 클리어신호(CLS)에 응답하여 클리어되고 제3 및 제2디코딩수단(24, 23)의 디코딩값(C, B)을 입력하여 클럭신호(SCLK)에 동기된 리프레쉬 구간신호(RFP)를 발생하는 제2파형발생수단(26)을 포함한다. 제1 및 제2파형발생수단은 J-K플립플롭으로 구성한다.
제2도를 참조하면, 데이터 전송신호 발생수단(30)은 리프레쉬 스타트신호(RFS)를 클럭신호(SCLK)에 동기시키는 수단(32)과, 동기된 리프레쉬 스타트신호와 인에이블신호(EN)를 입력하여 인에이블신호(EN)의 로우구간을 검출하는 검출수단(34)과 검출수단(34)에 의한 인에이블신호(EN)의 로우구간에서만 리프레쉬 스타트신호를 전달하는 게이트수단(35)과, 게이트수단(35)의 출력에 응답하여 소정 시간 지연된 제1 및 제2지연신호(n-M, n_N)를 발생하는 수단(36)과, 제1 및 제2지연신호를 낸드하여 데이터 전송신호(DT)를 발생하는 낸드게이트(38)로 구성된다.
따라서, 리프레쉬 스타트로부터 소정 간격으로 데이터 전송신호를 발생하게 된다.
제3도를 참조하면, 메모리클럭 발생수단(40)은 클럭신호(SCLK)를 4분주하여 분주된 신호를 컬럼 어드레스 스트로브신호(CAS)로 발생하는 분주수단(42)과 컬럼 어드레스 스트로브신호(CAS)를 입력하여 소정 시간 지연시켜서 지연된 컬럼 어드레스 스트로브신호를 로우 어드레스 스트로브신호(RAS)로 발생하는 지연수단(44)을 포함한다. 따라서, 컬럼 어드레스 스트로브신호(CAS)의 위상이 로우 어드레스 스트로브신호(RAS)의 위상보다 앞서게 되므로 CAS-Before-RAS 리프레쉬 동작을 수행하는 메모리클럭을 발생하게 된다.
제4도를 참조하여 본 발명의 작용효과를 설명하면 다음과 같다.
수직샘플링신호(VSPL)이 로우상태이면 즉, 라이트를 하지 않는 수평라인이 되면 카운터(21)가 인에이블된다. 디코딩값 A는 데이터 전송신호(DT)를 발생시키는 데 필요한 사이클수, 예컨대 8이고 디코딩값 B는 A*2+RC이고(RC는 리프레쉬 한개를 수행하는 데 걸리는 사이클수임) 디코딩값 C은 C*2이다. 즉, 데이터 전송신호를 발생하는 데 걸리는 사이클수만큼 리프레쉬 구간앞에 인에이블을 줌으로써 데이터 전송신호의 발생과 리프레쉬가 동시에 일어나는 것을 방지한다.
이상과 같이 본 발명에서는 라이트 없는 수평라인 기간에 리프레쉬를 수행하되 소정 간격으로 데이터 전송신호의 발생과 리프레쉬를 번갈아 가면서 수행함으로써 비동기적인 리드시에도 리프레쉬 동작 때문에 지연되는 시간을 최소화 시킬 수 있게 된다.

Claims (5)

  1. m개의 수평라인들마다 한 수평라인씩 라이트를 하지 않는 수평라인을 가지는 복수의 수평라인으로 구성되는 화상데이터를 메모리에 라이트 및 리드하면서 한 수평라인마다 n개의 리프레쉬를 수행하는 화상처리장치에 있어서, 상기 라이트를 하지 않는 수평라인에 m*n개의 리프레쉬를 수행하되 소정 시간 간격으로 한번씩 리프레쉬를 수행하는 것을 특징으로 하는 화상처리장치의 메모리 리프레쉬 방법.
  2. 제1항에 있어서, 상기 소정 시간 간격은 적어도 데이터 전송신호 발생사이클 및 리프레쉬 사이클을 포함하는 것을 특징으로 하는 화상처리장치의 메모리 리프레쉬 방법.
  3. 리프레쉬 스타트시에 라이트 없는 수평라인의 경우에 소정 간격으로 클리어신호를 발생하는 발생수단; 상기 클리어신호에 응답하여 클리어되고 부화면의 수평라인에 동기된 클럭신호를 입력하여 카운팅하여 인에이블신호와 리프레쉬 구간신호와 상기 발생수단에 소정 간격으로 제공되는 클리어 제어신호를 발생하는 신호발생수단; 상기 리프레쉬 스타트시에 상기 인에이블신호에 응답하여 상기 클럭신호에 동기된 데이터 전송신호를 발생하는 데이터 전송신호 발생수단; 및 상기 리프레쉬 구간신호에 응답하여 상기 클럭신호에 도기된 컬럼 어드레스 스트로브신호와 로우 어드레스 스트로브신호를 발생하는 메모리클럭 발생수단을 구비하는 것을 특징으로 하는 화상처리장치의 메모리 리프레쉬 장치.
  4. 제3항에 있어서, 상기 신호발생수단은 상기 클리어신호에 응답하여 클리어되고 부화면의 수평라인에 동기된 클럭신호를 입력하여 카운팅하는 카운터; 상기 카운터의 출력을 입력하여 상기 데이터 전송신호의 발생주기를 디코딩값으로 발생하는 제1디코딩수단; 상기 카운터의 출력을 입력하여 상기 데이터 전송신호의 발생 2주기와 리프레쉬 한주기를 더한 값을 디코딩값으로 발생함과 동시에 이 디코딩값을 클리어제어신호로 발생하는 제2디코딩수단; 상기 카운터의 출력을 입력하여 상기 데이터 전송신호의 발생 2주기를 디코딩값으로 발생하는 제3디코딩수단; 상기 클리어신호에 응답하여 클리어되고 상기 제1 및 제2디코딩수단의 디코딩값을 입력하여 상기 클럭신호에 동기된 상기 인에이블신호를 발생하는 제1파형발생수단; 및 상기 클리어신호에 응답하여 클리어되고 상기 제3 및 제2디코딩수단의 디코딩값을 입력하여 상기 클럭신호에 동기된 상기 리프레쉬 구간신호를 발생하는 제2파형발생수단을 구비하는 것을 특징으로 하는 화상처리장치의 메모리 리프레쉬 장치.
  5. 제3항에 있어서, 상기 메모리 클럭 발생수단은 CBR 리프레쉬 또는 리드 온이 리프레쉬 중 어느 하나인 것을 특징으로 하는 화상처리장치의 메모리 리프레쉬 장치.
KR1019950012456A 1995-05-18 1995-05-18 화상처리장치의 메모리 리프레쉬 방법 및 장치 KR0165394B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950012456A KR0165394B1 (ko) 1995-05-18 1995-05-18 화상처리장치의 메모리 리프레쉬 방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950012456A KR0165394B1 (ko) 1995-05-18 1995-05-18 화상처리장치의 메모리 리프레쉬 방법 및 장치

Publications (2)

Publication Number Publication Date
KR960043816A KR960043816A (ko) 1996-12-23
KR0165394B1 true KR0165394B1 (ko) 1999-03-20

Family

ID=19414844

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950012456A KR0165394B1 (ko) 1995-05-18 1995-05-18 화상처리장치의 메모리 리프레쉬 방법 및 장치

Country Status (1)

Country Link
KR (1) KR0165394B1 (ko)

Also Published As

Publication number Publication date
KR960043816A (ko) 1996-12-23

Similar Documents

Publication Publication Date Title
US4769762A (en) Control device for writing for multi-window display
KR920010445B1 (ko) 표시 제어 장치
TW247359B (en) Liquid crystal display and liquid crystal driver
JPS6072020A (ja) デュアルポ−トメモリ回路
US4748504A (en) Video memory control apparatus
KR0165394B1 (ko) 화상처리장치의 메모리 리프레쉬 방법 및 장치
KR850000859A (ko) 정보신호의 전송 방식
KR0121776B1 (ko) 동기식 디램의 히든 셀프 리프레쉬 장치
JPS6338724B2 (ko)
KR940008449A (ko) 다중분할화면을 이용한 채널검색방법 및 장치
KR970003427B1 (ko) 디지탈 비디오 신호의 스캔속도 변환장치
KR100206580B1 (ko) 액정 표시 장치의 4분주 데이타를 위한 메모리 장치
JP2801441B2 (ja) タイムベースコレクタ
SU1469518A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
SU1658204A1 (ru) Устройство дл отображени информации на экране телевизионного приемника
SU1674221A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
SU1485226A1 (ru) Устройство для отображения информации на экране телевизионного индикатора
SU1462407A1 (ru) Устройство дл формировани адреса видеопам ти растрового графического диспле
KR100429861B1 (ko) 온 스크린 디스플레이 시스템의 정적 메모리를 위한 프리 차지 신호 발생장치
KR20000025105A (ko) 메모리 콘트롤러
SU960915A1 (ru) Устройство дл отображени информации на экране телевизионного приемника
JPH05101650A (ja) ダイナミツクメモリのリフレツシユ方式
KR970014220A (ko) 화면분할장치의 역인터레이스 방지회로 및 그 방법
KR960016740B1 (ko) 그래픽스 시스템
JPS6032089A (ja) Crt表示端末装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070830

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee