SU960915A1 - Устройство дл отображени информации на экране телевизионного приемника - Google Patents

Устройство дл отображени информации на экране телевизионного приемника Download PDF

Info

Publication number
SU960915A1
SU960915A1 SU803007206A SU3007206A SU960915A1 SU 960915 A1 SU960915 A1 SU 960915A1 SU 803007206 A SU803007206 A SU 803007206A SU 3007206 A SU3007206 A SU 3007206A SU 960915 A1 SU960915 A1 SU 960915A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
unit
block
shift register
Prior art date
Application number
SU803007206A
Other languages
English (en)
Inventor
Николай Александрович Камынин
Сергей Михайлович Крашенинников
Original Assignee
Куйбышевский Ордена Трудового Красного Знамени Авиационный Институт Им.Акад.С.П.Королева
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Куйбышевский Ордена Трудового Красного Знамени Авиационный Институт Им.Акад.С.П.Королева filed Critical Куйбышевский Ордена Трудового Красного Знамени Авиационный Институт Им.Акад.С.П.Королева
Priority to SU803007206A priority Critical patent/SU960915A1/ru
Application granted granted Critical
Publication of SU960915A1 publication Critical patent/SU960915A1/ru

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ ИНФОРМАЦИИ НА ЭКРАНЕ ТЕЛЕВИЗИОННОГО ПРИЕМНИКА
Изобретение относитс  к автоматике и вычислительной технике, в частности к созданию специализированных внешних устройств ЦВМ - устройств отображени  информации на экране телевизионного приемника.
Известно устройство дл  отображени  информации на экране телевизионного приемника, содержащее оперативное запоминающее устройство (ОЗУ), буферный регистр сдвига, счетчик адреса и формирователь l.
Недостатком данных устройств  вл етс  -невозможность отображени  информации с несколькими градаци ми  ркости ..
Наиболее близким техническим решением к предлагаемому  вл етс  устройство , содержащее последовательно соединенные блок сопр жени , блок сокращени  избыточности видеосигнала, блок записи, блок пам ти, блок считывани , блок восстановлени  видеосигнала, соединеннре с синхронизатором, преобразователь код - аналог, соединенный с блоком восстановлени  видеосигнала и телевизионным приемником 2.
Это устройство позвол ет более эффективно использовать пам тБ путем записи в нее кода разности  ркостей
соседних точек, которыйобразуетс  в блоке сокращени  избыточности видеосигналов , и затем восстановлени  его после считывани  из пам ти в блоке восстановлени  видеосигнала.
Однако известное устройство имеет ограниченные возможности, так как не позвол ет отобразить резкие изменени   ркости, что приводит к размы10 ванию контрастных изображений и снижает разрешающую способность при анализе изображени  на экране.
Целью изобретени   вл етс  повышение точности отображени  информации.
15
Поставленна  цель достигаетс  тем, что устройство дл  отображени  информации на экране телевизионного приемника , содержащее последовательно соединенные блок сопр жени  и блок сок20 ращени  избыточности видеосигнала, соединенные с блоком синхронизации, последовательно соединенные блок записи , блок пам ти и блок считывани , соединенные с блоком синхронизации,

Claims (2)

  1. 25 блок восстановлени  видеосигнала,соединенный с блЬк ом синхронизации и преобразователем код-аналог, соединенным с телевизионнь м приемником, введены блок динамического распределени  па30 м ти, соединенный с блоком сокращёни  избыточности видеосигнала, блоко записи и блоком синхронизации, и блок восстановлени  кода соединенны с блоком считывани , блоком восстано лени  видеосигнала и блоком синхрони . эации. Блок динамического распределени  пам ти содержит первый элемент задер ки, первый элемент запрета,- первый инвертор, первый делитель частоты, (три элемента И, два элемента ИЛИ и первый регистр сдвига, первый вход которого  вл етс  первым входом блока , второй вход которого соединен с вторым входом первого регистра сдвига и входом первого элемента задержки , выход которого соединен с первым входом первого элемента запрета и пер вым входом первого элемента И, выход которого соединен с первым входом первого элемента ИЛИ, -выход которого  вл етс  первым выходом блока, а второй вход соединен с выходом второго. элемента И и первым входом первого делител  частоты, второй вход которого соединен с третьим входом первого регистра сдвига, и выходом первого элемента запрета, второй вход которо го соединен с третьим входом блока и первым входом второго элемента И,вто рой вход которого соединен с третьим входом первого элемента запрета, с выходом первого деЛител  частоты и входом первого инвертора, выход кото рого соединен с первым входном третье -го элемента И, выход первого регистра сдвига,  вл ющийс  вторым выходом блока, соединен со входом, второго элемента ИЛИ, выход которого соединен со вторым входом первого элемент И и вторым входом третьего элемента выход которого  вл етс  третьим выходом блока. Блок восстановлени  кода содержит вторые элементы запрета, задержки, второй Инвертор, второй делитель частоты , третий и четвертый элементы ИЛИ четвертый элемент И и второй регистр сдвига, первый вход которого  вл етс  первым входом блока, а второй вход соединен с выходом третьего элемента ИЛИ, первый вход Которого соединен с первым входом четвертого элемента И и  вл етс  вторым входом блока,третий вход которого соединен с первым входЬм второго элемента запрета, второй хрд которого соединен с вторым Входом третьего элемента ИЛИ и выходом второго делител  частоты, вход которого соединен с выходом второго элемента запрета и третьим входом второго регистра сдвига, выход которого  вл етс  первым выходом блока, а четвертый вход соединен с выходом второго элемента задержки, вход которого соединен с выходом второго делител  частоты и с первым входом четвертого элемента ИЛИ, выход которого  вл етс  вторым выходом блока, а второй вход.соединен с выходом четвертого элемента И, второй вход которого соединен с выходом второго инвертора , вход которого соединен с третьим .входом второго элемента запрета и  вл етс  входом блока. На фиг. 1 представлена блок-схема устройства дл  отображени  информации на экране телевизионного приемника/ на фиг. 2 - блок динамического распределени  пам ти; на фиг.З блок восстановлени  кода. Устройство дл  отображени  информации на экране телевизионного приемника содержит блок 1 сопр жени  , блох 2 сокращени  избыточности, блок 3 динамического распределени  пам ти , блок 4 записи, блок 5 пам ти,блок 6 считывани , блок 7 восстановлени  рода, блок 8 восстановлени  видеосигнала- , преобразователь 9 код - аналог , блок 10 синхронизации и телевизионный приемник 11. Блок динамического распределени  пам ти содержит первый регистр 12 сдвига, первый элемент 13 задержки, первый элемент 14 запрета, второй элемент И 15,первый делитель 16 частоты, первый инвертор 17, первый элемент И 18, второй элемент ИЛИ 19, третий элемент И 20, первый элемент ИЛИ 21. Блок восстановлени  кода содержит второй регистр 22 сдвига, второй элемент 23 запрета, второй делитель 24 частоты, четвертый элемент И 25, четвертый элемент ИЛИ 26, второй инвертор 27, второй элемент 28 задержки, третий элемент ИЛИ 29. Цифрова  информаци  с ЦВМ через блок 1 сопр жени  поступает на вход блока сокра.щени  избыточности, в котором осуществл етс  преобразование видеосигнала таким образом, что абсолютный уровень:сигнала  ркости преобразуетс  в разность между соседними значени ми этого сигнала,причем эта разность передаетс в коде, имеющем столько же разр дов, сколько их было в коде исходного видеосигнала N. С выхода блока 2 сокращение избыточности информации поступает на блок 3 динамического распределени  пам ти, где происходит преобразование кода таким образом, что он- представл етс  в виде п -разр дных слов, где п -и разр д  вл етс  служебным и показывает, ; вл етс  ли данное слово самосто тельным или продолжением предыдущего . С выхода .Яблока 3 динамического распределени  пам ти п -разр дный код поступает через блок 4 за-писи в блок 5 пам ти. При воспроизведении информаци  списываетс  с блока 5 пам ти блоком 6 считывани  и поступает в блок 7 восстановлени  кода,,где п -разр д- . ные слова преобразуютс  в М -разр дный код, который затем поступает в блок 8 восстановлени  видеосигнала/ где происходит восстановление исходного видеосигнала. Синхронизаци  все этих блоков осуществл етс  синхросиг налами, которые поступают на :них из блока 10 синхронизации. С выхода,бло ка 8 восстановлени  видеосигнала цифровой видеосигнал поступает в пре образователь 9 код - аналог, в котором формируетс  аналоговый видеосигнал , который поступает на вход телевизионного приемника. Блок 3 динамического распределени  пам ти работает следующим образом . : Информаци  с выхода блока сокращени  избыточности в виде N-разр дного параллельного кода (в данном случае N 6) поступает на информационные входы регистра 12 сдвига. Одновременно с синхронизатора навход Запись регистра 12 сдвига и вход элемента 13 задержки поступают импульсы с частотой Р, а на вход элемента 14 запрета и первый вход первого элемента И 15 - импульсы ча то той 5 FT синхронизирующа  частота остальных блоков устрой ства. Импульс частотой F, поступа  1на вход Запись регистра 12 сдвига записывает в него информацию. При этом значени  п -1 старших разр до JC :выходов регистра 1 сдвига подаютс  на входы второго элемента ИЛИ 19. Если хот  бы в одном из ti-l стар ших разр дов окажетс  сигнал логической единицы, то он пройдет на выход второго элемента ИЛИ 19 и с выхода инвертора 17 третьего элемента И 20 поступит на п-и вход блока записи , на остальные п-1 входов которого поступают сигналы с выходов регистра 1 сдвига. Кроме того, сигнал логической еди ницы с выхода второго элемента ИЛИ 19 открывает второй элемент И 15 ;и, задержанный на элементе 13 задерж ки, импульс частоты FT через открытый второй элемент И 15 и первый элемент ИЛИ 21 проходит на управл ющий вход блока записи. Кроме того, импульс с выхода элемента 13 задержки открывает элемент 14 запрета, через который импульсы с частотой 5 F поступают на сдвиговый вход регистра 12 сдвига и сдвигают информацию из младших разр дов в старшие. Пропусти три импульса, элемент 14 запрета зак рываетс  сигналом с выхода делител  16 частоты. Этот же сигнал закрывает третий элемент И 20 и открывает второй элемент И 15. Три импульса, пришедшие на сдвиговый вход регистра 12 сдвига, сдвигают п-1 младших разр дов на место п-1 старших. Четвертый импульс частоты 5 FT через открытый первый элемент И 18 и первый элемент ИЛИ 21 проходит на вход блока записи как импульс Запись. Происходит считывание, информации с выхода регистра 12 сдвига и значени  логического нул  с выхода третьего элемента И 20. Этот же импульс устанавливает делитель 16 частоты в О, второй элемент И 15 закрываетс . Цикл овонче н. Если на п -1 ,старших разр дах регистра 12 сдвига не окажетс  ни одной логической единицы, то первый 18 и третий элементы 20 И будут закрыты и считывани  сигнала О не произойдет. Очередной импульс частоты FT через элемент 13 задержки открывает элемент запрета 14 и устройство переходит в исходное состо ние. Блок 7 восстановлени  кода (фиг. 3) работает следующим образом . С выхода блока считывани  на информационные входы регистра 22 сдви .га подаетс  п -разр дное слово. Од- новременно на вход Запись регистра 22 сдвига через третий элемент ИЛИ 29 и первый вход четвертого элемента И 25 из блока синхронизации подаютс  синхроимпульсы с частотой F.. На вход элемента 23 запрета с синхронизатора подаютс  синхроимпульсы с частотой 5 F. Импульс, поступивший на вход Запись регистра 22 сдвига, записывает в его п-1 младших разр дов п -1 разр дное слово. Бели в старшем п -ном разр де окажетс  сигнал логического нул , то он через инвертор 27 откроет элемент И 25, и импульс частоты Fy через открытый элемент И 25 и элемент ИЛИ 26 пройдет на вход блока восстановлени  Видеосигнала. Этот импульс перепишет информацию с выхода регистра 1 сдвига в блок восстановлени  видеосигнала . Если в п-ном старшем разр де п-разр дного слова будет записана логическа  единица, то сигнал через инвертор 27 закроет элемент и 25 и откроет элемент 23 запрета, через который на сдвиговый вход регистра 12 сдвига пройдет три импульса частоты 5 F. Эти импульсы сдвинут информацию из п -1 младших разр дов в п-1 старших . Элемент запрета закрываетс  импульсом с выхода делител  24 частоты . Этот же импульс через элемент ИЛИ 29 проходит на вход Запись регистра 12 сдвига и записывает информацию в h-1 младших разр дов, через элемент 26 ИЛИ проходит как импульс Запись на вход блока восстановлени  и через элемент 28 задержки устанавливает в О выходные сигналы на всех шинах регистра 22 сдвига. Таким образом, происходит преобразование п -разр дного кода в N -раз дный . С приходом следующего импульса частоты FT цикл работы повтор етс  . Таким образом, введение блока ди-. намического распределени  пам ти и блока восстановлени  кода позвол ет точно отображать контрастные изображени  при эффективном использовании объема оперативной пам ти устройства . Это существенно расшир ет сферу применени  предложенного- устройства . Формула изобретени  1.Устройство дл  отображени  информации на экране телевизионного приемника, содержащее последовательно соединенные блок сопр жени  и блок избыточности видеосигнала, соединенные с блоком синхронизации, последовательно соединенные блок записи , блок пам ти и блок считывани , соединенные с блоком синхронизации, блок восстановлени  видеосигнала, соединенный с блоком синхронизации и преобразователем код-аналог, соединенным с телевизионным приемником, отличающее С   тем, что, с целью повышени  точности отображени  информации, оно содержит блок динамического распределени  пам ти, соединенный с блоком сокращени  избыточ ности видеосигнала, блоком, записи и блоком синхронизации, и блрк восстановлени  кода, соединенный с блоком считывани , блоком восстановлени  ви деосигнала и блоком синхронизации. 2.Устройство по п. 1, о т л и чающеес  тем, что блок динамического распределени  пам ти содержит первый элемент задержки, первый элемент запрета, первый инвертор первый делитель частоты, три элемента И, два элемента ИЛИ и первый регистр сдвига, первый вход которого  вл етс  первым входом блока, второй вход которого соединен с вторым входом первого регистра сдвига и входом первого элемента задержки, выход которого соединен с первЕлм входом первого элемента запрета и первым входом первого элемента И, выход которого соединен с первым входом первото элемента ИЛИ,1 выход которого  вл  етсщ первым выходом блока, а второй вхо4 соединен с выходом второго элемента И и первым входом первого дели тел  частоты, второй вход которого соединен с третьим входом первого регистра сдвига и выходом первого элемента запрета, второй вход которого соединен с третьим входом блока и первым входом второго элемента И, второй вход которого соединен с третьим входом первого элемента запрета , с выходом первого делител  частоте и входом первого инвертора, выход которого соединён с первым входом третьего элемента И, выход первого регистра сдвига, который  вл етс  вторым выходом блока, соединен со входом второго элемента ИЛИ,- выход которого соединен со вторым входом первого элемента И и вторым входом третьего элемента И, выход которого  вл етс  третьим выходом блока. 3. Устройство по п. 1,отличающеес  тем, что.блок восстановлени  кода содержит вторые элементы запрета, задержки, второй инвертор , второй делитель частоты,третий и четвертый элементы ИЛИ, четвертый элемент И и второй регистр сдвига , первый вход которого  вл етс  первым входом блока, а второй вход соединен с выходом третьего элемента ИЛИ, первый вход которого соединен с первым входом четвертого элемента И и  вл етс  вторым входом блока, третий вход которого соединен с первым входом второго элемента запрета, второй вход которого соединен с вторым входом третьего элемента ИЛИ и выходом второго делител  частоты, вход которого соединен с выходом второго элемента запрета и третьим входом второго регистра сдвига, выход которого  вл етс  первым выходом блока, а четвертый вход соединен с выходом второго элемента задержки, вход которого соединен с выходом второго делител  частоты и с первым входом четвертого элемента ИЛИ, выход которого  вл етс  вторым выходом блока, а второй вход соединен с выходом четвертого элемента И, второй вход которого соединен с выходом второго инвертора, вход которого соединен с третьим входом второго элемента запрета и - вл етс  четвертым входом блока. Источники информации, прин тые во внимание при экспертизе 1.Телевизионные методы и устройства отображени  информации.Под.ред. Кривс деева М.И.;м. , Советское радио , 1975.
  2. 2.Авторское свидетельство СССР 633043, кл. G 06 К 15./20, 1978 (прототип).
SU803007206A 1980-11-17 1980-11-17 Устройство дл отображени информации на экране телевизионного приемника SU960915A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803007206A SU960915A1 (ru) 1980-11-17 1980-11-17 Устройство дл отображени информации на экране телевизионного приемника

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803007206A SU960915A1 (ru) 1980-11-17 1980-11-17 Устройство дл отображени информации на экране телевизионного приемника

Publications (1)

Publication Number Publication Date
SU960915A1 true SU960915A1 (ru) 1982-09-23

Family

ID=20927162

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803007206A SU960915A1 (ru) 1980-11-17 1980-11-17 Устройство дл отображени информации на экране телевизионного приемника

Country Status (1)

Country Link
SU (1) SU960915A1 (ru)

Similar Documents

Publication Publication Date Title
US4215414A (en) Pseudogaussian video output processing for digital display
JPS6055836B2 (ja) ビデオ処理システム
JPS587183A (ja) ビデオ信号変換装置
JP2592378B2 (ja) フォーマット変換器
US5438376A (en) Image processing apparatus and image reception apparatus using the same
US5022090A (en) Digital image processing apparatus for correctly addressing image memory
USRE37069E1 (en) Data stream converter with increased grey levels
SU960915A1 (ru) Устройство дл отображени информации на экране телевизионного приемника
JP2510019B2 (ja) 画像表示方法および装置
US4707690A (en) Video display control method and apparatus having video data storage
KR100206580B1 (ko) 액정 표시 장치의 4분주 데이타를 위한 메모리 장치
KR960012484B1 (ko) 종횡비 변환 출력장치
SU930355A1 (ru) Устройство дл вывода графической информации
SU1098030A1 (ru) Устройство дл отображени графической информации на экране телевизионного приемника
SU1246087A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
SU1674221A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
SU1401447A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
JPS59135977A (ja) テレビ画像拡大方法及び装置
SU1259332A1 (ru) Устройство дл отображени графической информации на экране телевизионного приемника
KR0165394B1 (ko) 화상처리장치의 메모리 리프레쉬 방법 및 장치
RU1785034C (ru) Устройство дл отображени информации на экране телевизионного индикатора
RU1833858C (ru) Устройство дл вывода графической информации
SU903855A1 (ru) Устройство дл отображени информации на экране электронно-лучевой трубки
SU1285521A1 (ru) Устройство дл формировани графической информации на экране телевизионного приемника
JPS63245084A (ja) インタレ−ス画像デ−タ変換方式