KR0139430B1 - 디 플립플롭을 이용한 정현파 발생회로 - Google Patents

디 플립플롭을 이용한 정현파 발생회로

Info

Publication number
KR0139430B1
KR0139430B1 KR1019950015442A KR19950015442A KR0139430B1 KR 0139430 B1 KR0139430 B1 KR 0139430B1 KR 1019950015442 A KR1019950015442 A KR 1019950015442A KR 19950015442 A KR19950015442 A KR 19950015442A KR 0139430 B1 KR0139430 B1 KR 0139430B1
Authority
KR
South Korea
Prior art keywords
input
output
sinusoidal wave
flip
flop
Prior art date
Application number
KR1019950015442A
Other languages
English (en)
Other versions
KR970004323A (ko
Inventor
김도윤
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to KR1019950015442A priority Critical patent/KR0139430B1/ko
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1020007000859A priority patent/KR100262726B1/ko
Priority to KR1019970706040A priority patent/KR100262725B1/ko
Priority to JP50293697A priority patent/JP3889046B2/ja
Priority to US08/981,177 priority patent/US6043810A/en
Priority to CN96194766A priority patent/CN1108585C/zh
Priority to DE19681453T priority patent/DE19681453B4/de
Priority to CNB021527148A priority patent/CN1195351C/zh
Priority to CNB021527156A priority patent/CN1226697C/zh
Priority to PCT/KR1996/000089 priority patent/WO1996042068A1/en
Priority to GB9926443A priority patent/GB2340613B/en
Priority to GB9725009A priority patent/GB2316179B/en
Priority to TW085107049A priority patent/TW319848B/zh
Publication of KR970004323A publication Critical patent/KR970004323A/ko
Application granted granted Critical
Publication of KR0139430B1 publication Critical patent/KR0139430B1/ko
Priority to CNB02152713XA priority patent/CN1210675C/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/80Generating trains of sinusoidal oscillations
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/037Bistable circuits

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

본 발명은 디 플립플롭을 이용한 정현파 발생 회로에 관한 것으로, 구형파 클럭 신호(PULSE)와 리세트 신호(RESET)를 입력으로 받아, 임의의 주파수를 갖는 정현파를 얻기 위해서 입력된 구형파 클럭 신호를 한 주기만큼씩 지연시켜 각 출력단에서 출력하는 지연부(50)와; 상기 지연부(50)의 각 출력단으로부터 출력되는 지연된 신호를 입력으로 받아, 증폭시켜 출력하는 증폭부(60)와; 상기 증폭부(60)의 각 출력단으로부터 출력되는 신호를 입력으로 받아, 임의의 주파수를 갖는 정현파를 발생시켜 출력하는 래더부(70)로 구성되었으며, 입력된 구형파 신호를 정현파로 바꾸어 출력하는 데 있어서, 카운터와 디코딩에 필요한 논리 회로를 없애고 디 플립플롭과 저항 소자를 사용함으로써, 회로의 크기를 최소화하고 전류 소비를 줄인 디 플립플롭을 이용한 정현파 발생 회로에 관한 것이다.

Description

디 플립플롭을 이용한 정현파 발생 회로
제1도는 종래의 정현파 발생 회로를 적용한 회로도이고,
제2도는 이 발명의 실시예에 따른 디 플립플롭을 이용한 정현파 발생 회로를 적용한 회로도이고,
제3도는 이 발명의 실시예에 따른 디 플립플롭을 이용한 정현파 발생 회로의 등가 회로도이고,
제4도는 이 발명의 실시예에 따른 디 플립플롭을 이용한 정현파 발생 회로의 타이밍도이다.
이 발명은 디 플립플롭을 이용한 정현파 발생 회로에 관한 것으로서, 더 상세히 말하자면, 입력된 구형파 신호를 정현파로 바꾸어 출력하는 데 있어서, 카운터와 디코딩에 필요한 논리회로를 없애고 디 플립플롭과 저항 소자를 사용하므로써, 회로의 크기를 최소하하고 전류 소비를 줄인 디 플립플롭을 이용한 정현파 발생 회로에 관한 것이다.
이하, 첨부된 도면을 참조로 하여 종래의 정현파 발생 회로에 대하여 설명하기로 한다.
제1도는 종래의 정현파 발생 회로를 적용한 회로도이다.
제1도에 도시되어 있듯이, 종래의 정현파 발생 회로의 구성은,
특정 주파수의 구형파 신호를 입력으로 받아, 카운터 로직으로 카운팅하여 출력하는 카운터(10)와;
상기 카운터(10)의 출력을 입력으로 받아, 디코딩 로직에 의해 디코딩하여 출력하는 디코팅 논리 회로(20)와;
상기 디코팅 논리 회로(20)의 각 출력 단자에 연결되어, 각 출력 단자로부터 출력되는 신호에 의해서 온/오프 제어되는 다수개의 전류원(30,31,32,....)과;
상기 전류원으로부터 발생되는 전류를 반전 입력(-)으로 받아, 입력된 신호를 증폭하고 가산함으로써, 정현파를 발생시켜 출력하는 가산 증폭기(40)와;
상기 가산 증폭기(40)의 반전 입력(-)과 출력 단자를 연결하는 피드백 저항(RF)으로 이루어져 있다.
또, 이와는 별도로 카운트된 값을 롬(ROM)에 입력시켜 읽어내면서, 디코딩하는 경우도 있다.
이와 같은 종래의 기술은 구형파 신호를 카운팅하여 다시 디코딩해야 하는 번거로움이 있을 뿐더러, 디코딩된 비트가 여러개의 전류원을 온/오프시켜야 하기 때문에, 디코딩된 비트수만큼 전류원 회로가 필요하게 되어 회로의 크기가 커지고, 전류 소비가 높아지며 결국은 제조 원가의 상승을 가져오는 문제점이 있다.
따라서 본 발명의 목적은 상기 와같은 종래의 문제점을 해결하기 위한 것으로서, 입력된 구형파 신호를 정현파로 바꾸어 출력하는 데 있어서, 카운터와 디코딩에 필요한 논리 회로를 없애고 디 플립플롭과 저항 소자를 사용함으로써, 회로의 크기를 최소화하고 전류 소비를 줄인 디 플립플롭을 이용한 정현파 발생 회로를 제공하는 데에 있다.
상기의 목적을 달성하기 위한 본 발명의 구성은,
구형파 클럭 신호와 리세트 신호를 입력으로 받아, 임의의 주파수를 갖는 정현파를 얻기 위해서 입력된 구형파 클럭 신호를 한 주기만큼씩 지연시켜 각 출력단에서 출력하는 지연부와;
상기 지연부의 각 출력단으로부터 출력되는 지연된 신호를 입력으로 받아, 증폭시켜 출력하는 증폭부와;
상기 증폭부의 각 출력단으로부터 출력되는 신호를 입력으로 받아, 임의의 주파수를 갖는 정현파를 발생시켜 출력하는 래더부(Ladder)로 이루어져 있다.
상기한 지연부의 구성은,
구형파 클럭 신호와 리세트 신호를 각각 클럭 입력과 리세트 입력으로 받고, 앞단의 출력이 다음단의 입력으로 들어가며, 마지막단의 반전 출력이 첫단의 입력으로 들어가는 형태의 지연 수단으로 이루어져 있다.
상기한 증폭부의 구성은,
상기 지연부의 각 출력단으로부터 출력되는 신호를 입력으로 받아, 증폭시켜 출력하는 버퍼 회로로 이루어져 있다.
상기한 래더부의 구성은,
상기 버퍼 회로의 각 출력단이 일측 단자에 연결되는 저항과;
상기 저항의 공통 타측 단자와 접지선을 연결하는 두 개의 직렬 저항으로 이루어져 있다.
이하, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위해 본 발명의 가장 바람직한 실시예를 첨부된 도면을 참조로 설명하기로 한다.
제2도는 본 발명의 실시예에 따른 디 플립플롭을 이용한 정현파 발생 회로를 적용한 회로도이다.
제2도에 도시되어 있듯이, 본 발명의 실시예에 따른 디 플립플롭을 이용한 정현파 발생 회로의 구성은,
구형파 클럭 신호(PULSE)와 리세트 신호(RESET)를 입력으로 받아, 임의의 주파수를 갖는 정현파를 얻기 위해서 입력된 구형파 클럭 신호를 한 주기만큼씩 지연시켜 각 출력단에서 출력하는 지연부(50)와;
상기 지연부(50)의 각 출력단으로부터 출력되는 지연된 신호를 입력으로 받아, 증폭시켜 출력하는 증폭부(60)와;
상기 증폭부(60)의 각 출력단으로부터 출력되는 신호를 입력으로 받아, 임의의 주파수를 갖는 정현파를 발생시켜 출력하는 래더부(70)로 이루어져 있다.
상기한 지연부(50)의 구성은,
구형파 클럭 신호(PULSE)와 리세트 신호(RESET)를 각각 클럭 입력(CK)과 리세트 입력(RN)으로 받고, 앞단의 출력이 다음단의 입력으로 들어가며, 마지막단(DFF4)의 반전 출력(QN)이 첫단(DFF1)의 입력(D)으로 들어가는 형태의 디 플립플롭(DFF1~DFF4)으로 이루어져 있다.
상기한 증폭부(60)의 구성은,
상기 지연부(50)의 각 출력단으로부터 출력되는 신호(V2,V2,V3)를 입력으로 받아, 증폭시켜 출력하는 버퍼 회로(BF1,BF2,BF3)로 이루어져 있다.
상기한 래더부(70)의 구성은,
상기 버퍼 회로(BF1,BF2,BF3)의 각 출력단이 일측 단자에 연결되는 저항(R1,R2,R3)과;
상기 저항(R1,R2,R3)의 공통 타측 단자와 접지선을 연결하는 두 개의 직렬 저항(R4,R5)으로 이루어져 있다.
상기와 같이 이루어져 있는 본 발명의 실시예에 따른 디 플립플롭을 이용한 정현파 발생 회로의 동작은 다음과 같다.
본 발명의 실시예따른 디 플립플롭을 이용한 정현파 발생 회로는, 임의의 출력 정현파의 주파수를 얻기 위해서 디 플립플롭을 사용한 것이며, 필요에 의해 어떤 특정 주파수를 얻고자 한다면 디 플립플롭을 첨가할 수도 있다.
또, 제4도는 본 발명의 실시예를 따른 디 플립플롭을 이용한 정현파 발생 회로의 타이밍도로서, 250KMz의 주파수를 갖는 정현파를 얻기 위해서 사용된 회로의 결과 파형이며, 클럭은 2MHz로 사용했고 스텝은 8단계로 나뉘어진다.
본 발명의 실시예에 따른 디 플립플롭을 이용한 정현파 발생 회로에 대해서 좀 더 상세히 설명하기 위해 제3도에 도시된 등가 회로를 사용하여 설명하기로 한다.
먼저, 상기 지연부(50)의 각 디 플립플롭(DFF1~DFF4)의 출력단자 전압(V1,V2,V3)은, '하이' 또는 '로우'인 상태이다.
또한, 상기 래더부(70)의 저항(R5) 양단에 인가되는 전압(V0)은, 사용자가 얻고자 하는 최종적인 정현파 출력이다.
따라서, 최종적인 정현파 출력 전압은 다음과 같이 표현될 수 있다.
상기한 제(3)식에 도식되어 있듯이, 최종적인 정현파 출력(V0)은, 그 크기를 저항으로써 제어할 수 있으며, 각 스텝의 크기는 각 디 플립플롭의 출력전압(V1,V2,V3)에 의해서 결정된다.
따라서, 상기와 같이 동작하는 본 발명의 실시예에 따른 디 플립플롭을 이용한 정현파 발생 회로의 효과는, 입력된 구형파 신호를 정현파로 바꾸어 출력하는 데 있어서, 카운터와 디코딩에 필요한 논리회로를 없애고 디 플립플롭과 저항 소자를 사용함으로써, 회로의 크기를 최소화하고 전류 소비를 줄이도록 한 것이다.

Claims (5)

  1. 구형파 클럭 신호(PULSE)와 리세트 신호(RESET)를 입력으로 받아, 임의의 주파수를 갖는 정현파를 얻기 위해서 입력된 구형파 클럭 신호를 한 주기만큼씩 지연시켜 각 출력단에서 출력하는 지연부(50)와; 상기 지연부(50)의 각 출력단으로부터 출력되는 지연된 신호를 입력으로 받아, 증폭시켜 출력하는 증폭부(60)와; 상기 증폭부(60)의 각 출력단으로부터 출력되는 신호를 입력으로 받아, 임의의 주파수를 갖는 정현파를 발생시켜 출력하는 래더부(70)로 이루어져 있는 것을 특징으로 하는 디 플립플롭을 이용한 정현파 발생 회로.
  2. 제1항에 있어서, 상기한 지연부(50)는 구형파 클럭 신호(PULSE)와 리세트 신호(RESET)를 각각 클럭 입력(CK)과 리세트 입력(RN)으로 받고, 앞단의 출력이 다음단의 입력으로 들어가며, 마지막단(DFF4)의 반전 출력(QN)이 첫단(DFF1)의 입력(D)으로 들어가는 형태의 디 플립플롭(DFF1~DFF4)으로 이루어져 있는 것을 특징으로 하는 디 플립플롭을 이용한 정현파 발생 회로.
  3. 제1항에 있어서, 상기한 증폭부(60)는 상기 지연부(50)의 각 출력단으로부터 출력되는 신호(V2,V2,V3)를 입력으로 받아, 증폭시켜 출력하는 버퍼 회로(BF1,BF2,BF3)로 이루어져 있는 것을 특징으로 하는 디 플립플롭을 이용한 정현파 발생 회로.
  4. 제1항에 있어서, 상기한 래더부(70)는 상기 버퍼 회로(BF1,BF2,BF3)의 각 출력단이 일측 단자에 연결되는 저항(R1,R2,R3)과; 상기 저항(R1,R2,R3)의 공통 타측 단자와 접지선을 연결하는 두 개의 직렬 저항(R4,R5)으로 이루어져 있는 것을 특징으로 하는 디 플립플롭을 이용한 정현파 발생 회로.
  5. 제2항에 있어서, 상기한 지연 수단(DFF1~DFF4)은 디 플립플롭으로 이루어져 있는 것을 특징으로 하는 디 플립플롭을 이용한 정현파 발생 회로.
KR1019950015442A 1995-06-12 1995-06-12 디 플립플롭을 이용한 정현파 발생회로 KR0139430B1 (ko)

Priority Applications (14)

Application Number Priority Date Filing Date Title
KR1019950015442A KR0139430B1 (ko) 1995-06-12 1995-06-12 디 플립플롭을 이용한 정현파 발생회로
CNB021527156A CN1226697C (zh) 1995-06-12 1996-06-12 数字化仪控制装置
JP50293697A JP3889046B2 (ja) 1995-06-12 1996-06-12 デジタイザコントローラ
US08/981,177 US6043810A (en) 1995-06-12 1996-06-12 Digitizer controller
CN96194766A CN1108585C (zh) 1995-06-12 1996-06-12 数字化仪控制装置
DE19681453T DE19681453B4 (de) 1995-06-12 1996-06-12 Digitalisiersteuereinrichtung, integrierter Halbleiterschaltkreis und Tableautreibersteuersignalgenerator
KR1020007000859A KR100262726B1 (ko) 1995-06-12 1996-06-12 디지타이저 컨트롤러
KR1019970706040A KR100262725B1 (ko) 1995-06-12 1996-06-12 디지타이저컨트롤러
PCT/KR1996/000089 WO1996042068A1 (en) 1995-06-12 1996-06-12 Digitizer controller
GB9926443A GB2340613B (en) 1995-06-12 1996-06-12 Digitizer controller
GB9725009A GB2316179B (en) 1995-06-12 1996-06-12 Digitizer controller
TW085107049A TW319848B (ko) 1995-06-12 1996-06-12
CNB021527148A CN1195351C (zh) 1995-06-12 1996-06-12 产生正弦信号的装置
CNB02152713XA CN1210675C (zh) 1995-06-12 2002-11-20 数字化仪控制装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950015442A KR0139430B1 (ko) 1995-06-12 1995-06-12 디 플립플롭을 이용한 정현파 발생회로

Publications (2)

Publication Number Publication Date
KR970004323A KR970004323A (ko) 1997-01-29
KR0139430B1 true KR0139430B1 (ko) 1998-07-15

Family

ID=19416917

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950015442A KR0139430B1 (ko) 1995-06-12 1995-06-12 디 플립플롭을 이용한 정현파 발생회로

Country Status (1)

Country Link
KR (1) KR0139430B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110824211B (zh) * 2019-10-24 2021-09-07 中国空间技术研究院 一种信号源系统

Also Published As

Publication number Publication date
KR970004323A (ko) 1997-01-29

Similar Documents

Publication Publication Date Title
JP3592376B2 (ja) 時間間隔測定装置
KR0139430B1 (ko) 디 플립플롭을 이용한 정현파 발생회로
JP3326619B2 (ja) Pwm回路
US20040114469A1 (en) Multi-phase clock time stamping
JPH0787376B2 (ja) デルタ変調符号の復号装置
US6091794A (en) Fast synchronous counter
GB1229349A (ko)
US20140183336A1 (en) Reference signal generating circuit, ad conversion circuit, and imaging device
JP7444244B2 (ja) トラック・アンド・ホールド回路
KR100236083B1 (ko) 펄스 발생회로
CN110752845B (zh) 一种量化信号时间差值电路
KR200155054Y1 (ko) 카운터 회로
JPS62115857A (ja) 半導体集積回路装置
JPH0316805B2 (ko)
JPS6022681Y2 (ja) ディジタル・アナログ変換器
KR930000347Y1 (ko) 카운터 회로
JPS6390236A (ja) 誤り率劣化警報回路
JPH01115213A (ja) ノイズ除去回路
JPH0540645A (ja) パリテイ計数回路
KR920003854B1 (ko) 고속클럭 발생기
KR930004087B1 (ko) 디지탈 신호 천이 검출회로
RU2214039C2 (ru) Устройство для моделирования сигналов сложной формы на основе функций каждана
JP2748401B2 (ja) 誤りパルス計数回路
JPH04196710A (ja) デジタル信号遅延回路
KR20010063196A (ko) 씨모스 알씨 지연 회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee