KR0137197B1 - 영상처리장치에 있어서 화질 열화방지회로 - Google Patents
영상처리장치에 있어서 화질 열화방지회로Info
- Publication number
- KR0137197B1 KR0137197B1 KR1019920020700A KR920020700A KR0137197B1 KR 0137197 B1 KR0137197 B1 KR 0137197B1 KR 1019920020700 A KR1019920020700 A KR 1019920020700A KR 920020700 A KR920020700 A KR 920020700A KR 0137197 B1 KR0137197 B1 KR 0137197B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- color
- mono
- video signal
- unit
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/77—Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/64—Circuits for processing colour signals
- H04N9/70—Circuits for processing colour signals for colour killing
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
칼라 비디오 신호처리용 클럭(4fsc)을 입력되는 비디오신호에 관계없이 일정하게 록킹시키기 위해 입력칼라 신호가 있을시 버스트신호에 의해 PLL로 록킹하고, 모노비디오 신호가 있을시 1H 전의 전압제어 발진주파수로 록킹하도록 되어 있다.
따라서 상기 칼라와 모노의 입력을 구별하기 위해서는 칼라/모노 판별회로를 두어 상기 모노/칼라의 신호의 검출에 따라 버스트 신호와 1H 전의 전압제어주파수를 선택하여 이에 의해 록킹이 이루어져 상기 칼라 비디오 신호처리용 클럭(4fsc)을 위상과 주파수가 항상 일정하게 클럭 변동에 따른 얼리어싱을 방지하여 화질의 열화를 방지토록 한 것이다.
Description
제1도는 종래의 디지털 콤필터를 나타낸 회로도.
제2도는 본 발명의 실시예에 따른 회로도.
본 발명은 영상처리장치에 있어서 화질 열화방지회로에 관한 것으로, 특히 디지탈 콤필터에서 흑백신호입력시 클럭변동에 의한 얼리어싱(Aliasing)발생을 제거하여 화질이 열화되는 것을 방지하는 회로에 관한 것이다.
종래에는 디지탈 콤필터에서 비디오신호 엔코더 또는 디코더에 사용되는 3.58MHZ(3.579545MHZ for NTSC)의 발진기의 출력을 제1도의 예와 같이 4체배하여 4fsc로 만들고, 이것을 디지탈 콤필터 처리를 위한 클럭으로 사용하고 있다.
또한 제1도에서와 같이 종래는 A/D 변환부(102)의 A/D 변환전에 역 얼리어싱 필터(Anti-Aliasing Filter)인 LPF(101)를 채용하고 있는데, 해상도를 최대한 높이기 위해 밴드폭을 7MHZ로 설계하여 사용하고 있어(3dB point) 실제로 얼리어싱(Aliasing)은 신호성분에 대해 -3dB 이하로 발생되고 있다. 이는 7MHZ 이상의 고주파 대역에서 발생되고 크기가 작기 때문에 인간의 눈의 특성 상 이를 감지치 못하고 있다. 그리고 역-얼리어싱 필터의 감쇄특성이 이상적일 경우 얼리어싱에 의한 방해가 발생치 않으나 현재의 LC 필터를 사용할 경우 체비셰프 필터에서도 약 4MHZ 정도 이상에서 얼리어싱 방해가 일어난다.
그러나 동화(moving picture)에서는 인간의 눈이 이를 노이즈로 감지하지 못하나, 정지화일 경우에도 클럭이 변동치 않고 일정하다면 얼리어싱 방해가 디스플레이되는등 화면상에 고정되어 있어 시각적으로 느끼기에 거슬리거나 인식되지 못하게 된다.
현재 디지탈 콤필터 연산부(103)의 채용된 4체배기(105)의 클럭신호는 입력되는 합성비디오단(CV)의 합성비디오 신호의 버스트 신호에 PLL로 전압제어발진기(106)에 의해 로킹된 3.58MHZ를 4체배기(105)에서 4체배하여 만든 것이다. 따라서 입력되는 비디오신호가 칼라동기(버스트)신호가 없는 신호(흑백신호)일 경우 전압제어발진기(103)와 비교 및 제어전압 발생부(107)로 구성되는 PLL 루우프의 기준신호가 없기 때문에 3.58MHZ을 발생하는 전압제어 발진기(106)의 발진주파수가 변동되게 된다. 이러한 변동은 곧 4체배기(105)에서 4체배되어 A/D 변환부(102)와 D/A 변환부(104)의 샘플링 클럭과 디지탈 콤필터 연산부(103)의 클럭변동으로 (주파수변동) 나타나게 되고 입력되는 신호가 정지화일 경우에도 얼리어싱(Aliasing)이 변화되어(해상도 패턴신호에 300TV 라인들과 500TV 라인사이에) 시각상 눈에 거슬리게 되어 화질을 열화시키는 문제점이 있었다.
따라서 본 발명의 목적은 모노신호 입력시 3.58MHZ의 출력을 1H 지연하여 PLL 루우프의 기준신호로 설정하므로써 버스트 신호가 없이도 디지탈 콤필터용 클럭을 항상 일정하도록 고정시킴으로써 얼리어싱 방해를 고정시켜 화질 열화를 방지할 수 있는 회로를 제공함에 있다.
상기 목적을 수행하기 위한 본 발명은 상기 목적을 수행하기 위한 발명은 칼라/모노신호 판별회로와 지연회로, 절환부를 구비하여 상기 칼라/모노신호 판별회로에서 모노신호 입력시 3.58MHZ 전압제어발진기 출력을 1H 지연시킨 신호를 PLL 루우프의 입력기준신호로 설정해 주어 버스트 신호가 없어도 디지탈 콤필터용 클럭이 항상 일정하도록 하여 얼리어싱 방해가 고정되게 함으로써 시각상 이를 감지하지 못하도록 하여 화질 열화를 방지토록 구성됨을 특징으로 한다.
이하 본 발명을 첨부된 도면을 참조하여 상세히 설명한다.
제2도는 본 발명의 실시예에 다른 회로도로서, 합성비디오신호단(CV)과 연결되어 음성합성 영상신호에 대해 얼리어싱을 방지하기 위해 저역필터링하는 저역통과필터(101)와, 상기 저역통과필터(101)의 출력을 디지탈 데이타로 변환하는 A/D 변화부(102)와, 상기 A/D 변환부(102)의 출력 데이타 값으로부터 휘도(Y)와 칼라(C)로 분리하는 디지탈 콤필터 연산부(103)와, 상기 A/D 변환부(102)의 디지탈 Y,C 신호를 아나로그 신호로 변환시키는 D/A 변환부(104)와, 3.58MHZ를 하나의 수평동기신호의 주기만큼 지연하는 1H 지연부(200)와, 상기 전압제어발진기(106)의 3.58MHZ를 발진하는 전압제어발진기(106)와, 상기 전압제어발진기(106)의 3.58MHZ(fsc)를 4배로 체배하여 상기 A/D 변환부(102), 디지탈 콤필터 연산부(103), D/A 변환부(104)로 제공하는 4체배기(105)와, 상기 전압제어발진기(106)의 출력과 1H 지연부(200)의 이미 지연된 신호 및 버스트 신호를 비교하여 상기 전압제어발진기(106)의 발진을위한 제어전압으로 제공하는 비교 및 제어전압 발생부(107)와, 상기 합성비디오단(CV)으로 입력되는 비디오신호로부터 버스트 신호만을 검출해내는 버스트 게이트부(108)와, 상기 합성비디오단(CV)으로 입력되는 비디오신호로부터 칼라/모노신호인지를 판별하는 칼라/모노 판별회로(109)와, 상기 칼라/모노 판별회로(109)에서 검출된 칼라 또는 모노 판별출력에 따라 상기 1H 지연부(200) 또는 버스트 게이트부(108)의 출력을 선택하여 상기 비교 및 제어전압발생부(107)의 기준신호로 제공하는 절환부(121)로 구성된다.
따라서 본 발명의 구체적 일실시예를 제2도를 참조하여 상세히 설명하면, 본 발명은 칼라 비디오신호 처리용 클럭(4fsc)을 입력되는 비디오신호에 관계없이 일정하게 록킹(Locking)시키기 위해 입력 칼라 신호가 있을시 버스트신호에 의해 PLL로 록킹하고, 모노비디오 신호가 있을시 1H전의 전압제어 발진주파수로 록킹하도록 되어 있다.
따라서 상기 칼라와 모노의 입력을 구별하기 위해서는 칼라/모노 판별회로(109)를 두어 상기 모노/칼라의 신호의 검출에 따라 버스트 게이트부(108)의 출력 버스트 신호 또는 1H 지연부(200)의 1H 지연된 전압제어 주파수를 선택하여 비교 및 제어전압발생부(107)에서의 처리와 전압제어발진기(106) 이에 의해 록킹이 이루어져 상기 칼라비디오 신호처리용 클럭(4fsc)을 위상과 주파수가 항상 일정하도록 하여 클럭 변동에 따른 얼리어싱을 방지되며, 이에 따라 화질의 열화가 방지된다.
합성비디오단(CV)으로 입력되는 신호가 칼라 합성 비디오신호일 경우 칼라/모노 판별회로(109)에서는 하이신호로 출력되어 절환부(121)를 a의 위치로 연결하여 줌으로써 버스트 게이트부(108)의 버스트 신호가 비교 및 제어전압발생부(107)에 인가되어 전압제어발진기(106)를 제어한다. 이에 3.58MHZ를 발생하는데 있어 상기 버스트 게이트부(108)의 출력으로부터 발생되는 버스트 신호에 록킹시켜 주게 되고, 상기 전압제어발진기(106)의 3.58MHZ의 출력은 4체배기(105)에 입력되는 4체배가 되어 (4fsc) A/D 변환부(102), 디지탈 콤필터 연산부(103), D/A 변환부(104)에 인가된다.
따라서 상기와 같이 칼라 비디오신호일 경우 상기 입력 버스트 신호에 록킹된 칼라(4fsc)에 의해 디지탈 콤필터 연산부(103)에서 Y.C 분리를 실시하여 D/A 변환부(104)를 통해 출력되게 한다.
그러나 상기 입력되는 신호가 모노(흑백신호)일 경우 칼라/모노 판별회로(109)에서는 로우가 출력되어 절환부(21)를 b의 위치로 연결시켜 주어 1H 지연부(200)의 출력이 비교 및 제어전압발생부(107)로 입력되게 한다. 상기 비교 및 제어전압발생부(107)에서는 전압제어발진기(106)에서 발생된 1H 전의 3.58MHZ출력과 현재의 출력을 비교하여 위상 및 주파수가 동일하도록 제어전압을 출력하여 3.58MHZ를 발생하는 전압제어발진기(106)에 인가한다. 이렇게 주파수 및 위상이 일정하도록 록킹된 전압제어발진기(106)의 3.58MHZ 출력이 4체배되어 D/A 변환부(102), 디지탈 콤필터(103), D/A 변환부(104)에 인가되어 상기 A/D 변환부(102)에서 입력 아나로그 신호 디지탈 데이타로 변환되도록 한다. 그리고 이를 상기 디지탈 콤필터(103)에서 Y.C로 분리시키고 D/A 변환부(104)에서 아나로그 신호로 출력되어진다.
본 발명에 따른 상기 실시예로서 제2도에서 4체배기(105), 전압제어발진기(106)를 4fsc 전압제어발진기를 채용하여 구성할 수도 있으며, 1H 지연부(200)는 상기 전압제어발진기(106) 출력의 위상 및 주파수를 록킹시켜 주기 위한 것이므로 지연시간을 적절히 조정할 수도 있다.
그리고 클럭발생회로를 별도로 구성하더라도 상기 클럭은 칼라신호와 록킹되어야 하므로 흑백신호시 화질열화를 방지하기 위해 제2도의 칼라/모노 판별회로(109), 1H 지연부(200), 절환부(121)를 이용할 수도 있다.
상술한 바와 같이 입력되는 비디오신호의 칼라/모노에 관계없이 클럭이 항상 위상과 주파수가 일정하게 록킹되어 얼리어싱에 의한 방해를 최소화하고 또한 일정하게 고정시킴으로써 출력되는 화질을 결과적으로 개선하는 효과가 있는 이점이 있다.
Claims (1)
- 합성비디오신호단(CV)과 연결되어 음성합성 영상신호에 대해 얼리어싱을 방지하기 위해 저역필터링하는 저역통과필터(101)와, 상기 저역통과필터(101)의 출력을 디지탈 데이타로 변환하는 A/D 변환부(102)와, 상기 A/D 변환부(102)의 출력 데이타 값으로부터 휘도(Y)와 칼라(C)로 분리하는 디지탈 콤필터연산부(103)와, 상기 A/D 변환부(102)의 디지탈 Y,C 신호를 아나로그 신호로 변환시키는 D/A 변환부(104)와 3.58MHZ를 발진하는 전압제어발진기(106)와, 상기 전압제어발진기(106)의 3.58MHZ(fsc)를 4배로 체배하여 상기 A/D 변환부(102), 디지탈 콤필터연산부(103), D/A 변환부(104)로 제공하는 4체배기(105)와, 상기 전압제어발진기(106)의 출력과 1H 지연부(200)의 이미 지연된 신호 및 버스트 신호를 비교하여 상기 전압제어발진기(106)의 발진을 위한 제어전압으로 제공하는 비교 및 제어전압 발생부(107)와, 상기 합성비디오단(CV)으로 입력되는 비디오신호로부터 버스트 신호만을 검출해내는 버스트 게이트부(108)를 구비한 영상처리장치의 화질 열화방지회로에 있어서, 상기 전압제어발진기(106)의 3.58MHZ를 하나의 수평동기신호의 주기만큼 지연하는 1H 지연부(200)와, 상기 합성비디오단(CV)으로 입력되는 비디오신호로부터 칼라/모노신호인지를 판별하는 칼라/모노 판별회로(109)와, 상기 칼라/모노 판별회로(109)에서 입력비디오 신호가 칼라일시 상기 버스트 게이트부(108)의 출력 버스트 게이트신호를 선택하여 상기 비교 및 제어전압 발생부(107)에 제공하고 상기 입력비디오신호가 모노일시 상기 1H 지연부(200)의 출력을 선택하여 상기 비교 및 제어전압발생부(107)의 기준신호로 제공하는 절환부(121)로 구성됨을 특징으로 하는 영상처리장치에 있어 화질열화방지 회로.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920020700A KR0137197B1 (ko) | 1992-11-05 | 1992-11-05 | 영상처리장치에 있어서 화질 열화방지회로 |
JP5275773A JP2815532B2 (ja) | 1992-11-05 | 1993-11-04 | ビデオ処理装置における画質劣化防止方法及びその回路 |
US08/147,570 US5353066A (en) | 1992-11-05 | 1993-11-05 | Method for preventing the deterioration of picture quality in a video processor and circuit thereof |
CN93114217A CN1043289C (zh) | 1992-11-05 | 1993-11-05 | 防止视频处理器图象劣化的方法及其电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920020700A KR0137197B1 (ko) | 1992-11-05 | 1992-11-05 | 영상처리장치에 있어서 화질 열화방지회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940013256A KR940013256A (ko) | 1994-06-25 |
KR0137197B1 true KR0137197B1 (ko) | 1998-04-28 |
Family
ID=19342541
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920020700A KR0137197B1 (ko) | 1992-11-05 | 1992-11-05 | 영상처리장치에 있어서 화질 열화방지회로 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5353066A (ko) |
JP (1) | JP2815532B2 (ko) |
KR (1) | KR0137197B1 (ko) |
CN (1) | CN1043289C (ko) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5767918A (en) * | 1986-10-11 | 1998-06-16 | Deutsche Thomson-Brandt Gmbh | Television receiver with a deflecting oscillator that has the additional function of controlling line generators that superimpose alphanumeric and/or graphic characters on the screen |
KR100296897B1 (ko) * | 1993-03-23 | 2001-10-24 | 다카노 야스아키 | 휘도/색도신호분리회로 |
KR0175252B1 (ko) * | 1993-12-30 | 1999-03-20 | 김광호 | 영상처리 시스템의 버스트신호 발생회로 |
JPH08191459A (ja) * | 1995-01-10 | 1996-07-23 | Sony Corp | ビデオ信号処理回路 |
US5822011A (en) * | 1995-09-15 | 1998-10-13 | Thomson Consumer Electronics, Inc. | Apparatus for detecting noise in a color video signal |
JP3068081U (ja) * | 1999-10-08 | 2000-04-21 | 船井電機株式会社 | 発振信号処理装置 |
WO2002085030A1 (en) * | 2001-04-11 | 2002-10-24 | Cyber Operations, Llc | System and method for preconditioning analog video signals |
JP4961661B2 (ja) * | 2004-09-10 | 2012-06-27 | 株式会社日立製作所 | ディジタルプリディストーション型送信機および無線基地局 |
JP2006128860A (ja) * | 2004-10-27 | 2006-05-18 | Oki Electric Ind Co Ltd | 映像信号生成回路 |
US8125572B2 (en) * | 2005-03-15 | 2012-02-28 | Maxim Integrated Products, Inc. | System and method for automatic power-up and power-down of an output video circuit |
JP2008233304A (ja) * | 2007-03-19 | 2008-10-02 | Mitsubishi Electric Corp | 画像データ処理装置 |
CN103313067B (zh) * | 2012-03-06 | 2015-04-22 | 晨星软件研发(深圳)有限公司 | 应用于视频信号锁相的方法与相关装置 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5338061B2 (ko) * | 1973-05-16 | 1978-10-13 | ||
US4212027A (en) * | 1974-04-25 | 1980-07-08 | Ampex Corporation | Time base compensator |
JPS6085694A (ja) * | 1983-10-17 | 1985-05-15 | Sharp Corp | ス−パ−インポ−ズ装置 |
JPS6141295A (ja) * | 1984-07-31 | 1986-02-27 | Matsushita Electric Ind Co Ltd | 白黒・カラ−自動判定装置 |
JPH074016B2 (ja) * | 1986-03-20 | 1995-01-18 | 三洋電機株式会社 | 外部同期回路 |
JPH0720249B2 (ja) * | 1987-09-10 | 1995-03-06 | 三洋電機株式会社 | Pll回路 |
JP2601840B2 (ja) * | 1987-09-30 | 1997-04-16 | 株式会社東芝 | 映像表示装置 |
US4847678A (en) * | 1988-01-11 | 1989-07-11 | Eastman Kodak Company | Dual mode gen-lock system which automatically locks to color burst or to sync information |
US5025310A (en) * | 1989-03-23 | 1991-06-18 | Hitachi, Ltd. | Clock pulse generator capable of being switched to process both standard and non-standard television signals |
JP2988674B2 (ja) * | 1989-09-28 | 1999-12-13 | 株式会社東芝 | カラー信号制御装置 |
US5132784A (en) | 1991-05-20 | 1992-07-21 | Thomson Consumer Electronics, Inc. | Comb filter-burst locked clock circuitry |
-
1992
- 1992-11-05 KR KR1019920020700A patent/KR0137197B1/ko not_active IP Right Cessation
-
1993
- 1993-11-04 JP JP5275773A patent/JP2815532B2/ja not_active Expired - Fee Related
- 1993-11-05 CN CN93114217A patent/CN1043289C/zh not_active Expired - Fee Related
- 1993-11-05 US US08/147,570 patent/US5353066A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH06225332A (ja) | 1994-08-12 |
KR940013256A (ko) | 1994-06-25 |
CN1043289C (zh) | 1999-05-05 |
JP2815532B2 (ja) | 1998-10-27 |
CN1091232A (zh) | 1994-08-24 |
US5353066A (en) | 1994-10-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4665437A (en) | Adaptive field or frame store processor | |
US4651211A (en) | Video signal motion detecting apparatus | |
US5621478A (en) | Multistandard decoder for video signals and video signal decoding method | |
US4646138A (en) | Video signal recursive filter with luma/chroma separation | |
KR0126658B1 (ko) | 비표준 텔레비젼 신호처리를 위한 샘플률 변환장치 | |
US5032914A (en) | Movement detection and y/c separation circuit for detecting a movement in a television display picture | |
KR0137197B1 (ko) | 영상처리장치에 있어서 화질 열화방지회로 | |
US4635099A (en) | Apparatus for detecting nonstandard video signals | |
US4809060A (en) | Hanging dot reduction arrangement | |
US5345276A (en) | Spectrum distribution luminance/color signal separating device | |
US5107340A (en) | Digital video signal noise-reduction apparatus with high pass and low pass filter | |
KR19990037065A (ko) | 비디오 오버레이 회로 및 비디오 신호 오버레이 방법 | |
KR0130951B1 (ko) | 휘도신호/색신호 분리 회로 | |
JPH07105965B2 (ja) | 垂直デテ−ル情報復元回路 | |
EP0464879B1 (en) | Apparatus for separating luminance and chrominance signals and the method thereof | |
JP2750572B2 (ja) | 画像変化の検出器 | |
CA2048976C (en) | Motion signal detecting circuit | |
US5041906A (en) | Digital video signal processing method and apparatus therefor | |
KR100250874B1 (ko) | 색 및 휘도 신호 분리 방법 및 이를 수행하기 위한 회로 | |
KR940001442B1 (ko) | 휘도신호 및 색신호 분리 시스템 | |
KR920004124B1 (ko) | 복합영상신호의 인터리이브 관계 검출회로 | |
JP2808981B2 (ja) | 映像信号処理装置と映像信号の時間軸補正装置 | |
JP2557511B2 (ja) | テレビジョン表示画面の動き検出回路 | |
JPH07312699A (ja) | ディジタル映像再生装置 | |
KR930009867B1 (ko) | 수직에지 검출장치 및 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |