JP2815532B2 - ビデオ処理装置における画質劣化防止方法及びその回路 - Google Patents

ビデオ処理装置における画質劣化防止方法及びその回路

Info

Publication number
JP2815532B2
JP2815532B2 JP5275773A JP27577393A JP2815532B2 JP 2815532 B2 JP2815532 B2 JP 2815532B2 JP 5275773 A JP5275773 A JP 5275773A JP 27577393 A JP27577393 A JP 27577393A JP 2815532 B2 JP2815532 B2 JP 2815532B2
Authority
JP
Japan
Prior art keywords
signal
clock
burst
video
color
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP5275773A
Other languages
English (en)
Other versions
JPH06225332A (ja
Inventor
燦 求 李
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JPH06225332A publication Critical patent/JPH06225332A/ja
Application granted granted Critical
Publication of JP2815532B2 publication Critical patent/JP2815532B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/70Circuits for processing colour signals for colour killing

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はビデオ処理装置において
画質劣化防止方法及びその回路に係り、特にバ−スト信
号に応答するクロックを利用するディジタルコームフィ
ルタ−においてバ−スト信号のないモノ信号入力の際バ
−スト信号の不在でコンピュ−タ−用のクロック変動に
よるエリアシング(Aliasing)が発生し画質が劣化する
ことを防止する方法及びその回路に関する。
【0002】
【従来の技術】一般的に、ビデオ信号(例えば、NTS
C信号)の輝度信号(Y) と色信号(C)を分離するビデオ
信号処理回路では1Hコームフィルタ−を使用してきた
が、最近にはY/C分離にフレ−ムメモリを利用するフ
レ−ムコームフィルタ−も実用化されている。
【0003】このビデオ信号処理回路は例えば、複合ビ
デオ信号の処理のために使用される。典型的に複合ビデ
オ信号の色成分の復調を助けるためにバ−スト信号にロ
ッキングされたクロック信号を発生するバ−ストロッキ
ングクロック発生器を含む。又、前記発生したクロック
信号はサンプリング及び信号処理のためにディジタル信
号処理装置に提供される。バ−ストロッキングクロック
発生器はよく知られている通り輝度及び色度成分の分離
より以前に複合ビデオ信号に載せられているバ−スト信
号に応答するように結合されている。
【0004】ディジタルコームフィルタ−処理のための
バ−ストロッキングクロック発生器から発生するクロッ
ク信号は通常ビデオ信号エンコ−ダ−或いはデコ−ダ−
に使用される 3.58MHz( NTSC において 3.57945MHz )
の発振器の出力を4逓倍し4fsc に作って用いている。
4fsc を使用する理由は信号処理の容易性のためであ
り、可変できる。
【0005】1H単位でY及びC信号を処理する従来の
コームフィルタ−とコームフィルタ−用のクロック発生
器を含むビデオ処理装置の一部構成のブロック図は図1
に示した。図1によると、入力されるビデオ信号に対し
A/D変換器102でA/D変換前に逆エリアシングフ
ィルタ−に使用される低域通過フィルタ−LPF101
を用いているが、解像度を最大限高めるために利得が3
dB以下に低下するポイントの周波数(遮断周波数)を
7MHzにし帯域幅を設計して使用しており、実際エリ
アシングは信号成分に対し−3dB以下で発生する。即
ち、LPF101は高域雑音除去のために7MHz以上
の信号は減衰させる。
【0006】ここで、エリアシングは映像をサブサンプ
リングすれば空間高周波成分同志スペクトル上での周波
数混入現象をいい、エリアシングを防止するためには低
域フィルタリングをした後サブサンプリングをしなけれ
ばならない。映像の元のスペクトルをサンプリングすれ
ばサンプリング比fsを中心に反復スペクトルが生ず
る。このような映像を単に2:1サブサンプリングすれ
ば高周波成分同志スペクトル重畳が生ずる。従って、サ
ブサンプリングを正しくしようとすればサブサンプリン
グした際のサンプリング周波数に合うように基底帯域フ
ィルタリング(低域フィルタリング)を遂行した後サブ
サンプリングをすればエリアシングなくスペクトルが構
成される。
【0007】逆エリアシングフィルタ−の減衰特性が理
想的な場合エリアシングによる妨げが発生しないが、現
在逆エリアシングフィルタ−に使用されるLCフィルタ
−またはチェビシェプ(chebyshev )フィルタ−の場合
に約4MHz位以上でエリアシング妨害が発生してい
る。しかしながら、動画では人間の目がこれをノイズだ
と感知できず、静止画の場合にもディジタルコームフィ
ルタ−103用のクロックが変動せず一定するならエリ
アシングによる妨げが画面上に一定にディスプレイされ
るので目障りになったり認識できなくなる。
【0008】ディジタルコームフィルタ−103の信号
処理用のクロック信号は周波数逓倍器108から出力さ
れ、このクロック信号は入力される複合ビデオ信号入力
端CVの複合ビデオ信号のバ−スト信号を基準信号にし
てPLL(Phase Locked Loop )の電圧制御発振器10
7によりロッキングされた3.58MHzを周波数逓倍器1
08で4逓倍して作った。ここで、PLLは比較器及び
制御電圧発生器106、電圧制御発振器107に当た
る。
【0009】一方、入力されるビデオ信号がカラ−同期
信号(バ−スト信号ともいう)のないモノビデオ信号
(白黒信号)の場合、PLLの基準信号がないので3.58
MHzを発生する電圧制御発振器107の発振周波数が
変動する。このように変動する電圧制御発振器107の
出力は周波数逓倍器108で4逓倍されA/D変換器1
02とD/A変換器104のサンプリングクロックに、
そしてディジタルコームフィルタ−103の信号処理用
のクロックに出力されるので、サンプリングクロックと
コームフィルタ−103の信号処理用のクロックが変わ
り周波数変動に現れる。
【0010】これにより入力されるモノ信号が静止画の
場合にはエリアシングが発生し視覚の上目障りになり画
質が劣化する問題点があった。一方、コームフィルタ−
により提供される分離された色信号に応答するバ−スト
ロッキングクロック発生器を含むビデオ信号処理システ
ムは米国特許番号5,132,784 号に開示されている。
【0011】前記特許に開示されたコームフィルタ−で
はバ−ストゲ−ト信号に応答しバ−スト期間の間はコー
ムフィルタリングされていないビデオ信号をパスさせる
ことにより前記クロック発生器の応答時間を改善してい
る。しかしながら、前記特許の装置はバ−スト期間でな
い場合、入力されたビデオ信号からの分離された色信号
とバ−スト信号を利用し位相制御されたクロック信号を
発生するが、エリアシングを防止するための低域通過フ
ィルタ−が開示されておらず、バ−スト信号のないモノ
信号が入力される場合にはクロック変動によるエリアシ
ングが発生する問題点があった。
【0012】又、カムコ−ダ−においてバ−スト信号の
有無により白黒ビデオ信号或いはカラ−信号を判別しバ
−スト信号の存しない白黒映像の同期信号を外部に入力
する場合、カラ−バ−スト信号を発生する外部同期回路
は日本公開特許公報昭62-219877 号に開示されている。
前記公開特許の回路はカメラに適用されカラ−バ−スト
信号のない白黒同期信号が入力されても固定発振器によ
ってカラ−バ−スト信号を発生し入力されるカラ−信号
を安定に再生するためのものである。
【0013】
【発明が解決しようとする課題】本発明の目的はビデオ
処理装置においてバ−スト信号のないモノ信号が入力さ
れる際擬似バ−スト信号に応答したクロック信号を発生
しディジタルコームフィルタ−用のクロックに使用し高
域雑音による画質劣化が防止できる方法及びその回路を
提供することである。
【0014】本発明の他の目的はエリアシングを防止す
るために入力されたビデオ信号に対し低域フィルタリン
グした後、輝度及び色信号を分離するディジタルコーム
フィルタ−においてバ−スト信号のないモノ信号入力の
際バ−スト信号に応答するバ−ストロッキングクロック
発生器の発振周波数を所定の時間遅延させた発振信号を
ディジタルコームフィルタ−用のクロックに使用し、エ
リアシングによる画質劣化が防止できる方法及びその回
路を提供することである。
【0015】
【課題を解決するための手段】前述した目的を達成する
ために、本発明によるバ−スト信号を含むビデオ信号を
輝度及び色信号に分離するコームフィルタ−を含み、コ
ームフィルタ−の信号処理のためにクロック信号を使用
するビデオ信号処理装置における画質劣化防止方法は、
前記ビデオ信号がカラ−信号かモノ信号かを判別する過
程と、基準信号に応じて前記クロック信号を発生する過
程と、前記クロック信号発生過程で発生したクロック信
号を所定の時間遅延し擬似バ−スト信号を発生する過程
と、前記カラ−/モノ信号判別過程での判別結果により
カラ−信号の際は前記入力されるビデオ信号に載せられ
たバ−スト信号を、モノ信号の際は前記擬似バ−スト信
号を選択し前記クロック信号発生過程の基準信号として
出力する過程を含み、入力されるビデオ信号がカラ−又
はモノ信号に関係なく一定したクロック信号を発生しバ
−スト信号のないモノ信号入力の際発生するクロック変
動による高域雑音を防止することを特徴としている。
【0016】又、本発明によるビデオ処理装置における
画質劣化防止回路は入力されるバ−スト信号を含むビデ
オ信号を輝度及び色信号に分離するコームフィルタ−を
含み、コームフィルタ−の信号処理のためにクロック信
号を使用するビデオ処理装置において、前記ビデオ信号
にバ−スト信号の有無を判断しカラ−ビデオ信号かモノ
信号かを判別する手段と、前記バ−スト信号を基準信号
にしてこの基準信号に基づき前記クロック信号を発生す
るバ−ストロッキングクロック発生手段と、前記クロッ
ク信号を所定の時間遅延し擬似バスト信号を発生する手
段と、前記カラ−/モノ信号判別手段の判別結果により
前記ビデオ信号に載せられたバ−スト信号或いは擬似バ
−スト信号を前記バ−ストロッキングクロック発生手段
に前記基準信号として出力する手段を含み、入力される
ビデオ信号がカラ−又はモノ信号に関係なく一定したク
ロック信号を発生しバ−スト信号のないモノ信号入力の
際発生するクロック変動による高域雑音を防止すること
を特徴としている。
【0017】
【作用】入力されるビデオ信号のエリアシングを防止す
るために低域フィルタリングした後輝度及び色信号を分
離するディジタルコームフィルタ−において入力される
ビデオ信号がカラ−/モノ信号に関係なく常に一定した
位相と周波数を有するクロックにより信号処理される。
【0018】
【実施例】以下、添付した図面に基づき本発明を詳細に
説明する。図2は本発明によるビデオ信号処理装置にお
ける画質劣化防止回路の一実施例に対するブロック図で
ある。図1に示した構成と同一の構成に対しては同一の
符号を付す。本発明の構成は複合ビデオ信号入力端CV
から入力される複合ビデオ信号に対し高域雑音(エリア
シング)を取り除くために所定の遮断周波数で低域フィ
ルタリングする低域通過フィルタ−101と、低域通過
フィルタ−101から出力されるアナログ出力をディジ
タルデ−タに変換するA/D変換器102と、A/D変
換器102の出力デ−タ値からY及びC信号に分離する
ディジタルコームフィルタ−103と、ディジタルコー
ムフィルタ−103から出力されるディジタルY及びC
信号をアナログY及びC信号に変換するD/A変換器1
04と、複合ビデオ信号入力端CVから入力されるビデ
オ信号に載せられたバ−スト信号を検出するバ−ストゲ
−ト器105と、制御電圧を入力し3.58MHzに出力す
る電圧制御発振器107と、基準信号と電圧制御発振器
107の出力を比べ電圧制御発振器107の制御電圧を
作る比較器及び制御電圧発生器106と、比較器及び制
御電圧発生器106の3.58MHz(fsc) 信号を4倍の周
波数で逓倍しA/D変換器102及びD/A変換器10
4のサンプリングクロック信号に、ディジタルコームフ
ィルタ−103の信号処理用のクロック信号に提供する
周波数逓倍器108と、複合ビデオ信号入力端CVから
バ−スト信号の有無によりカラ−/モノ信号かを判別す
るカラ−/モノ判別回路109と、電圧制御発振器10
7の出力を1水平期間(1H)遅延する1H遅延器11
0と、カラ−/モノ判別回路109の出力により1H遅
延器110又はバ−ストゲ−ト器105の出力を選択し
比較器及び制御電圧発生器106の基準信号に提供する
制御用の選択スイッチ111より構成される。
【0019】次いで、図2に示した画質劣化防止回路の
動作を説明する。図2によれば、複合ビデオ信号入力端
CVから入力されるビデオ信号がカラ−複合ビデオ信号
(カラ−信号と略称する)の場合カラ−/モノ判別回路
109では判別結果を“ハイ”信号に出力し制御用の選
択スイッチ111を“a”の位置に連結する。
【0020】バ−ストゲ−ト器105から出力されるバ
−スト信号は比較器及び制御電圧発生器106の基準信
号に出力し、比較器及び制御電圧発生器106では基準
信号と電圧制御発振器107から出力される3.58MHz
の出力を比較し基準信号の位相及び周波数に同一である
ように制御電圧を3.58MHzに発生する電圧制御発振器
107に出力する。
【0021】電圧制御発振器107の出力fsc は周波数
逓倍器108で4逓倍(4fsc )されA/D変換器10
2とD/A変換器104のサンプリングクロック信号
に、そしてディジタルコームフィルタ−103の信号処
理用のクロック信号に印加される。従って、入力される
信号がカラ−信号の場合、入力バ−スト信号にロッキン
グされたクロック4fsc によりA/D変換器102では
低域通過フィルタ−101によって低域フィルタリング
されたアナログ信号をディジタルデ−タに変換した後デ
ィジタルコームフィルタ−103でY及びC信号に分離
しD/A変換器104を通じて出力する。
【0022】この際、低域通過フィルタ−101は図1
で前述した通りエリアシングを防止するために所定の周
波数(ここでは7MHz)を持つように低域フィルタリ
ングされる。又、ディジタルコームフィルタ−103は
前述した米国特許番号5、132、784 号に開示されている構
成と広く知られている技術との結合で形成され得る。し
かしながら、入力される信号がモノビデオ信号(モノ信
号と略称する)の場合、カラ−/モノ判別回路109の
判別結果は“ロ−”結果が出力され、制御用の選択スイ
ッチ111を“b”の位置に連結させる。
【0023】制御用のスイッチ111では電圧制御発振
器107の出力を1H遅延する1H遅延器110の出力
を選択し比較器及び制御電圧発生器106の基準信号に
出力する。この際、1H遅延器110の出力は3.58MH
zの擬似バ−スト信号となる。比較器及び制御電圧発生
器106では1H前の電圧制御発振器107の3.58MH
z出力と現在の電圧制御発振器107の出力を比較し1
H遅延器110から出力される基準信号(1H前の電圧
制御発振器107の3.58MHz出力)の位相及び周波数
と同一であるように制御電圧を出力すれば電圧制御発振
器107ではこの制御電圧を入力し3.58MHzを発生す
る。
【0024】このように周波数及び位相が一定にロッキ
ングされた電圧制御発振器107の3.58MHz出力は周
波数逓倍器108で4逓倍されA/D変換器102、デ
ィジタルコームフィルタ−103及びD/A変換器10
4に印加される。A/D変換器102では周波数逓倍器
108から発生するクロックにより低域通過フィルタ−
101で低域フィルタリングされたアナログ信号をディ
ジタルデ−タに変換する。
【0025】A/D変換器102の出力はディジタルコ
ームフィルタ−103でY及びC信号に分離された後、
D/A変換器104でアナログY及びC信号に出力す
る。従って、本発明はカラ−/モノ信号判別回路10
9、遅延器110、制御用の選択スイッチ111を具備
しバ−スト信号のないモノ信号が入力された場合には3.
58MHz電圧制御発振器の出力を1H遅延させ擬似バ−
スト信号を発生しPLLの入力基準信号に設定する。こ
の基準信号により3.58MHzの所定倍でロッキングされ
たクロック信号をディジタルコームフィルタ−用のクロ
ック信号に利用するようになりエリアシングの妨害があ
っても画面上に一定にディスプレイされることにより視
覚上これを感知できなくなり画質劣化を防ぐ。
【0026】本発明による他の実施例として、図2の電
圧制御発振器107、周波数逓倍器108を4fsc 電圧
制御発振器を利用して構成でき、1H遅延器110は電
圧制御発振器107の出力に対し位相及び周波数をロッ
キングさせるためのものであって遅延時間を適切に調整
することもできる。そして、クロック発生回路を別に構
成してもクロックはカラ−信号とロッキングされるべき
なので白黒信号入力の際画質劣化を防止するために図2
に示したカラ−/モノ判別回路109、1H遅延器11
0、制御用の選択スイッチ111を利用することもでき
る。
【0027】前述した通り、本発明によるビデオ処理装
置において画質劣化防止方法及びその回路は入力される
ビデオ信号のエリアシングを防止するために低域フィル
タリングした後輝度及び色信号を分離するディジタルコ
ームフィルタ−において入力されるビデオ信号がカラ−
/モノ信号に関係なく常に一定した位相と周波数を有す
るクロックにより信号処理されることによってエリアシ
ングによる妨害を最小化することにより画質を改善する
効果がある。
【図面の簡単な説明】
【図1】従来のコームフィルタ−とコームフィルタ−用
のクロック発生器を含むビデオ処理装置の一部構成のブ
ロック図である。
【図2】本発明によるビデオ処理装置において画質劣化
防止回路の一実施例のブロック図である。
【符号の説明】
101 低域通過フィルター 102 A/D変換器 103 ディジタルコームフィルター 104 D/A変換器 105 バーストゲート器 106 比較器/制御電圧発生器 107 電圧制御発振器 108 周波数逓倍器 109 カラー/モノ信号判別回路 110 遅延部

Claims (11)

    (57)【特許請求の範囲】
  1. 【請求項1】 バ−スト信号を含むビデオ信号を輝度及
    び色信号に分離するコームフィルタ−を含み前記コーム
    フィルタ−の信号処理のためにクロック信号を使用する
    ビデオ処理装置における画質劣化防止方法において、 前記ビデオ信号がカラーかモノ信号かを判別する過程
    と、 基準信号にロッキングされた前記クロック信号を発生す
    る過程と、 前記クロック信号発生過程で発生したクロック信号を所
    定の時間遅延し擬似バ−スト信号を発生する過程と、 前記カラー/モノ信号判別過程での判別結果によりカラ
    ー信号の際は前記入力されるビデオ信号に載せられたバ
    −スト信号を、モノ信号の際は前記擬似バ−スト信号を
    選択し前記クロック信号発生過程の基準信号として出力
    する過程を含み、 入力されるビデオ信号がカラー又はモノ信号に関係なく
    一定したクロック信号を発生しバ−スト信号のないモノ
    信号入力の際発生するクロック変動による高域雑音を防
    止することを特徴とするビデオ処理装置における画質劣
    化防止方法。
  2. 【請求項2】 前記クロック信号発生過程は前記基準信
    号を利用しPLLでバ−スト信号の所定倍の周波数を有
    するクロック信号を発生することを特徴とする請求項1
    記載のビデオ処理装置の画質劣化防止方法。
  3. 【請求項3】 エリアシングを防止するために低域フィ
    ルタリングされたバ−スト信号を含むビデオ信号を輝度
    及び色信号に分離するコームフィルタ−を含み、前記コ
    ームフィルタ−の信号の処理のためにクロック信号を使
    用するビデオ処理装置における画質劣化防止方法におい
    て、 前記入力されるビデオ信号がカラーかモノ信号かを判別
    する過程と、 前記入力されるビデオ信号に載せられたバ−スト信号を
    ゲ−ティングする過程と、 基準信号にロッキングされたクロック信号を前記コーム
    フィルタ−に出力する過程と、 前記クロックを所定の時間遅延したフィードバック信号
    として出力する過程と、 前記判別過程で判別結果によりカラー信号の場合は前記
    バ−ストゲ−ティングでのバ−スト信号を、モノ信号の
    場合はクロック信号出力過程での遅フィードバック信号
    を選択し前記クロック信号出力過程の基準信号として出
    力する過程を含み、 入力されるビデオ信号がカラー又はモノ信号に関係なく
    一定したクロック信号を発生しバ−スト信号のないモノ
    信号入力の際発生するクロック変動によるエリアシング
    を防止することを特徴とするビデオ処理装置における画
    質劣化防止方法。
  4. 【請求項4】 前記クロック信号出力過程はPLLで前
    記バ−スト信号の所定倍の周波数を有するクロック信号
    を発生することを特徴とする請求項3記載のビデオ処理
    装置における画質劣化防止方法。
  5. 【請求項5】 入力されるバ−スト信号を含むビデオ信
    号を輝度及び色信号に分離するコームフィルタ−を含
    み、前記コームフィルタ−の信号処理のためにクロック
    信号を使用するビデオ処理装置における画質劣化防止方
    において、 前記ビデオ信号にバ−スト信号の有無を判断しカラービ
    デオ信号かモノ信号かを判別する手段と、 前記バ−スト信号を基準信号にしてこの基準信号に応じ
    て前記クロック信号を発生するバ−ストロッキングクロ
    ック発生手段と、 前記クロック信号を所定の時間遅延し擬似バースト信号
    を発生する手段と、 前記カラー/モノ信号判別手段の判別結果により前記ビ
    デオ信号に載せられたバ−スト信号或いは擬似バ−スト
    信号を前記バ−ストロッキングクロック発生手段に前記
    基準信号として出力する手段を含み、 入力されるビデオ信号がカラー又はモノ信号に関係なく
    一定したクロック信号を発生しバ−スト信号のないモノ
    信号入力の際発生するクロック変動による高域雑音を防
    止することを特徴とするビデオ処理装置における画質劣
    化防止回路。
  6. 【請求項6】 前記バ−ストロッキングクロック発生手
    段は、 制御電圧を入力し前記バ−スト信号の周波数を出力する
    電圧制御発振器と、 前記基準信号と電圧制御発振器の出力を比較し前記電圧
    制御発振器の制御電圧を作る比較器及び制御電圧発生器
    と、 前記電圧制御発振器の出力を所定倍の周波数で逓倍する
    周波数逓倍器を含むことを特徴とする請求項5記載のビ
    デオ処理装置における画質劣化防止回路。
  7. 【請求項7】 エリアシングを防止するために低域フィ
    ルタリングされた後入力されるバ−スト信号を含むビデ
    オ信号を輝度及び色信号に分離するコームフィルタ−を
    含み、前記コームフィルタ−の信号処理のためにクロッ
    ク信号を使用するビデオ処理装置における画質劣化防止
    方法において、 前記入力されるビデオ信号がカラー信号かモノ信号かを
    前記バ−スト信号の有無により判別する手段と、 前記入力されるビデオ信号に載せられたバ−スト信号を
    ゲ−ティングする手段と、 基準信号にロッキングされた所定の周波数の前記クロッ
    ク信号を発生し前記コームフィルタ−に出力する手段
    と、 前記発生したクロックを所定の時間遅延したフィードバ
    ック信号として出力する手段と、 前記カラー/モノ信号判別手段での判別結果によりカラ
    ー信号の場合は前記バ−ストゲ−ティング手段のバ−ス
    ト信号、モノ信号の場合は前記遅フィードバック信号出
    力手段の遅フィードバック信号を選択し前記クロック発
    生手段の基準信号として出力する手段を含み、 入力されるビデオ信号がカラー又はモノ信号に関係なく
    一定したクロック信号を発生しバ−スト信号のないモノ
    信号入力の際発生するクロック変動によるエリアシング
    を防止することを特徴とするビデオ処理装置における画
    質劣化防止回路。
  8. 【請求項8】 入力されるビデオ信号の高域成分による
    雑音を取り除くために所定の周波数で低域フィルタリン
    グする手段と、 前記低域フィルタリングされた映像信号をディジタル信
    号形に変換するアナログ/ディジタル変換手段と、 入力されるバ−スト信号を含むディジタルビデオ信号を
    クロック信号により輝度信号と色信号に分離するコーム
    フィルタ−手段と、 前記コームフィルタ−手段から出力されるディジタル輝
    度及び色信号をアナログ輝度及び色信号に変換するディ
    ジタル/アナログ変換手段と、 前記入力されるビデオ信号からバ−スト信号を検出する
    バ−ストゲ−ティング手段と、 基準信号にロッキングされた所定の周波数のクロック信
    号を前記A/D変換手段及びD/A変換手段のサンプリ
    ングクロック信号として出力すると同時に前記コームフ
    ィルタ−手段の信号処理用のクロック信号として出力す
    るクロック信号発生手段と、 前記クロック信号発生手段から発生したクロック信号を
    所定の時間遅延したフィードバック信号として出力する
    手段と、 前記入力されるビデオ信号がカラー信号かモノ信号かを
    判別する手段と、 前記カラー/モノ信号判別手段での判別結果によりカラ
    ー信号の場合は前記バ−スト信号を、モノ信号の際は前
    記遅フィードバック信号を選択し前記クロック信号発生
    手段の基準信号として出力する手段を含み、 入力されるビデオ信号がカラー又はモノ信号に関係なく
    一定したクロック信号を発生しバ−スト信号のないモノ
    信号入力の際発生するクロック変動によるエリアシング
    を防止することを特徴とするビデオ処理装置における画
    質劣化防止回路。
  9. 【請求項9】 前記遅フィードバック信号出力手段は前
    記クロック信号発生手段の出力を1水平期間を遅延する
    ことを特徴とする請求項8記載のビデオ処理装置におけ
    る画質劣化防止回路。
  10. 【請求項10】 前記クロック信号発生手段は、 制御電圧を入力し前記基準信号の所定倍の周波数を発生
    する電圧制御発振器と、 前記基準信号と電圧制御発振器の出力を比較し電圧制御
    発振器の制御電圧を作る比較器及び制御電圧発生器を含
    むことを特徴とする請求項8記載のビデオ処理装置にお
    ける画質劣化防止回路。
  11. 【請求項11】 前記クロック信号発生手段は、 制御電圧を入力し前記基準信号の周波数を出力する電圧
    制御発振器と、 前記基準信号と電圧制御発振器の出力を比較し電圧制御
    発振器の制御電圧を作る比較器及び制御電圧発生器と、 電圧制御発振器の出力を所定倍の周波数で逓倍し前記コ
    ームフィルタ−手段に出力する周波数逓倍器を含むこと
    を特徴とする請求項8記載のビデオ処理装置における画
    質劣化防止回路。
JP5275773A 1992-11-05 1993-11-04 ビデオ処理装置における画質劣化防止方法及びその回路 Expired - Fee Related JP2815532B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20700/1992 1992-11-05
KR1019920020700A KR0137197B1 (ko) 1992-11-05 1992-11-05 영상처리장치에 있어서 화질 열화방지회로

Publications (2)

Publication Number Publication Date
JPH06225332A JPH06225332A (ja) 1994-08-12
JP2815532B2 true JP2815532B2 (ja) 1998-10-27

Family

ID=19342541

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5275773A Expired - Fee Related JP2815532B2 (ja) 1992-11-05 1993-11-04 ビデオ処理装置における画質劣化防止方法及びその回路

Country Status (4)

Country Link
US (1) US5353066A (ja)
JP (1) JP2815532B2 (ja)
KR (1) KR0137197B1 (ja)
CN (1) CN1043289C (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5767918A (en) * 1986-10-11 1998-06-16 Deutsche Thomson-Brandt Gmbh Television receiver with a deflecting oscillator that has the additional function of controlling line generators that superimpose alphanumeric and/or graphic characters on the screen
KR100296897B1 (ko) * 1993-03-23 2001-10-24 다카노 야스아키 휘도/색도신호분리회로
KR0175252B1 (ko) * 1993-12-30 1999-03-20 김광호 영상처리 시스템의 버스트신호 발생회로
JPH08191459A (ja) * 1995-01-10 1996-07-23 Sony Corp ビデオ信号処理回路
US5822011A (en) * 1995-09-15 1998-10-13 Thomson Consumer Electronics, Inc. Apparatus for detecting noise in a color video signal
JP3068081U (ja) * 1999-10-08 2000-04-21 船井電機株式会社 発振信号処理装置
WO2002085016A1 (en) * 2001-04-11 2002-10-24 Cyber Operations, Llc System and method for network delivery of low bit rate multimedia content
JP4961661B2 (ja) * 2004-09-10 2012-06-27 株式会社日立製作所 ディジタルプリディストーション型送信機および無線基地局
JP2006128860A (ja) * 2004-10-27 2006-05-18 Oki Electric Ind Co Ltd 映像信号生成回路
US8125572B2 (en) * 2005-03-15 2012-02-28 Maxim Integrated Products, Inc. System and method for automatic power-up and power-down of an output video circuit
JP2008233304A (ja) * 2007-03-19 2008-10-02 Mitsubishi Electric Corp 画像データ処理装置
CN103313067B (zh) * 2012-03-06 2015-04-22 晨星软件研发(深圳)有限公司 应用于视频信号锁相的方法与相关装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5132784A (en) 1991-05-20 1992-07-21 Thomson Consumer Electronics, Inc. Comb filter-burst locked clock circuitry

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5338061B2 (ja) * 1973-05-16 1978-10-13
US4212027A (en) * 1974-04-25 1980-07-08 Ampex Corporation Time base compensator
JPS6085694A (ja) * 1983-10-17 1985-05-15 Sharp Corp ス−パ−インポ−ズ装置
JPS6141295A (ja) * 1984-07-31 1986-02-27 Matsushita Electric Ind Co Ltd 白黒・カラ−自動判定装置
JPH074016B2 (ja) * 1986-03-20 1995-01-18 三洋電機株式会社 外部同期回路
JPH0720249B2 (ja) * 1987-09-10 1995-03-06 三洋電機株式会社 Pll回路
JP2601840B2 (ja) * 1987-09-30 1997-04-16 株式会社東芝 映像表示装置
US4847678A (en) * 1988-01-11 1989-07-11 Eastman Kodak Company Dual mode gen-lock system which automatically locks to color burst or to sync information
US5025310A (en) * 1989-03-23 1991-06-18 Hitachi, Ltd. Clock pulse generator capable of being switched to process both standard and non-standard television signals
JP2988674B2 (ja) * 1989-09-28 1999-12-13 株式会社東芝 カラー信号制御装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5132784A (en) 1991-05-20 1992-07-21 Thomson Consumer Electronics, Inc. Comb filter-burst locked clock circuitry

Also Published As

Publication number Publication date
JPH06225332A (ja) 1994-08-12
KR0137197B1 (ko) 1998-04-28
CN1091232A (zh) 1994-08-24
KR940013256A (ko) 1994-06-25
US5353066A (en) 1994-10-04
CN1043289C (zh) 1999-05-05

Similar Documents

Publication Publication Date Title
US5621478A (en) Multistandard decoder for video signals and video signal decoding method
US4665437A (en) Adaptive field or frame store processor
JP2815532B2 (ja) ビデオ処理装置における画質劣化防止方法及びその回路
US4851904A (en) Motion detecting circuit for digital video signal
US4635099A (en) Apparatus for detecting nonstandard video signals
US5345276A (en) Spectrum distribution luminance/color signal separating device
US5583579A (en) Two-dimensional adaptation type luminance/chrominance signal separation apparatatus
US5107340A (en) Digital video signal noise-reduction apparatus with high pass and low pass filter
US4609938A (en) Digital TV receiver with digital video processing circuit
US5929938A (en) Motion adaptive luminance and chrominance signal separating circuit
US5161016A (en) Method of interpolating an image signal using a slope correlation and a circuit thereof
JP3351630B2 (ja) Y/c分離回路
KR940006624B1 (ko) 디지탈 영상신호의 y/c분리회로
JPH0219073A (ja) ビデオ信号処理装置
JPH0581118B2 (ja)
JP2557511B2 (ja) テレビジョン表示画面の動き検出回路
US5132782A (en) Interleave detector of composite video signal
JPS6019365A (ja) 垂直輪郭回路
KR930009867B1 (ko) 수직에지 검출장치 및 방법
JPH07131681A (ja) 映像信号中における動き検出装置
JPH08140110A (ja) 画像信号処理装置
JPH03158092A (ja) 映像信号処理装置
JPH09154148A (ja) クロック再生回路
JPH09154149A (ja) クロック再生回路
JPH02281888A (ja) 動き検出回路

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080814

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080814

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090814

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees