KR0135151B1 - 에이치디티브의 클럭발생장치 - Google Patents

에이치디티브의 클럭발생장치

Info

Publication number
KR0135151B1
KR0135151B1 KR1019940013254A KR19940013254A KR0135151B1 KR 0135151 B1 KR0135151 B1 KR 0135151B1 KR 1019940013254 A KR1019940013254 A KR 1019940013254A KR 19940013254 A KR19940013254 A KR 19940013254A KR 0135151 B1 KR0135151 B1 KR 0135151B1
Authority
KR
South Korea
Prior art keywords
clock
divider
pll
output
pll unit
Prior art date
Application number
KR1019940013254A
Other languages
English (en)
Other versions
KR960003396A (ko
Inventor
이동호
박종석
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019940013254A priority Critical patent/KR0135151B1/ko
Publication of KR960003396A publication Critical patent/KR960003396A/ko
Application granted granted Critical
Publication of KR0135151B1 publication Critical patent/KR0135151B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 비데오 포맷이 멀티 포맷일 경우 HDTV 수신기에 필요한 클럭을 발생시키는 HDTV의 클럭 발생장치에 관한 것이다.
본 발명은 기존에 제안된 시스템에서 사용된 클럭발생장치만으로는 최근 GA(Grand Alliance)가 제안한 멀티 비데오 포맷에 따른 각각의 포맷에 해당하는 클럭을 발생시키는 것이 불가능 하던 점을 감안하여, 국부발진기의 출력클럭을 1/1000 또는 1/1001로 분주하는 1/1000 또는 1/1001분주기를 갖도록 PLL부를 구성하고, 비데오 포맷에 따라 상기 1/1000분주기나 1/1001분주기를 선택하는 선택기를 구성하여 멀티 비데오 포맷 각각의 해당 클럭을 발생시키거나 또는 입력되는 비데오 포맷이 기존 NTSC와 호환을 갖는 포맷일 경우 기준클럭에 로킹되는 클럭을 발생하는 제1PLL부와, 입력되는 비데오 포맷이 NTSC와 호환을 갖지 않는 포맷일 경우 기준클럭에 로킹되는 클럭을 발생하는 제2PLL부와, 입력되는 비데오 포맷에 따라 상기 제1PLL부 또는 제2PLL부의 출력을 선택하기 위한 선택기로 구성하거나 상기 제1 및 제2PLL부의 전단에 입력되는 기준클럭을 분주하는 제1분주기와, 상기 제1분주기의 출력을 입력으로 하는 제3PLL부와, 상기 제3PLL부의 출력을 분주하는 제2분주기를 구성하여 멀티 비데오 포맷 각각에 해당하는 클럭을 발생시킬 수 있도록 한 것이다.

Description

에이치디티브의 클럭발생장치
제1도는 일반적인 PLL의 블록 구성도.
제2도는 본 발명의 제1실시예의 블록 구성도.
제3도는 본 발명의 제2실시예의 블록 구성도.
제4도는 본 발명의 제3실시예의 블록 구성도.
제5도는 본 발명의 제4실시예의 블록 구성도.
제6도는 본 발명의 제5실시예의 블록 구성도.
* 도면의 주요 부분에 대한 부호의 설명
21, 22, 42 : 제1, 제2, 제3PLL부 31 : PLL부
1, 11, 21a, 22a, 42a, 53a, 53b : 국부발진기
2, 42b : 분주기 3, 14, 21c, 22c, 42c, 51 : 위상오차검출기
2, 21b, 54a : 1/1000분주기 4, 15, 21d, 22d, 42d, 52 : 루프필터
41, 43 : 제1, 제2 분주기 13, 22b, 54b : 1/1001분주기
16, 23, 55a, 55b, 55c : 선택기 5, 17, 24, 56 : 시스템 클럭 발생용 분주기
본 발명은 에어치디티브(이하, HDTV라 칭함) 수신기에 필요한 클럭을 발생시키는 HDTV의 클럭발생장치에 관한 것으로서, 더욱 상세하게는 비데오 포맷이 단일(Single) 포맷이 아니고 멀티 포맷일 경우 각 포맷에 해당하는 클럭을 전송된 기준클럭(Reference Clock)을 이용하여 발생할 수 있도록 하는 HDTV의 클럭발생장치에 관한 것이다.
현재 미국에서는 HDTV 방송을 위한 규격을 정하기 위해 여러과정을 거쳐 최근에는 제안 업체간의 GA(Grand Alliance)을 형성하여 규격이 어느정도 가시화 되어가고 있으며, 기존에 제안된 규격들은 비데오 포맷이 단일 규격인데 비해 GA의 비데오 규격은 한가지 포맷에 국한하지 않고 여러 가지 비데오 포맷을 수용할 수 있도록 하고 있다.
따라서 수신단에서는 비데오 포맷에 따른 샘플링 주파수를 갖는 클럭이 필요하게 되는데 이러한 클럭들은 송신단 즉, 비데오 엔코더측에서 사용된 클럭과 일치하거나 아니면 라인 주파수(Line Frequency)나 필드 또는 프레임 주파수가 정확하게 일치하여야 한다.
그러나 기존에 제안된 시스템 즉, 단일 영상 포맷을 수용한 경우에는 엔코더측의 샘플링 주파수 또는 이 샘플링 주파수로부터 분주할 수 있는 클럭을 전송클럭(Trans mission Clock)으로 사용하여 전송하고, 수신단에서는 캐리어에 실려 전송된 데이터를 복원하는 시복원(Time Recovery)을 통해 송신단에서의 전송클럭을 복원하여 이를 이용하여 위상동기루프(Phase Locked Loop : 이하, PLL이라 칭함)를 통해 원하는 주파수를 발생하게 되며, 일반적인 PLL의 구성도는 제1도에 도시한 바와 같다.
우선, 이는 국부발진기(1)에서 발생된 클럭을 전송된 기준클럭과 같도록 분주기(2)를 통해 분주한 후, 위상오차검출기(3)에서 기준클럭과 분주된 클럭을 이용하여 두 클럭의 위상오차를 검출한다.
그리고 상기 위상오차검출기(3)에서 검출된 위상오차는 상기 국부발진기(1)를 제어할 수 있는 제어전압으로 변환해주는 루프필터(4)를 거쳐 상기 국부발진기(1)의 제어전압으로 출력된다.
이에 따라 상기 국부발진기(1)에서는 상기 루프필터(4)의 출력을 받아들여 원하는 즉, 기준클럭과 로킹(Locking)되는 클럭을 발생하게 되며, 이 클럭을 이용하여 시스템 클럭 발생용 분주기(5)에서 시스템에 필요로 하는 클럭을 발생하도록 되어 있다.
그러나 상기와 같은 기존에 제안된 시스템에서 사용된 클럭발생장치만으로는 최근 GA가 제안한 멀티 비데오 포맷에 따른 각각의 포맷에 해당하는 클럭을 발생시키는 것은 불가능하였다.
본 발명은 이러한 점을 감안한 것으로, 본 발명은 멀티 비데오 포맷 각각에 해당하는 클럭을 송신단으로 부터의 기준클럭을 이용한 PLL을 구성하여 발생할 수 있도록 함에 그 목적이 있다.
이러한 목적을 달성하기 위한 본 발명의 특징은 국부발진기와, 상기 국부발진기의 출력클럭을 1/1000로 분주하는 1/1000분주기와, 상기 국부발진기의 출력클럭을 1/1001로 분주하는 1/1001분주기와, 입력되는 기준클럭과 상기 국부발진기의 출력이 상기 1/1000 또는 1/1001분주기에 의해 1/1000 또는 1/1001로 분주된 클럭을 받아들여 위상오차를 검출하는 위상오차검출기와, 상기 위상오차검출기에서 출력된 위상오차를 상기 국부발진기의 제어전압으로 출력하는 루프 필터와, 비데오 포맷에 따라 상기 1/1000분주기나 1/1001분주기를 선택하는 선택기와, 상기 루프필터의 제어전압으로 제어된 상기 국부발진기의 출력을 분주하여 시스템 클럭을 발생하는 시스템 클럭 발생용 분주기로 구성되는 HDTV의 클럭발생장치에 있다.
본 발명의 다른 특징은 입력되는 비데오 포맷이 기존 NTSC와 호환을 갖는 포맷일 경우 기준클럭에 로킹되는 클럭을 발생하는 제1PLL부와, 입력되는 비데오 포맷이 NTSC와 호환을 갖지 않는 포맷일 경우 기준클럭에 로킹되는 클럭을 발생하는 제2PLL부와, 입력되는 비데오 포맷에 따라 상기 제1PLL부 또는 제2PLL부의 출력을 선택하기 위한 선택기와, 상기 선택기에 의해 선택된 제1PLL부 또는 제2PLL부의 출력을 분주하여 시스템 클럭으로 발생하는 시스템 클럭 발생용 분주기로 구성되는 HDTV의 클럭발생장치에 있다.
본 발명의 또 다른 특징은 입력되는 기준클럭을 분주하는 제1분주기와, 상기 제1분주기의 출력을 입력으로 하는 제3PLL부와, 상기 제3PLL부의 출력을 분주하는 제2분주기와, 상기 제2분주기의 출력이 입력클럭으로 사용되는 제1 및 제2PLL부와, 입력되는 비데오 포맷에 따라 상기 제1PLL부 또는 제2PLL부의 출력을 선택하기 위한 선택기와, 상기 선택기에 의해 선택된 제1PLL부 또는 제2PLL부의 출력을 분주하여 시스템 클럭으로 발생하는 시스템 클럭 발생용 분주기로 구성되는 HDTV의 클럭발생장치에 있다.
이하, 본 발명의 바람직한 실시예를 첨부도면을 참조로 하여 상세히 설명한다.
우선, 본 발명의 구체적 설명에 앞서 본 발명의 개념을 설명한다.
먼저, GA에서는 한가지 비데오 포맷만을 수용하는 것이 아니라 여러 가지 포맷을 수용하며, 수용하는 비데오 포맷의 조류는 표 1에 나타낸 바와 같이 12가지가 되지만 큰 부류는 787.5라인의 포맷과 1125라인의 포맷이고, 기존의 NTSC(National Televi-sion System Committee)의 프레임 레이트(Frame Rate)와 호환을 갖는 29.97Hz, 59.94Hz와 호환을 갖지 않는 30Hz, 60Hz를 수용하고, 필름모드(Film Mode)인 24와 30Hz를 수용한다.
상기 표 1에서 나타낸 주사선은 실제 주사선이 아니라 화면에 나타나는 액티브 영역의 주사선이기 때문에 실제 주사선보다 작은 것이며, 상기 1080라인이 1125라인에 해당하며, 720라인이 787.5라인에 해당된다.
그리고 상기 표 1과 같은 멀티 포맷을 수용하는 수신기를 개발하는데 있어서 가장 큰 어려움은 각 비데오 포맷에 맞는 클럭을 제공해주는 것이다. 그러나 기존에 제안된 시스템에서는 프레임 레이트가 기존 NTSC와 호환을 갖는 29.97Hz나 59.95Hz를 수용했고 전송된 기준클럭도 이와 동기가 맞는 주파수를 사용함으로써 수신단에서는 이러한 기준클럭을 이용하여 비데오의 샘플링 주파수를 발생시킬 수가 있었다.
예를 들어, Zenith/ATT에서 제안한 DSC-HDTV에서는 전송된 데이터의 심볼 주파수로 171fH를 사용했고, 비데오의 샘플링 주파수는 4788fH를 채택하였으며, 여기서 fH는 NTSC의 라인 주파수이다.
즉, 4788fH=28×171fH의 관계를 이용하여 수신단에서 171fH 클럭을 복원하여 이를 기준으로 이와 위상이 일치하는 4788fH 클럭을 발생시킬 수가 있는 것이다.
그러나 GA의 규격이 멀티 포맷을 수용함으로써 각 포맷들에 해당하는 클럭을 전송된 기준클럭에 로킹되게끔 발생하는데는 매우 어려움이 따른다. 특히 기존 NTSC와 호환을 갖는 프레임 레이트를 갖는 영상 포맷들 즉, 프레임 레이트가 23.97HZ, 29.97HZ, 59.95HZ를 갖는 포맷의 클럭들은 전송된 기준클럭에 동기되게끔 PLL을 구성하여 클럭을 발생시킬 수가 있다. 그러나 이와 호환이 안되고 NTSC와 호환을 갖는 포맷의 프레임 레이트와의 비율이 1000 : 1001을 갖는 24HZ, 30HZ, 60HZ의 경우는 전송된 기준클럭을 이용하여 PLL을 구성하는데는 어려움이 따른다.
따라서 본 발명에서는 NTSC와 호환이 되는 포맷과 호환이 되지 않는 포맷의 프레임 레이트의 비율이 1000 : 1001인점을 고려하여 발진기의 주파수가 1000과 1001로 분주하는 주파수를 찾아 그에 맞는 발진기를 사용하고 1000과 1001로 분주하여 전송된 기준클럭으로 PLL을 구성하고자 한다.
상기와 같은 원리에 바탕을 둔 본 발명을 이하, 보다 상세히 설명한다.
[제1실시예]
제2도는 본 발명의 제1실시예에 따른 구성 블록도로써, 기존의 NTSC와 호환을 갖는 클럭과 호환을 갖지 않는 클럭을 전송된 기준클럭을 이용하여 발생하는 PLL의 구성도를 나타낸 것이다.
이는 클럭을 발생하는 국부발진기(11)와, 상기 국부발진기(11)의 출럭클럭을 1/1000으로 분주하는 1/1000분주기(12)와, 상기 국부발진기(11)의 출력클럭을 1/1101로 분주하는 1/1001분주기(13)와, 입력되는 기준클럭과 상기 국부발진기(11)의 출력이 상기 1/1000 또는 1/1001분주기(12), (13)에 의해 1/1000 또는 1/1001로 분주된 클럭을 받아들여 위상오차를 검출하는 위상오차검출기(14)와, 상기 위상오차검출기(14)에서 출력된 위상오차를 상기 국부발진기(11)의 제어전압으로 출력하는 루프필터(15)와, 비데오 포맷에 따라 상기 1/1000분주기(12)나 1/1001분주기(13)를 선택하는 선택기(16)와, 상기 루프필터(15)의 제어저압으로 제어된 상기 국부발진기(11)의 출력을 분주하여 시스템 클럭으로 사용하는 시스템 클럭 발생용 분주기(17)로 구성된다.
상기와 같이 구성되는 본 발명의 제1실시예에서는 비데오 포맷이 787.5라인일 경우 전체 샘플링 주파수는 4788fH가 되는데, 이때 상기 국부발진기(11)의 주파수는 4788fH가 되어야 하고 로킹을 위한 기준클럭은 4.788fH가 되어야 한다.
따라서 이때 입력되는 비데오 포맷이 787.5라인, 60HZ일 경우 샘플링 주파수는 4788fH×(1001/1000)이 되므로 이때는 상기 국부발진기(11)의 출력을 1/1001로 분주하는 1/1001분주기(13)를 선택하여 분주를 하면 정확히 4.788fH가 출력되게 되므로 기준클럭에 로킹되는 클럭을 발생할 수가 있게 된다.
또한, 입력되는 비데오 포맷이 787.5라인, 59.94HZ일 경우 샘플링 주파수는 4788fH×(1000/1001)이 되므로 이때는 상기 국부발진기(11)의 출력을 1/1000로 분주하는 1/1000분주기(12)를 선택하여 분주하면 기준클럭에 로킹된 클럭을 발생할 수 있게 된다.
그리고 상기 국부발진기(11)에서 출력되는 클럭을 시스템 클럭 발생용 분주기(17)로 분주하여 시스템 클럭으로 사용할 수가 있게 된다.
[제2실시예]
본 발명의 제2실시예는 하나의 국부발진기가 두 개의 서로 다른 포맷 즉, 예를 들어 프레임 레이트가 59.95HZ와 60HZ에 해당하는 주파수를 발생할 수 없을 경우 각각에 맞는 발진기를 사용하여야하는 경우로써, 이는 제3도와 같이 동일한 기준클럭을 이용하여 로킹을 거는 두 개의 PLL을 형성하고 이때 각각의 PLL의 국부발진기는 서로 다른 주파수를 발생하도록 한 것이다.
즉, 입력되는 비데오 포맷이 기존 NTSC와 호환을 갖는 포맷을 경우 기준 클럭에 로킹되는 클럭을 발생하는 제1PLL부(21)와, 입력되는 비데오 포맷이 NTSC와 호환을 갖지 않는 포맷일 경우 기준클럭에 로킹되는 클럭을 발생하는 제2PLL부(22)와, 입력되는 비데오 포맷에 따라 상기 제1PLL부(21) 또는 제2PLL부(22)의 출력을 선택하기 위한 선택기(23)와, 상기 선택기(23)에 의해 선택된 제1PLL부(21) 또는 제2PLL부(22)의 출력을 분주하여 시스템 클럭으로 발생하는 시스템 클럭 발생용 분주기(24)로 구성된다.
상기 제1PLL부(21)는 클럭을 발생하는 국부발진기(21a)와, 상기 국부발진기(21a)의 출력을 1/1000으로 분주하는 1/1000분주기(21b)와, 상기 국부발진기(21a)의 출력이 1/000로 분주된 클럭과 입력되는 기준클럭을 받아들여 위상오차를 검출하는 위상오차검출기(21c)와, 상기 위상오차검출기(21c)의 출력을 상기 국부발진기(21a)의 제어전압으로 출력하는 루프필터(21d)로 구성된다.
그리고 상기 제2PLL부(22)는 클럭을 발생하는 국부발진기(22a)와, 상기 국부발진기(22a)의 출력을 1/1001으로 분주하는 1/1001분주기(22b)와, 상기 국부발진기(22a)의 출력이 1/1000로 분주된 클럭과 입력되는 기준클럭을 받아들여 위상오차를 검출하는 위상오차검출기(22c)와, 상기 위상오차검출기(22c)의 출력을 상기 국부발진기(22a)의 제어전압으로 출력하는 루프필터(22d)로 구성된다.
상기와 같이 구성된 본 발명의 제2실시예에서는 예를 들어 프레임 레이트가 59.94HZ일 경우 샘플링 주파수가 4788fH이면 상기 국부발진기(21a)에서는 4788fH를 발생하도록 한다.
이를 1/1000분주기(21b)를 이용하여 1/1000로 분주하면 4.788fH가 발생되어 기준클럭과 같게 되고, 제2PLL부(22)의 국부발진기(22a)에서는 4788fH×(1001/1000)에 해당하는 클럭이 발생되어 이를 1/1001로 분주하면 4.788fH가 발생되어 역시 기준클럭과 일치하게 된다.
이렇게 두 개의 국부발진기(21a), (22a)에서 출력되는 클럭중에서 입력되는 비데오 포맷에 따라 선택기(23)로 하나의 클럭을 선택하게 된다.
즉, 비데오 포맷이 59.94HZ나 29.97HZ의 프레임 레이트일 경우 국부발진기(21a)의 출력을 선택하게 되고, 30HZ나 60HZ의 프레임 레이트일 경우 국부발진기(22a)의 출력을 선택하게 된다.
이때 선택된 클럭을 시스템 클럭 발생용 분주기(24)로 분주하여 시스템 클럭으로 사용할 수 있게 된다.
[제3실시예]
본 발명에 따른 제3실시예는 제1 및 제2실시예에 있어서 발생되는 클럭(기준클럭 : Ref2)이 전송된 기준클럭(Ref1)에서 분주되지 않을 경우나 로킹되지 않을 경우 또다른 PLL을 구성하여 기준클럭을 분주하는 경우로써, 이는 제4도에 도시한 바와 같다.
이는 제1실시예 및 제2실시예에 따른 제2도 및 제3도의 PLL의 전단에 PLL부(31)를 구성한 것으로, 상기 PLL부(31)의 발생클럭(Ref2)이 입력되는 기준클럭(Ref1)에서 분주되지 않거나 로킹되지 못할 경우 상기 PLL부(31)의 발생클럭(Ref2)을 다시 제1 또는 제2실시예에 따른 PLL을 통하여 기준클럭(Ref1)에 로킹되는 클럭을 발생하는 것이다.
[제4실시예]
본 발명에 따른 제4실시예는 제3실시예와 마찬가지로 제1 및 제2실시예에 있어서 발생되는 클럭이 전송된 기준클럭에서 분주되지 않을 경우나 로킹되지 않을 경우 제1 및 제2실시예의 전단에 분주기와 또 다른 PLL을 구성하여 기준클럭을 분주해야 할 경우로써, 이는 제5도에 도시한 바와 같이 제2실시예의 전단에 구성할 경우를 설명한다.
즉, 입력되는 기준클럭을 필요한 분주비로 분주하는 제1분주기(41)와, 상기 제1분주기(41)의 출력을 입력으로 하는 제3PLL부(42)의 출력을 필요한 분주비로 분주하는 제2분주기(43)와, 상기 제2분주기(43)의 출력이 입력클럭으로 사용되는 제1 및 제2PLL부(21), (22)와, 입력되는 비데오 포맷에 따라 사기 제1PLL부(21) 또는 제2PLL부(22)의 출력을 선택하기 위한 선택기(23)와, 상기 선택기(23)에 의해 선택된 제1PLL부(21) 또는 제2PLL부(22)의 출력을 분주하여 시스템 클럭으로 발생하는 시스템 클럭 발생용 분주기(24)로 구성된다.
그리고 상기 제3PLL부(42)는 국부발진기(42a0와, 상기 국부발진기(42a)의 출력을 8분주하는 분주기(42b)오, 상기 분주기(42b)의 출력과 상기 제1분주기(41)의 출력을 입력으로 하여 위상오차를 검출하는 위상오차검출기(42c)와, 상기 위상오차검출기(42c)의 위상오차출력을 상기 국부발진기(42a)의 제어전압으로 발생하는 루프 필터(42d)로 구성된다.
상기와 같이 구성되는 본 발명이 제4실시예에서는 예를들어 샘플링 주파수가 4800fH일 경우와 이보다 0.1% 높은 4800fH×(1001/1000)를 이용하여 멀티 비데오 포맷을 수용하고자 할 경우에 대해서 설명한다.
먼저, 제1PLL부(21)의 국부발진기(21a)는 4800fH을 발생하고 제2PLL부(22)의 국부발진기(22a)는 4800fH×(1001/1000)를 발생하도록 한다.
그리고 상기 국부발진기(21a)의 출력을 1/1000로 분주하면 4.8fH가 된다. 그러나 이때 상기 제1PLL부(21)에 로킹을 걸기 위한 기준클럭도 4.8fH가 되어야 하는데 만약 전송된 기준클럭이 171fH이면 곧바로 분주가 안되기 때문에 먼저 171fH를 제1분주기(41)를 통하여 1/57로 분주하여 3fH를 만들어 이 클럭을 제3PLL부(42)를 통하여 24fH를 만든다.
이렇게 발생된 24fH를 제2분주기(43)를 통하여 1/5로 분주하여 4.8fH를 얻어 제1 및 제2PLL부(21), (22)의 입력클럭으로 사용한다.
한편, 상기 제2PLL부(22)의 국부발진기(22a)의 출력은 480.8fH가 되도록 1/1001로 분주하면 4.8fH가 발생되어 기준클럭인 4.8fH와 일치하게 된다. 따라서 4.8fH에 로킹된 클럭들은 입력 비데오 포맷의 종류에 따라 선택되게 된다.
즉, 비데오 포맷이 23.97HZ, 24.97HZ, 59.94HZ의 포맷이면 상기 제1PLL부(21)의 국부발진기(21a)의 출력을 선택하게 되고, 24HZ, 30HZ, 60HZ이면 상기 제2PLL부(22)의 국부발진기(22a)의 출력을 선택하여 시스템에 제공하게 된다.
[제5실시예]
본 발명의 제5실시예는 제6도에 도시한 바와 같이 위상오차검출기(51)와 루프필터(52)는 한 개를 이용하고 국부발진기(53a), (53b) 및 분주기(54a), (54b)는 2개를 사용하고 선택기(55a), (55b), (55c)는 3개를 사용하여 입력 비데오 포맷에 따라 해당 국부발진기와 분주기를 선택할 수 있도록 한 것으로, 제2실시예와 원리는 동일하므로 상세설명은 약한다.
이상에서 살펴본 바와 같이 본 발명은 PLL을 구성하여 입력되는 비데오 포맷이 멀티 포맷일 경우 각 포맷에 해당하는 클럭을 송신단에서 전송된 기준클럭을 이용하여 발생할수 있도록 함으로써 종래의 시스템이 GA가 제안한 멀티 비데오 포맷에 따른 각각의 포맷에 맞는 클럭을 발생할 수 없었던 점을 해결한 것이다.

Claims (5)

  1. 입력되는 비데오 포맷이 NTSC와 호환을 갖는 포맷일 경우 기준클럭에 로킹되는 클럭을 발생하는 제1PLL부와, 입력되는 비데오 포맷이 NTSC와 호환을 갖지 않는 포맷일 경우 기준클럭에 로킹되는 클럭을 발생하는 제2PLL부와, 입력되는 비데오 포맷에 따라 상기 제1PLL부 또는 제2PLL부의 출력을 선택하는 선택기와, 상기 선택기에 의해 선택된 제1PLL부 또는 제2PLL부의 출력을 분주하여 시스템 클럭으로 발생하는 시스템 클럭 발생용 분주기로 구성됨을 특징으로 하는 HDTV의 클럭발생장치.
  2. 제1항에 있어서, 상기 제1PLL부는 1/1000분주기를 구비함을 특징으로 하는 HDTV의 클럭발생장치.
  3. 제1항에 있어서, 상기 제2PLL부는 1/1001분주기를 구비함을 특징으로 하는 HDTV의 클럭발생장치.
  4. 제1항에 있어서, 상기 제1 및 제2PLL부의 출력클럭이 상기 기준클럭에서 분주되지 않거나 기준클럭에 로킹되지 않을 경우 상기 제1 및 제2PLL부의 전단에 또 다른 PLL부를 구성함을 특징으로 하는 HDTV의 클럭발생장치.
  5. 입력되는 기준클럭을 분주하는 제1분주기와, 상기 제1분주기의 출력을 입력으로 하는 제3PLL부와, 상기 제3PLL부의 출력을 분주하는 제2분주기와, 상기 제2분주기의 출력이 입력클럭으로 사용되는 제1 및 제2PLL부와, 입력되는 비데오 포맷에 따라 상기 제1PLL부 또는 제2PLL부의 출력을 선택하는 선택기와, 상기 선택기에 의해 선택된 제1PLL부 또는 제2PLL부의 출력을 분주하여 시스템 클럭으로 발생하는 시스템 클럭 발생용 분주기로 구성됨을 특징으로 하는 HDTV의 클럭발생장치.
KR1019940013254A 1994-06-13 1994-06-13 에이치디티브의 클럭발생장치 KR0135151B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940013254A KR0135151B1 (ko) 1994-06-13 1994-06-13 에이치디티브의 클럭발생장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940013254A KR0135151B1 (ko) 1994-06-13 1994-06-13 에이치디티브의 클럭발생장치

Publications (2)

Publication Number Publication Date
KR960003396A KR960003396A (ko) 1996-01-26
KR0135151B1 true KR0135151B1 (ko) 1998-04-22

Family

ID=19385182

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940013254A KR0135151B1 (ko) 1994-06-13 1994-06-13 에이치디티브의 클럭발생장치

Country Status (1)

Country Link
KR (1) KR0135151B1 (ko)

Also Published As

Publication number Publication date
KR960003396A (ko) 1996-01-26

Similar Documents

Publication Publication Date Title
DE69636429T2 (de) Verfahren und Gerät zur Erzeugung von Synchronisierungssignalen mit variabler Rate
US6801591B1 (en) Clock recovery
KR900006472B1 (ko) 샘플링 클록 재생회로
US4600943A (en) Sampling pulse generator
EP0644657A1 (en) Phase-locked oscillator circuit
JPS6119261A (ja) 周波数変換回路
US6028641A (en) Device and method for generating a stable system clock in HDTV
GB1571842A (en) Television tuning apparatus
US5686968A (en) Synchronizing signal generation circuit
PL168665B1 (pl) Urzadzenie do wytwarzania sygnalów zegarowych dla ukladów przetwarzania cyfrowegoodbiornika telewizyjnego PL PL PL
EP0735715B1 (en) Radio communication terminal station
KR0135151B1 (ko) 에이치디티브의 클럭발생장치
AU675840B2 (en) Composite clock signal
US4974069A (en) Apparatus for automatically adapting an input video signal for a color printing device
US6404833B1 (en) Digital phase synchronizing apparatus
KR20010029434A (ko) 클럭 선택을 위한 디지탈 스위칭 이행 시의 타임-워킹방지 방법 및 시스템
KR19990023865A (ko) 위상 동기 루프 회로
KR0177237B1 (ko) 디지탈 비디오카세트레코더에 있어서 락드모드용 오디오계의 클럭생성기
KR100317289B1 (ko) 디지털 티브이의 동기신호 보정장치
JPH0831968B2 (ja) クロック位相制御回路
KR100253577B1 (ko) 삼중 위상 동기 루프
WO2000008790A1 (fr) Generateur de signaux d'horloge, procede de generation de signaux d'horloge et recepteur de signaux
JP3260567B2 (ja) クロック生成回路
JPH04369930A (ja) Tdma−tdd通信における周波数制御方式
KR19990058828A (ko) 망 동기 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20101223

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee