KR0121161Y1 - 병렬 공용 버스에서의 에스디엘시 데이타 스위칭 장치 - Google Patents

병렬 공용 버스에서의 에스디엘시 데이타 스위칭 장치

Info

Publication number
KR0121161Y1
KR0121161Y1 KR2019930030169U KR930030169U KR0121161Y1 KR 0121161 Y1 KR0121161 Y1 KR 0121161Y1 KR 2019930030169 U KR2019930030169 U KR 2019930030169U KR 930030169 U KR930030169 U KR 930030169U KR 0121161 Y1 KR0121161 Y1 KR 0121161Y1
Authority
KR
South Korea
Prior art keywords
data
reception
bus
unit
received
Prior art date
Application number
KR2019930030169U
Other languages
English (en)
Other versions
KR950020628U (ko
Inventor
최억우
Original Assignee
정장호
금성정보통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정장호, 금성정보통신주식회사 filed Critical 정장호
Priority to KR2019930030169U priority Critical patent/KR0121161Y1/ko
Publication of KR950020628U publication Critical patent/KR950020628U/ko
Application granted granted Critical
Publication of KR0121161Y1 publication Critical patent/KR0121161Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40006Architecture of a communication node
    • H04L12/40013Details regarding a bus controller
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Communication Control (AREA)

Abstract

본 고안은 다수의 노드가 병렬 버스를 공유하고 공용 병렬 버스를 통하여 데이터를 교환하는 방법에 관한 것으로, 특히 일정한 바이트 단위의 데이타가 아닌 SDLC데이타 스위칭 장치에 관한 것이다.
이와 같은 본 고안의 목적을 달성하기 위한 수단은 공용버스의 동기 클럭과 동기신호를 발생시키는 동기클럭/동기신호 발생수단과, 노드에 위치하여 링크로 부터 수신되는 직렬 데이타를 검색하고 제어하여 병렬 데이타로 변환시키는 데이타 수신 제어수단과, 링크로부터 수신된 프레임의 개수를 카운트하는 링크 수신 프레임 카운터 수단과, 링크로 부터 수신된 데이타를 버스를 전송하기전에 임시저장하기 위한 송신데이타 수단과, 송수신 상태를 제어하는 송수신 제어수단과, 송신데이타의 목적 어드레스를 결정하는 목적 어드레스 수단과, 수신되는 신호를 임시저장하는 수신데이타 수단과, 버스 점유를 제어하는 버스중재수단과, 수신데이타를 임시저장하는 수신 데이타 수단과 저장된 데이타를 송신하도록 제어하는 송신제어 수단과, 수신된 어드레스와 로컬 어드레스를 비료하는 비교수단과, 버스로부터 수신되는 데이타의 수신 여부를 결정하고 제어하는 수신상태 제어수단과, 버스로 부터 수신되어 현재 수신 데이타 수단에 저장된 프레임의 수를 카운트하는 수신프레임 카운터 수단으로써 달성되는 것이다.

Description

병렬 공용 버스에서의 에스디엘시(SDLC) 데이타 스위칭 장치
첨부된 도면은 본 고안 병렬 공용 버스에서의 SDLC 데이타 스위칭 장치 구성도
*도면의 주요 부분에 대한 부호의 설명
100A:마스터부 100B:노드부
10:동기클럭/동기신호 발생부 20:데이타 수신 제어부
30:링크 수신 프레임 카운터 40:송신데이타 플립플롭부
50:송신결정 및 제어부 60:목적 어드레스 플립플롭부
70:버스 중재부 80:수신데이타 플립플롭부
90:데이타 송신 제어부 100:어드레스 비교부
110:수신결정 및 제어부 120:버스 수신 프레임 카운터
본 고안은 다수의 노드가 병렬 버스를 공유하고 병렬 공용 버스를 통하여 데이타를 교환하는 장치에 관한 것으로, 특히 일정한 바이트 단위의 데이타가 아닌 SDLC포맷(FORMAT)의 데이타를 고속으로 병렬 스위칭 가능토록 한 병렬 공용 버스에서의 SDLC데이타 스위칭 장치에 관한 것이다.
통상, 링크로부터 수신 입력되는 데이타를 지역 어드레스로 설정하여 수신하고 또는 데이타를 송신할 시에 다량의 입출력 데이타를 신속히 처리하기 위해서 데이타 버스 시스템이 이용되고 있다.
이때, 송수신시 사용되는 직렬데이타를 신속히 처리하여 기록하는 시스템 구성이 필요하게 되는데 일정한 바이트 포맷이 아닌 경우에는 스위칭 방법이 고려되지 않아 고속 데이타 스위칭이 불가능한 문제점이 있었다.
따라서 본 고안은 일정 바이트 단위가 아닌 데이타인 SDLC포맷 데이타를 병렬 공용 버스를 통하여 고속으로 수위칭 가능하도록 병렬 공용 버스에서의 SDLC데이타 스위칭 장치를 제공 하는데 있다.
이러한 본 고안의 목적을 달성하기 위한 기술적 수단은 공용 버스의 동기 클럭과 동기 신호를 발생시키는 동기클럭/동기신호 발생부와, 링크로 부터 수신되는 직렬 데이타를 병렬 데이타로 변환하고 어드레스와 프레임 및 데이타를 각각 분리하여 출력하는 데이타 수신 제어부와, 상기 데이타 수신 제어부에서 얻어지는 프레임수를 카운트하고 그 결과값을 송신결정 및 제어부에 인가하는 링크 수신 프레임 카운터와, 상기 데이타 수신 제어부로 부터 얻어지는 데이타를 임시 저장하기 위한 송신 데이타 플립플롭부와, 상기 데이타 수신 제어부에서 얻어지는 어드레스로 부터 목적 어드레스를 결정하는 목적 어드레스 플립플롭부와, 상기 링크 수신 프레임 카운터와 버스 점유를 제어하는 버스 중재부의 출력에 따라 송신 시기를 결정하고 상기 데이타 플립플롭부 및 목적 어드레스 플립플롭부의 출력을 제어하는 송신 결정 및 제어부와, 수신 데이타를 임시 저장하기 위한 수신 데이타 플립플롭부와, 상기 수신 데이타 플립플롭부에 저장된 데이타를 링크로 송신하는 테이타 송신 제어부와, 수신된 어드레스와 로컬 어드레스와를 비교하는 어드레스 비교부와, 상기 어드레스 비교부의 출력에 따라 상기 수신 데이타 플립플롭부 및 수신 프레임을 카운트하는 버스 수신프레임 카운터를 제어하는 수신결정 및 제어부로 이루어 진다.
이하, 본 고안을 첨부한 도면에 의거 상세히 설명하면 다음과 같다.
첨부한 도면은 본 고안에 의한 병렬 공용 버스에서의 SDLC데이타 스위칭 장치 구성도로써, 버스의 마스터기능을 수행하도록 동기클럭과 동기신호를 발생하는 동기클럭/동기신호 발생부(10)를 마스터부(100A)로 구성하고, 상기 동기클럭/동기신호 발생부(100A)의 출력에 의해 동기되어 송수신 데이타를 처리하도록 노드부(100B)가 구성 되어져 있다.
상기에서 노드부(100B)는 링크로 부터 수신되는 직렬 데이타를 병렬 데이타로 변환하고 어드레스와 프레임및 데이타를 각각 분리하여 출력하는 데이타 수신 제어부(20)와, 상기 데이타 수신 제어부(20)에서 얻어지는 프레임수를 카운트하고 그 결과값을 송신결정 및 제어부(50)에 인가하는 링크 수신 프레임 카운터(30)와, 상기 데이타 수신 제어부(20)로 부터 얻어지는 데이타를 임시 저장하기 위한 송신 데이타 플립플롭부(40)와, 상기 데이타 수신 제어부(20)에서 얻어지는 어드레스로 부터 목적 어드레스를 결정하는 목적 어드레스 플립플롭부(60)와, 상기 링크 수신 프레임 카운터(30)와 버스 점유를 제어하는 버스 중재부(70)의 출력에 따라 송신 시기를 결정하고 상기 송신데이타 플립플롭부(40) 및 목적 어드레스 플립플롭부(60)의 출력을 제어하는 송신결정 및 제어부(50)와, 공용 병렬 버스를 통해 수신되는 수신 데이타를 임시 저장하기 위한 수신 데이타 플립플롭부(80)와, 상기 수신 데이타 플립플롭부(80)에 저장된 데이타를 링크로 송신하는 데이타 송신제어부(90)와, 수신된 어드레스와 로컬 어드레스와를 비교하는 어드레스 비교부(100)와, 상기 어드레스 비교부(100)의 출력에 따라 상기 수신 데이타 플립플롭부(80) 및 수신 프레임을 카운트하는 버스 수신프레임 카운터(120)를 제어하는 수신결정 및 제어부(110)로 구성 되었다.
이와 같이 구성된 본 고안에 의한 공용 병렬 버스에서의 SDLC데이타 스위칭 장치의 작용,효과를 설명하면 다음과 같다.
먼저, 링크로 부터 프레임이 수신되어지면 데이타 수신 제어부(20)는 수신된 직렬 데이타를 병렬데이타로 변환하고 목적 어드레스를 검색하여 목적 어드레스 플립플롭부(60)에 이를 기록함과 동시에 수신되는 데이타 프레임의 끝임을 나타내는 클로징 플래그(Closing Flag)가 검출될때까지 수신 데이타를 병렬로 변환하여 송신 데이타 플립플롭부(40)에 기록하게 된다.
또한, 데이타 수신 제어부(20)는 수신 프레임의 클로징 플래그(Closing Flag)을 기록한 후 더미(Dummy)로 스톱 플래그(Stop Flag)을 기록하여 플립플롭 판독(Reac)시 또는 버스로 데이타를 송신할 경우 송신 프레임의 끝임을 알수 있도록 한다.
그리고, 스톱 플래그(Stop Flag)가 송신데이타 플립플롭부(40)에 기록 되어질 때 수신 프레임 카운터(30)를 업시켜 송신 데이타 플립플롭부(40)에 1프레임의 데이타가 기록되었음을 송신결정 및 제어부(50)에 알리면 송신결정 및 제어부(50)에서는 버스 중재부(70)로 부터 버스 점유기회를 얻어 목적 어드레스 플립플롭부(60)를 제어하여 현재 전송하고자 하는 데이타의 목적 어드레스를 먼저 수신단에 전송토록 하고, 이후 송신데이타 플립플롭부(40)를 제어하여 병렬 공용 버스로 데이타를 송신 토록 한다.
여기서 송신결정 및 제어부(50)는 스톱 플래그(Stop Flag)가 검색되어지면 송신 데이타 플립플롭부(40)의 데이타 송신동작을 중지시키고, 링크 수신프레임 카운터(30)를 다운시킨다(30).
한편, 수신단의 어드레스 비교부(100)는 병렬 공용 버스로 부터 수신된 목적 어드레스와 로컬 어드레스와를 비교하여 그 결과값을 수신결정 및 제어부(110)에 인가하게 되고, 수신결정 및 제어부(110)는 그 결과값에 따라 수신 여부를 결정하게 된다.
이때, 데이타 수신으로 결정되어 지면 수신 데이타 플립플롭부(80)를 기동시켜 수신되는 데이타를 기록토록 하고, 스톱 플래그가 검출되면 수신 데이타의 기록을 중지시키고 버스 수신 프레임 카운터(120)를 업하게 된다.
그리고 현재 링크로 송신할 데이타가 존재할 경우에는 버스 수신 프레임 카운터(120)가 업 되어져 있는 상태에서 데이타 송신 제어부(90)는 수신 데이타 플립플롭부(80)에 기록된 데이타를 판독하여 직렬 데이타로 변환을 한 후 링크로 송신을 하게 되며, 이와 같이 링크로 데이타를 송신하는 도중에 스톱 플래그가 검색되어 지면 데이타 송신을 중지하고 상기한 버스 수신 프레임 카운터(120)를 다운 시킴으로써 데이타 수신 및 송신을 종료 하게 되는 것이다.
이상에서와 같이 본 발명은 일정한 포멧이 아닌 SDLC 직렬 데이타를 수신하여 병렬 공용 버스로 고속 데이타 스위칭이 가능한 효과가 있다.

Claims (1)

  1. 버스의 마스터기능을 수행하도록 등기클럭과 동기신호를 발생하는 동기클럭/동기신호 발생부(10)와, 링크로 부터 수신되는 직렬 데이타를 병렬 데이타로 변환하고 어드레스와 프레임및 데이타를 각각 분리하여 출력하는 데이타 수신 제어부(20)와, 상기 데이타 수신 제어부(20)에서 얻어지는 프레임수를 카운트하고 그 결과값을 송신결정 및 제어부(50)에 인가하는 링크 수신 프레임 카운터(30)와, 상기 데이타 수신 제어부(20)로 부터 얻어지는 데이타를 임시 저장하기 위한 송신 데이타 플립플롭부(40)와, 상기 데이타 수신 제어부(20)에서 얻어지는 어드레스로 부터 목적 어드레스를 결정하는 목적 어드레스 플립플롭부(60)와, 상기 링크 수신 프레임 카운터부(30)와 버스 점유를 제어하는 버스 중재부(70)의 출력에 따라 송신 시기를 결정하고 상기 송신데이타 플립플롭부(40) 및 목적 어드레스 플립플롭부(60)의 출력을 제어하는 송신결정 및 제어부(50)와, 병렬 공용 버스를 통해 수신되는 수신 데이타를 임시 저장하기 위한 수신 데이타 플립플롭부(80)와, 수신된 어드레스와 로컬 어드레스와를 비교하는 어드레스 비교부(100)부와, 상기 어드레스 비교부(100)의 출력에 따라 수신 데이타 플립플롭부(80) 및 수신 프레임을 카운트하는 버스 수신프레임 카운터부(120)를 제어하는 수신결정 및 제어부(110)와, 상기 수신결정 및 제어부(110)의 제어에 의해 상기 수신 데이타 플립플롭부(80)에 저장된 데이타를 링크로 송신하는 데이타 송신 제어부(90)로 구성된것을 특징으로 하는 병렬 공용 버스에서의 에스디엘시(SDLC)데이타 스위칭 장치.
KR2019930030169U 1993-12-28 1993-12-28 병렬 공용 버스에서의 에스디엘시 데이타 스위칭 장치 KR0121161Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019930030169U KR0121161Y1 (ko) 1993-12-28 1993-12-28 병렬 공용 버스에서의 에스디엘시 데이타 스위칭 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019930030169U KR0121161Y1 (ko) 1993-12-28 1993-12-28 병렬 공용 버스에서의 에스디엘시 데이타 스위칭 장치

Publications (2)

Publication Number Publication Date
KR950020628U KR950020628U (ko) 1995-07-26
KR0121161Y1 true KR0121161Y1 (ko) 1998-07-15

Family

ID=19373190

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019930030169U KR0121161Y1 (ko) 1993-12-28 1993-12-28 병렬 공용 버스에서의 에스디엘시 데이타 스위칭 장치

Country Status (1)

Country Link
KR (1) KR0121161Y1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100464329B1 (ko) * 1998-02-09 2005-04-06 삼성전자주식회사 여러 개의 통신 포트를 가지고 있는 통신 보드에서독립적으로각각의 포트를 제어/관리하는 시스템 및방법

Also Published As

Publication number Publication date
KR950020628U (ko) 1995-07-26

Similar Documents

Publication Publication Date Title
US4366478A (en) Signal transmitting and receiving apparatus
KR970049636A (ko) 데이타 전송 시스템 및 그 방법
KR0121161Y1 (ko) 병렬 공용 버스에서의 에스디엘시 데이타 스위칭 장치
JPH1198099A (ja) データ多重化方法および装置
KR920010977B1 (ko) 개선된 성능의 메모리 버스 아키텍쳐(memory bus architecture)
JPH02237336A (ja) 情報伝送ネットワークへのハイアラーキ化されたアクセス方法および装置
JP2708366B2 (ja) データ処理システム及びその補助制御装置
JP3161795B2 (ja) 位相制御装置
JP3063291B2 (ja) 回線監視回路
SU1532941A1 (ru) Устройство обмена информацией
SU1481781A1 (ru) Устройство дл обмена информацией
KR950035207A (ko) 셀 다중화장치
KR950001722A (ko) 디지탈신호처리방법 및 그 장치
JPS59224944A (ja) デ−タ転送方式
JPS5850380B2 (ja) 制御システムの試験装置
JPS6233389A (ja) 記憶装置
JP2001144823A (ja) 時分割多重伝送方法
JPH0453138B2 (ko)
KR960003173A (ko) 디지탈신호처리시스템에 있어서 입출력동기제어장치
JPS6236933A (ja) フレ−ム位相補正回路
JPH05298179A (ja) メモリ制御システム
HU189865B (hu) Rendszertechnikai elrendezés két mikrogép közötti adattranszfer megvalósítására videovezérlő alkalmazásával
JPH0247946A (ja) シリアルデータ転送方式
JPS6024497B2 (ja) デ−タ転送方式
JPH09311811A (ja) シングルポートram2方向アクセス回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20030219

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee