KR0113221Y1 - 모뎀의 송수신 지연시간 제거회로 - Google Patents

모뎀의 송수신 지연시간 제거회로 Download PDF

Info

Publication number
KR0113221Y1
KR0113221Y1 KR2019910024077U KR910024077U KR0113221Y1 KR 0113221 Y1 KR0113221 Y1 KR 0113221Y1 KR 2019910024077 U KR2019910024077 U KR 2019910024077U KR 910024077 U KR910024077 U KR 910024077U KR 0113221 Y1 KR0113221 Y1 KR 0113221Y1
Authority
KR
South Korea
Prior art keywords
modem
transmission
main system
reception
data
Prior art date
Application number
KR2019910024077U
Other languages
English (en)
Other versions
KR930016814U (ko
Inventor
윤태욱
Original Assignee
이희종
Lg산전 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이희종, Lg산전 주식회사 filed Critical 이희종
Priority to KR2019910024077U priority Critical patent/KR0113221Y1/ko
Publication of KR930016814U publication Critical patent/KR930016814U/ko
Application granted granted Critical
Publication of KR0113221Y1 publication Critical patent/KR0113221Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0016Arrangements for synchronising receiver with transmitter correction of synchronization errors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Communication Control (AREA)
  • Bidirectional Digital Transmission (AREA)

Abstract

본 고안은 주시스템과 주변시스템간에 단일칩모뎀으로 인터페이스될 때 필연적으로 발생되는 지연시간을 제거하기 위하여 모뎀에 항상 저전위의 송신요청신호가 입력되도록 하고, 송수신데이타를 증폭하기 위한 연산증폭기를 구비하여 고속의 데이타 송수신이 가능토록 하기 위한 것이다.

Description

모뎀의 송수신 지연시간 제거회로
제1도는 일반적인 모뎀의 연결을 보인 블록도.
제2도는 제1도 각부의 신호파형도.
제3도는 일반적인 모뎀에 본 고안의 지연시간 제거회로가 접속된 상태를 보인 블록도.
* 도면의 주요부분에 대한 부호의 설명
1 : 주시스템 2 : 모뎀
3 : 하이브리드코일 4 : 아날로그스위치
OP1, OP11 : 연산증폭기
본 고안은 단일칩(Single Chip) 모뎀에 관한 것으로, 특히 데이타의 송수신시 발생되는 송신요청/송신제어(RTS/CTS) 지연시간 및 CDoff 지연시간을 제거하여 데이타의 송수신이 빠르게 수행될 수 있도록 하기 위한 모뎀의 송수신 지연시간 제거회로에 관한 것이다.
주시스템과 주변시스템간에 통신이 이루어지기 위해서는 제1도에 도시한 것과 같이 두 시스템이 모뎀에 의해 인터페이스되어야 한다. 그러므로 종래에 있어서는 주시스템(1)과 데이타를 송수신할 수 있는 모뎀(2)을 주시스템(1)에 연결하고, 주변시스템에 데이타를 송수신할 때 데이타신호를 증폭하기 위한 연산증폭기(OP1)를 모뎀(2)에 연결되며, 전화회선(Phone Line) 인터페이스용 하이브리드 코일(3)을 상기 연산증폭기(OP1)의 비반전입력단에 접속하여 구성하였다. 이의 작용을 신호파형도인 제2도를 참조하여 살펴보면 다음과 같다. 주시스템(1)으로부터 주변시스템으로 데이타가 송신될 때는 모뎀송신준비신호(DTR : DATA TERMINAL READY)가 저전위로 전이된 상태에서 저전위의 송신요청신호(RTS : REQUEST TO SEND)가 모뎀(2)으로 입력되면 모뎀(2)은 제2도의 (다)에 도시한 지정시간(tRCON)이 경과한 후에 제2도의 (라)에 도시한 것과 같이 저전위의 송신제어신호(CTS : CLEAR TO SEND)를 주시스템(1)으로 출력한다. 따라서, 주시스템(1)은 출력단자(TXD)로 데이타를 출력하게 되고, 이 데이타는 모뎀(2)에서 아날로그신호로 변환된 후 연산증폭기(OP1)에서 증폭되어 하이브리드코일(3)을 통해 주변시스템으로 송신된다. 그리고 주변시스템으로부터 주시스템(1)에 데이타가 수신될 때는 수신데이타는 하이브리드코일(3)을 통과한 후 연산증폭기(OP1)의 비반전입력단자에 인가되어 증폭되어 모뎀(2)의 수신단자(RXC)로 입력된다. 이때 모뎀(2)은 저전위의 수신제어신호(CD)를 주시스템(1)으로 출력하여 수신데이타가 모뎀(2)을 통해 주시스템(1)으로 수신되게 한다. 이후 수신이 완료되면 소정시간(tCDOFF)이 경과한 후에 모뎀(2)은 고전위의 수신제어신호(CD)를 출력한다. 그러므로 이와 같은 구성의 통신인터페이스에 있어서는 송수신시tRCON +tCDOFF만큼의 지연시간이 소요되어 전력제어 등과 같은 제어시스템에 필요한 데이타의 고속송수신이 불가능하여 만족할 만한 성과를 거두기가 어려웠다.
따라서, 본 고안은 상기의 문제점을 해결하기 위해 모뎀의 신호입력단에 항상 저전위의 송수신요청신호(RTS)가 인가되게 하는 동시에 모뎀의 모드를 전이중방식으로 설정하여 두고, 송신 또는 수신데이타가 각각의 연산증폭기를 통해 송신 또는 수신되도록 하여 데이타의 송수신시 지연시간이 제거되도록 하기 위한 것이다.
본 고안은 모뎀인터페이스 구성을 제3도를 참조하여 설명하면 다음과 같다. 주시스템(1)과 데이타를 송수신할 수 있는 모뎀(2)을 주시스템(1)에 연결하고, 주시스템(1)의 송신요청신호(RTS)에 의해 제어되는 아날로그스위치(4)를 구비하여 주시스템(1)과 주변시스템간의 데이타 송수신시 송수신데이타신호를 각기 증폭하기 위한 연산증폭기(OP1), (OP11)를 모뎀(2)의 출력 및 입력단자(TXC), (RXC)와 상기 아날로그스위치(4)의 일측 및 타측단자(X0), (X1)간에 접속하며, 그 아날로그스위치(4)의 공통단자(X)를 하이브리드코일(3)에 접속하여 구성한다.
이와 같이 인터페이스되는 시스템의 작용 및 효과를 살펴보면 다음과 같다. 모뎀(2)에 입력되는 송신요청신호(RTS)가 항상 저전위이므로 모뎀(2)은 주시스템(1)으로 항상 저전위의 송신제어신호(CTS)를 출력한다. 따라서 주시스템(1)은 언제든지 데이타를 주변시스템으로 송신할 수 있다. 이때 주시스템(1)이 데이타를 송신하기 위하여 저전위의 송신요청신호를(RTS)를 출력하면 이 신호는 아날로그 스위치(4)의 제어단자(A)에 입력되어 일측 입력단자(X0)와 공통단자(X)가 접속상태가 되어 데이타송신이 가능해진다. 따라서 주시스템(1)으로부터 출력된 데이타는 모뎀(2)에서 아날로그신호로 변환되고, 연산증폭기(OP1)에서 증폭되어 아날로그스위치(4) 및 하이브리드코일(3)을 통해 주변시스템으로 송신된다.
한편, 송신이 완료되면 주시스템(1)은 고전위의 송신요청신호(RTS)를 출력한다. 이 고전위신호에 의해 아날로그스위치(4)의 타측단자(X1) 및 공통단자(X)가 접속상태가 되어 주변시스템으로부터의 데이타수신이 가능해진다. 이때 수신되는 데이타는 하이브리드코일(3) 및 아날로그스위치(4)를 통해 연산증폭기(OP11)에 인가되어 증폭된다. 증폭된 데이타는 모뎀(2)에서 디지탈신호로 복조되어 주시스템(1)에 수신되는 동시에 모뎀(2)로부터 고전위 수신제어신호(CD)가 출력된다. 따라서 본 고안은 시스템간의 데이타 송수신시 발생되는 지연시간을 제거하여주므로 고속의 데이타 송수신이 가능토록 하는 효과가 있다.

Claims (1)

  1. 주시스템(1)과 연결되어 데이타를 송수신하는 모뎀(2)과 상기 모뎀(2)에서 출력되는 송신데이타신호를 증폭하는 연산증폭기(OP1)와, 상기 주시스템(1)의 송신요청신호(RTS)에 따라 스위칭제어를 받아 상기 연산증폭기(OP1)에서 출력되는 송신데이타신호를 하이브리드코일(3)을 통해 외부로 송신하거나 또는 외부로부터 수신데이타신호를 그 하이브리드코일(3)을 통해 수신 입력받는 아날로그 스위치(4)와, 상기 아날로그 스위치(4)를 통해 수신입력받은 수신데이타신호를 증폭하여 상기 모뎀(2)에 입력시키는 연산증폭기(OP11)로 구성하여 된 것을 특징으로 하는 모뎀의 송수신 지연시간 제거회로.
KR2019910024077U 1991-12-26 1991-12-26 모뎀의 송수신 지연시간 제거회로 KR0113221Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910024077U KR0113221Y1 (ko) 1991-12-26 1991-12-26 모뎀의 송수신 지연시간 제거회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910024077U KR0113221Y1 (ko) 1991-12-26 1991-12-26 모뎀의 송수신 지연시간 제거회로

Publications (2)

Publication Number Publication Date
KR930016814U KR930016814U (ko) 1993-07-29
KR0113221Y1 true KR0113221Y1 (ko) 1998-04-14

Family

ID=19325757

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910024077U KR0113221Y1 (ko) 1991-12-26 1991-12-26 모뎀의 송수신 지연시간 제거회로

Country Status (1)

Country Link
KR (1) KR0113221Y1 (ko)

Also Published As

Publication number Publication date
KR930016814U (ko) 1993-07-29

Similar Documents

Publication Publication Date Title
CA2087285A1 (en) RF Repeaters for Time Division Duplex Cordless Telephone Systems
CA2219360A1 (en) Single-chip software configurable transceiver for asymmetric communication system
US4053722A (en) Solid state two-wire/four-wire converter with common battery
KR0113221Y1 (ko) 모뎀의 송수신 지연시간 제거회로
JP2814913B2 (ja) 携帯無線電話用モデムカード
JPS6172460A (ja) デ−タ転送装置
KR19990059549A (ko) 오디오신호 전송용 직렬통신라인을 갖는 컴퓨터 장치
JPS61257029A (ja) 半二重通信用通信機
JPS6138670B2 (ko)
KR200214405Y1 (ko) 중계시스템의 입력신호 바이패스 장치
JPH0432825Y2 (ko)
JPH0746991Y2 (ja) 通信コントローラ
JP3231684B2 (ja) データ転送システム
JPH0115244Y2 (ko)
JP3068125B2 (ja) バス型光伝送路用通信局
JPS6290051A (ja) デ−タ転送送受信回路
JPH04274621A (ja) マイクロ波送受信装置
KR950004952B1 (ko) 페이징 시스템의 터미널과 송신기간의 인터페이스회로
JPH03187530A (ja) エコーキャンセラ方式全二重送受信回路
JPS63242032A (ja) 同時送受話無線機
JPS61174832A (ja) デ−タ伝送システム
JPH05336006A (ja) 2線式双方向自動利得制御増幅器
JPS63288557A (ja) 警備端末装置
JPS62266952A (ja) 会議電話装置
JPS59125154U (ja) 送・受信回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20030929

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee