JPWO2020054162A1 - 撮像装置および撮像方法 - Google Patents
撮像装置および撮像方法 Download PDFInfo
- Publication number
- JPWO2020054162A1 JPWO2020054162A1 JP2020546700A JP2020546700A JPWO2020054162A1 JP WO2020054162 A1 JPWO2020054162 A1 JP WO2020054162A1 JP 2020546700 A JP2020546700 A JP 2020546700A JP 2020546700 A JP2020546700 A JP 2020546700A JP WO2020054162 A1 JPWO2020054162 A1 JP WO2020054162A1
- Authority
- JP
- Japan
- Prior art keywords
- period
- voltage
- row
- electrode
- sensitivity
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000003384 imaging method Methods 0.000 title claims description 77
- 230000035945 sensitivity Effects 0.000 claims description 156
- 238000006243 chemical reaction Methods 0.000 claims description 118
- 239000004065 semiconductor Substances 0.000 claims description 30
- 239000000758 substrate Substances 0.000 claims description 30
- 239000010410 layer Substances 0.000 description 73
- 238000001514 detection method Methods 0.000 description 39
- 238000000034 method Methods 0.000 description 32
- 239000012535 impurity Substances 0.000 description 24
- 238000012546 transfer Methods 0.000 description 22
- 230000000875 corresponding effect Effects 0.000 description 21
- 238000010586 diagram Methods 0.000 description 18
- 238000010606 normalization Methods 0.000 description 12
- 238000012545 processing Methods 0.000 description 12
- 238000009825 accumulation Methods 0.000 description 11
- 230000001276 controlling effect Effects 0.000 description 11
- 239000011229 interlayer Substances 0.000 description 7
- 230000005684 electric field Effects 0.000 description 5
- 238000000926 separation method Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 4
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 4
- 229910052751 metal Inorganic materials 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 229920005591 polysilicon Polymers 0.000 description 4
- 238000005096 rolling process Methods 0.000 description 4
- 230000001629 suppression Effects 0.000 description 4
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 239000010949 copper Substances 0.000 description 3
- 230000005669 field effect Effects 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 230000000737 periodic effect Effects 0.000 description 3
- 101100049938 Neurospora crassa (strain ATCC 24698 / 74-OR23-1A / CBS 708.71 / DSM 1257 / FGSC 987) exr-1 gene Proteins 0.000 description 2
- 206010034960 Photophobia Diseases 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 2
- 230000004397 blinking Effects 0.000 description 2
- 238000012937 correction Methods 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 230000006866 deterioration Effects 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 208000013469 light sensitivity Diseases 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 230000007935 neutral effect Effects 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 101150101384 rat1 gene Proteins 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 229910006404 SnO 2 Inorganic materials 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000002596 correlated effect Effects 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 230000003760 hair shine Effects 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000011514 reflex Effects 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
- XLOMVQKBTHCTTD-UHFFFAOYSA-N zinc oxide Inorganic materials [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
- H04N25/75—Circuitry for providing, modifying or processing image signals from the pixel array
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14609—Pixel-elements with integrated switching, control, storage or amplification elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14609—Pixel-elements with integrated switching, control, storage or amplification elements
- H01L27/14612—Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14636—Interconnect structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14643—Photodiode arrays; MOS imagers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14665—Imagers using a photoconductor layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/148—Charge coupled imagers
- H01L27/14831—Area CCD imagers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/50—Control of the SSIS exposure
- H04N25/57—Control of the dynamic range
- H04N25/58—Control of the dynamic range involving two or more exposures
- H04N25/587—Control of the dynamic range involving two or more exposures acquired sequentially, e.g. using the combination of odd and even image fields
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/50—Control of the SSIS exposure
- H04N25/57—Control of the dynamic range
- H04N25/58—Control of the dynamic range involving two or more exposures
- H04N25/587—Control of the dynamic range involving two or more exposures acquired sequentially, e.g. using the combination of odd and even image fields
- H04N25/589—Control of the dynamic range involving two or more exposures acquired sequentially, e.g. using the combination of odd and even image fields with different integration times, e.g. short and long exposures
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/50—Control of the SSIS exposure
- H04N25/57—Control of the dynamic range
- H04N25/59—Control of the dynamic range by controlling the amount of charge storable in the pixel, e.g. modification of the charge conversion ratio of the floating node capacitance
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/709—Circuitry for control of the power supply
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/78—Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Electromagnetism (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
- Solid State Image Pick-Up Elements (AREA)
Abstract
Description
画素アレイを備えた撮像装置であって、
1つのフレームにおいて、第1期間と第3期間と第2期間とがこの順に現れ、
前記第1期間において、前記画素アレイにおける第1の少なくとも1つの行の、画素信号読み出しが行われ、
前記第2期間において、前記画素アレイにおける第2の少なくとも1つの行の、画素信号読み出しが行われ、
前記第1の少なくとも1つの行および前記第2の少なくとも1つの行の少なくとも一方は、前記画素アレイにおける2つの行を含み、
前記第3期間において、前記画素アレイのいずれの行の画素信号読み出しも行われず、
前記第1期間および前記第2期間は、高感度露光期間および低感度露光期間の一方であり、
前記第3期間は、前記高感度露光期間および前記低感度露光期間の他方である、撮像装置を提供する。
本開示の第1態様に係る撮像装置は、
画素アレイを備えた撮像装置であって、
1つのフレームにおいて、第1期間と第3期間と第2期間とがこの順に現れ、
前記第1期間において、前記画素アレイにおける第1の少なくとも1つの行の、画素信号読み出しが行われ、
前記第2期間において、前記画素アレイにおける第2の少なくとも1つの行の、画素信号読み出しが行われ、
前記第1の少なくとも1つの行および前記第2の少なくとも1つの行の少なくとも一方は、前記画素アレイにおける2つの行を含み、
前記第1期間および前記第2期間は、高感度露光期間および低感度露光期間の一方であり、
前記第3期間は、前記高感度露光期間および前記低感度露光期間の他方である。
画素アレイを備えた撮像装置を用いた撮像方法であって、
1つのフレームにおいて、第1期間と第3期間と第2期間とがこの順に現れ、
前記第1期間において、前記画素アレイにおける第1の少なくとも1つの行の、画素信号読み出しを行い、
前記第2期間において、前記画素アレイにおける第2の少なくとも1つの行の、画素信号読み出しを行い、
前記第1の少なくとも1つの行および前記第2の少なくとも1つの行の少なくとも一方は、前記画素アレイにおける2つの行を含み、
前記第1期間および前記第2期間は、高感度露光期間および低感度露光期間の一方であり、
前記第3期間は、前記高感度露光期間および前記低感度露光期間の他方である。
信号線と、
それぞれが入射光の量に応じた画素信号を生成し、前記画素信号を前記信号線に順次に出力する複数の画素と、
第1のフレーム期間において、第1電圧と前記第1電圧と異なる第2電圧とをそれぞれ2回以上交互に、前記複数の画素のそれぞれに同時に供給する電圧供給回路と、
を備え、
前記複数の画素のそれぞれは、
前記第1電圧が供給される第1期間において第1の感度で光を電気信号に変換し、前記第2電圧が供給される第2期間において前記第1の感度と異なる第2の感度で光を電気信号に変換する光電変換部と、
前記電気信号を増幅して前記画素信号を出力する第1トランジスタと、
を含み、
前記複数の画素のうちの少なくとも2つの画素は、前記第1のフレーム期間内の前記第1期間のうちの1つの期間において、前記画素信号を前記信号線に順次に出力する。
画素アレイを備えた撮像装置であって、
1つのフレームにおいて、第1期間と第3期間とがこの順に現れ、
前記第1期間において、前記画素アレイにおける第1の少なくとも1つの行の、画素信号読み出しが行われ、
前記第3期間において、前記画素アレイにおける第3の少なくとも1つの行の、画素信号読み出しが行われ、
前記第1期間と前記第3期間の境界を跨ぐ期間にわたって画素信号読み出しがなされる前記画素アレイの行は存在せず、
前記第1期間は、高感度露光期間および低感度露光期間の一方であり、
前記第3期間は、前記高感度露光期間および前記低感度露光期間の他方である。
画素アレイを備えた撮像装置を用いた撮像方法であって、
1つのフレームにおいて、第1期間と第3期間とがこの順に現れ、
前記第1期間において、前記画素アレイにおける第1の少なくとも1つの行の、画素信号読み出しを行い、
前記第3期間において、前記画素アレイにおける第3の少なくとも1つの行の、画素信号読み出しを行い、
前記第1期間と前記第3期間の境界を跨ぐ期間にわたって画素信号読み出しがなされる前記画素アレイの行は存在せず、
前記第1期間は、高感度露光期間および低感度露光期間の一方であり、
前記第3期間は、前記高感度露光期間および前記低感度露光期間の他方である。
(撮像装置の回路構成)
図1は、実施形態1に係る撮像装置の例示的な回路構成を示す。図1に示す撮像装置100は、2次元に配列された複数の単位画素10を含む画素アレイPAを有する。図1は、単位画素10が2行2列のマトリクス状に配置された例を模式的に示している。言うまでもないが、撮像装置100における単位画素10の数および配置は、図1に示す例に限定されない。
図2は、単位画素10の例示的なデバイス構造を模式的に示す。図2に例示する構成では、上述の信号検出トランジスタ24、アドレストランジスタ26およびリセットトランジスタ28が、半導体基板20に形成されている。半導体基板20は、その全体が半導体である基板に限定されない。半導体基板20は、感光領域が形成される側の表面に半導体層が設けられた絶縁性基板などであってもよい。ここでは、半導体基板20としてP型シリコン(Si)基板を用いる例を説明する。
図3を参照しながら、高感度露光期間および低感度露光期間を用いた画像の取得について説明する。図3は、実施形態1に係る撮像装置における動作の一例を示すタイミングチャートである。図3中のグラフ(a)は、垂直同期信号VDの立ち下がり(または立ち上がり)のタイミングを示す。グラフ(b)は、水平同期信号HDの立ち下がり(または立ち上がり)のタイミングを示す。また、グラフ(c)は、感度制御線42を介して電圧供給回路32から対向電極12に印加される電圧Vbの時間的変化の一例を示す。グラフ(d)は、画素アレイPAの各行における信号読み出し期間、高感度露光期間および低感度露光期間を模式的に示す。電圧Vbの基準は、例えば、撮像装置のグランド電位である。また、図3には示していないが、シールド電極17には感度制御線45を介して電圧供給回路35から所定の電圧Vsが印加されている。電圧Vsは、例えば0Vである。
図3の例では、4行分の走査期間を周期として、対向電極12に印加される電圧Vbが、電圧V2と電圧V1との間で切り替えられる。他の周期も採用され得る。以下、図14を参照しつつ、8行分の走査期間を周期として電圧Vbが切り替える例について、説明する。
以下、実施形態2について説明する。実施形態2においては、実施形態1と同様の内容については、説明を省略することがある。
実施形態1および2では、対向電極12の電圧Vbを変化させることによって、感度を変調させていた。しかし、対向電極12の電圧を一定に維持しつつ、シールド電極17の電圧を変化させることによって、感度を変調させることもできる。実施形態3では、シールド電極17の電圧を変化させることによって、感度を変調させる。
以下、実施形態4について説明する。実施形態4においては、実施形態1と同様の内容については、説明を省略することがある。
以下、参考実施形態1について説明する。参考実施形態1においては、実施形態1と同様の内容については、説明を省略することがある。
11 画素電極
12 対向電極
13,69 光電変換部
14 信号検出回路
15 光電変換層
17 シールド電極
20 半導体基板
20t 素子分離領域
24d,24s,26s,28d,28s 不純物領域
24 信号検出トランジスタ
26 アドレストランジスタ
28 リセットトランジスタ
24g,26g,28g ゲート電極
32,35 電圧供給回路
34 リセット電圧源
36 垂直走査回路
37 カラム信号処理回路
38 水平信号読み出し回路
39 画素駆動信号生成回路
40 電源線
41 電荷蓄積部
42,45 感度制御線
44 リセット電圧線
46 アドレス制御線
47 垂直信号線
48 リセット制御線
49 水平共通信号線
50 層間絶縁層
52,54,55 プラグ
53 配線
56 配線層
61 シャッタゲートトランジスタ
62 転送トランジスタ
65 読み出し回路
81 制御信号線
82 シャッタゲート制御線
100,200 撮像装置
PA 画素アレイ
Claims (20)
- 画素アレイを備えた撮像装置であって、
1つのフレームにおいて、第1期間と第3期間と第2期間とがこの順に現れ、
前記第1期間において、前記画素アレイにおける第1の少なくとも1つの行の、画素信号読み出しが行われ、
前記第2期間において、前記画素アレイにおける第2の少なくとも1つの行の、画素信号読み出しが行われ、
前記第1の少なくとも1つの行および前記第2の少なくとも1つの行の少なくとも一方は、前記画素アレイにおける2つの行を含み、
前記第1期間および前記第2期間は、高感度露光期間および低感度露光期間の一方であり、
前記第3期間は、前記高感度露光期間および前記低感度露光期間の他方である、撮像装置。 - 前記第1の少なくとも1つの行および前記第2の少なくとも1つの行の両方が、前記画素アレイにおける2つの行を含む、
請求項1に記載の撮像装置。 - 前記第1の少なくとも1つの行を構成する行の数と、前記第2の少なくとも1つの行を構成する行の数は、同じである、
請求項2に記載の撮像装置。 - 前記第1期間および前記第2期間は、前記高感度露光期間であり、
前記第3期間は、前記低感度露光期間である、
請求項1から3のいずれか一項に記載の撮像装置。 - 前記第1期間および前記第2期間は、前記低感度露光期間であり、
前記第3期間は、前記高感度露光期間である、
請求項1から3のいずれか一項に記載の撮像装置。 - 前記撮像装置の制御モードは、第1モードと第2モードとを備え、
前記第1モードにおいて、
前記第1期間および前記第2期間は、前記高感度露光期間であり、
前記第3期間は、前記低感度露光期間であり、
前記第2モードにおいて、
前記第1期間および前記第2期間は、前記低感度露光期間であり、
前記第3期間は、前記高感度露光期間である、
請求項1から3のいずれか一項に記載の撮像装置。 - 前記1つのフレームにおいて、前記高感度露光期間の総期間は、前記低感度露光期間の総期間以上である、
請求項1から6のいずれか一項に記載の撮像装置。 - 前記1つのフレームにおいて、前記高感度露光期間の総期間は、前記低感度露光期間の総期間未満である、
請求項1から6のいずれか一項に記載の撮像装置。 - 前記撮像装置は、半導体基板と、光電変換部と、をさらに備え、
前記光電変換部は、光電変換層と、第1電極と、第2電極と、を備え、
前記半導体基板と、前記第1電極と、前記光電変換層と、前記第2電極とは、この順に積層されている、
請求項1から8のいずれか一項に記載の撮像装置。 - 以下の特徴(i)および(ii)の少なくとも一方を有する、請求項9に記載の撮像装置。(i)前記撮像装置は、第3電極をさらに備え、
前記半導体基板と、前記第3電極と、前記光電変換層と、前記第2電極とは、この順に積層され、
前記第3電極を、前記高感度露光期間と前記低感度露光期間とで互いに異なる電圧へと制御する。
(ii)前記第2電極を、前記高感度露光期間と前記低感度露光期間とで互いに異なる電圧へと制御する。 - 以下の特徴(I)および(II)の少なくとも一方を有する、請求項10に記載の撮像装置。
(I)前記撮像装置は、前記特徴(i)と、第3時定数であって前記第3時定数に従って前記第3電極の電圧を変化させる第3時定数と、を有し、前記第3期間は、前記第3時定数の2倍以上である。
(II)前記撮像装置は、前記特徴(ii)と、第2時定数であって前記第2時定数に従って前記第2電極の電圧を変化させる第2時定数と、を有し、前記第3期間は、前記第2時定数の2倍以上である。 - 画素アレイを備えた撮像装置を用いた撮像方法であって、
1つのフレームにおいて、第1期間と第3期間と第2期間とがこの順に現れ、
前記第1期間において、前記画素アレイにおける第1の少なくとも1つの行の、画素信号読み出しを行い、
前記第2期間において、前記画素アレイにおける第2の少なくとも1つの行の、画素信号読み出しを行い、
前記第1の少なくとも1つの行および前記第2の少なくとも1つの行の少なくとも一方は、前記画素アレイにおける2つの行を含み、
前記第1期間および前記第2期間は、高感度露光期間および低感度露光期間の一方であり、
前記第3期間は、前記高感度露光期間および前記低感度露光期間の他方である、
撮像方法。 - 信号線と、
それぞれが入射光の量に応じた画素信号を生成し、前記画素信号を前記信号線に順次に出力する複数の画素と、
第1のフレーム期間において、第1電圧と前記第1電圧と異なる第2電圧とをそれぞれ2回以上交互に、前記複数の画素のそれぞれに同時に供給する電圧供給回路と、
を備え、
前記複数の画素のそれぞれは、
前記第1電圧が供給される第1期間において第1の感度で光を電気信号に変換し、前記第2電圧が供給される第2期間において前記第1の感度と異なる第2の感度で光を電気信号に変換する光電変換部と、
前記電気信号を増幅して前記画素信号を出力する第1トランジスタと、
を含み、
前記複数の画素のうちの少なくとも2つの画素は、前記第1のフレーム期間内の前記第1期間のうちの1つの期間において、前記画素信号を前記信号線に順次に出力する、
撮像装置。 - 前記複数の画素のそれぞれは、前記第1のフレーム期間内の前記第1期間において、前記画素信号を前記信号線に出力する、請求項13に記載の撮像装置。
- 前記複数の画素のそれぞれは、前記第1のフレーム期間内の前記第2期間において、前記画素信号を前記信号線に出力しない、請求項13または14に記載の撮像装置。
- 前記複数の画素のそれぞれの前記光電変換部は、前記第1トランジスタのゲートに電気的に接続される第1電極と、前記第1電極に対向する第2電極と、前記第1電極と前記第2電極との間の光電変換層とを含み、
前記電圧供給回路は、前記複数の画素のそれぞれの前記光電変換部の前記第2電極に、前記第1電圧および前記第2電圧を交互に供給する、請求項13に記載の撮像装置。 - 前記複数の画素のそれぞれの前記光電変換部は、第1面と前記第1面の反対側の第2面とを有する光電変換層と、前記第1面上に位置する第1電極および第3電極と、前記第2面上に位置し前記第1電極および前記第3電極に対向する第2電極とを含み、
前記第1電極は、前記第1トランジスタのゲートに電気的に接続され、
前記電圧供給回路は、前記複数の画素のそれぞれの前記光電変換部の前記第3電極に、前記第1電圧および前記第2電圧を交互に供給する、請求項13に記載の撮像装置。 - 前記複数の画素のそれぞれの前記光電変換部は、フォトダイオードを含み、
前記複数の画素のそれぞれは、
ソースおよびドレインの一方が前記フォトダイオードに電気的に接続され、ソースおよびドレインの他方が前記第1トランジスタのゲートに電気的に接続される第2トランジスタと、
ソースおよびドレインの一方が前記フォトダイオードに電気的に接続され、ソースおよびドレインの他方に所定の電圧が印加される第3トランジスタと、
を含み、
前記電圧供給回路は、前記第3トランジスタのゲートに、前記第1電圧および前記第2電圧を交互に供給する、請求項13に記載の撮像装置。 - 前記電圧供給回路は、前記第2トランジスタのゲートに、第3電圧と前記第3電圧と異なる第4電圧とを交互に供給する、請求項18に記載の撮像装置。
- 前記電圧供給回路に、前記第1電圧および前記第2電圧を供給させる第1制御回路と、
前記複数の画素のそれぞれに、前記画素信号を前記信号線に順次に出力させる、第2制御回路と、
をさらに備える、請求項13から19のいずれか一項に記載の撮像装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018172878 | 2018-09-14 | ||
JP2018172878 | 2018-09-14 | ||
PCT/JP2019/023824 WO2020054162A1 (ja) | 2018-09-14 | 2019-06-17 | 撮像装置および撮像方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2020054162A1 true JPWO2020054162A1 (ja) | 2021-08-30 |
JP7357297B2 JP7357297B2 (ja) | 2023-10-06 |
Family
ID=69777714
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020546700A Active JP7357297B2 (ja) | 2018-09-14 | 2019-06-17 | 撮像装置および撮像方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11528443B2 (ja) |
JP (1) | JP7357297B2 (ja) |
CN (1) | CN112075073A (ja) |
WO (1) | WO2020054162A1 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7445899B2 (ja) * | 2018-09-14 | 2024-03-08 | パナソニックIpマネジメント株式会社 | 撮像装置および撮像方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012105225A (ja) * | 2010-11-12 | 2012-05-31 | Sony Corp | 画像処理装置、撮像装置、および画像処理方法、並びにプログラム |
JP2017005051A (ja) * | 2015-06-08 | 2017-01-05 | パナソニックIpマネジメント株式会社 | 撮像装置および撮像モジュール |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3636291B2 (ja) * | 2000-01-31 | 2005-04-06 | オリンパス株式会社 | 撮像装置 |
JP3793205B2 (ja) | 2003-03-06 | 2006-07-05 | 松下電器産業株式会社 | 電荷検出装置および固体撮像装置 |
JP4351667B2 (ja) | 2003-03-06 | 2009-10-28 | パナソニック株式会社 | 電荷検出装置の製造方法 |
JP4578792B2 (ja) | 2003-09-26 | 2010-11-10 | 富士通セミコンダクター株式会社 | 固体撮像装置 |
JP4511442B2 (ja) | 2005-09-30 | 2010-07-28 | 富士フイルム株式会社 | 感度可変型撮像素子及びこれを搭載した撮像装置 |
JP2007135200A (ja) * | 2005-10-14 | 2007-05-31 | Sony Corp | 撮像方法および撮像装置並びに駆動装置 |
JP4487944B2 (ja) * | 2006-02-09 | 2010-06-23 | ソニー株式会社 | 固体撮像装置 |
JP4211849B2 (ja) | 2006-08-31 | 2009-01-21 | ソニー株式会社 | 物理量検出装置、固体撮像装置及び撮像装置 |
JP4973115B2 (ja) * | 2006-10-16 | 2012-07-11 | ソニー株式会社 | 固体撮像装置、固体撮像装置の駆動方法および撮像装置 |
JP2009055507A (ja) * | 2007-08-29 | 2009-03-12 | Fujifilm Corp | 固体撮像素子の駆動方法およびこれにより駆動される撮像装置 |
JP4993007B2 (ja) | 2010-07-26 | 2012-08-08 | 富士通セミコンダクター株式会社 | 固体撮像装置 |
JP5578008B2 (ja) * | 2010-10-12 | 2014-08-27 | ソニー株式会社 | 固体撮像装置、固体撮像装置の駆動方法および撮像装置 |
KR20150099716A (ko) * | 2012-12-25 | 2015-09-01 | 소니 주식회사 | 고체 촬상 소자 및 그 구동 방법, 및 전자 기기 |
US9113097B2 (en) * | 2013-02-06 | 2015-08-18 | Canon Kabushiki Kaisha | Image capturing apparatus that controls performing of short-term and long-term exposures and corresponding read operations, and control method thereof |
US9729808B2 (en) * | 2013-03-12 | 2017-08-08 | Tower Semiconductor Ltd. | Single-exposure high dynamic range CMOS image sensor pixel with internal charge amplifier |
US9106851B2 (en) * | 2013-03-12 | 2015-08-11 | Tower Semiconductor Ltd. | Single-exposure high dynamic range CMOS image sensor pixel with internal charge amplifier |
US9538092B2 (en) * | 2014-01-17 | 2017-01-03 | Texas Instruments Incorporated | Methods and apparatus to generate wide dynamic range images |
JP6555512B2 (ja) | 2014-10-23 | 2019-08-07 | パナソニックIpマネジメント株式会社 | 撮像装置および画像取得装置 |
CN107018289B (zh) * | 2016-01-22 | 2021-01-19 | 松下知识产权经营株式会社 | 摄像装置 |
CN107018338B (zh) * | 2016-01-22 | 2021-01-29 | 松下知识产权经营株式会社 | 摄像装置 |
CN108389875A (zh) * | 2017-02-03 | 2018-08-10 | 松下知识产权经营株式会社 | 摄像装置 |
-
2019
- 2019-06-17 CN CN201980029993.6A patent/CN112075073A/zh active Pending
- 2019-06-17 JP JP2020546700A patent/JP7357297B2/ja active Active
- 2019-06-17 WO PCT/JP2019/023824 patent/WO2020054162A1/ja active Application Filing
-
2020
- 2020-11-16 US US17/098,505 patent/US11528443B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012105225A (ja) * | 2010-11-12 | 2012-05-31 | Sony Corp | 画像処理装置、撮像装置、および画像処理方法、並びにプログラム |
JP2017005051A (ja) * | 2015-06-08 | 2017-01-05 | パナソニックIpマネジメント株式会社 | 撮像装置および撮像モジュール |
Also Published As
Publication number | Publication date |
---|---|
US11528443B2 (en) | 2022-12-13 |
JP7357297B2 (ja) | 2023-10-06 |
CN112075073A (zh) | 2020-12-11 |
WO2020054162A1 (ja) | 2020-03-19 |
US20210084248A1 (en) | 2021-03-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7460345B2 (ja) | 固体撮像装置、固体撮像装置の駆動方法、および電子機器 | |
CN106954008B (zh) | 摄像装置及摄像模块 | |
US11303857B2 (en) | Imaging device including pixel array and addition circuit | |
US10250828B1 (en) | Global shutter image sensor with anti-blooming pixel and knee point self-calibration | |
US10784304B2 (en) | Solid-state imaging apparatus, and electronic apparatus | |
CN107924931B (zh) | 固态成像装置和电子设备 | |
WO2016158483A1 (ja) | 固体撮像素子、駆動方法、および電子機器 | |
JP6351423B2 (ja) | 撮像装置及び撮像システム | |
US10873716B2 (en) | Dual row control signal circuit for reduced image sensor shading | |
US9848145B2 (en) | Imaging device including pixels | |
TW201448600A (zh) | 固體攝像裝置 | |
WO2017122542A1 (ja) | 撮像素子、撮像素子の駆動方法、並びに、電子機器 | |
JP2024040460A (ja) | 撮像装置 | |
TWI611696B (zh) | 固體攝像元件及攝像裝置 | |
WO2014178179A1 (ja) | 固体撮像素子および撮像装置 | |
JP7357297B2 (ja) | 撮像装置および撮像方法 | |
JP2011055345A (ja) | 撮像装置 | |
US20210258520A1 (en) | Imaging device | |
JP2018137738A (ja) | 撮像装置および撮像モジュール | |
WO2011105018A1 (ja) | 固体撮像装置及びカメラシステム | |
US10477126B1 (en) | Dual eclipse circuit for reduced image sensor shading | |
WO2021199807A1 (ja) | 撮像装置および撮像方法 | |
WO2023079795A1 (ja) | 撮像装置 | |
WO2022113469A1 (ja) | 撮像装置 | |
JP2021132368A (ja) | 撮像装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220118 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230404 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230530 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230829 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230915 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 7357297 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |