JPS643377B2 - - Google Patents

Info

Publication number
JPS643377B2
JPS643377B2 JP55107677A JP10767780A JPS643377B2 JP S643377 B2 JPS643377 B2 JP S643377B2 JP 55107677 A JP55107677 A JP 55107677A JP 10767780 A JP10767780 A JP 10767780A JP S643377 B2 JPS643377 B2 JP S643377B2
Authority
JP
Japan
Prior art keywords
circuit
noise
output signal
gate
detection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP55107677A
Other languages
English (en)
Other versions
JPS5733835A (en
Inventor
Kyoshi Amasawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Faurecia Clarion Electronics Co Ltd
Original Assignee
Clarion Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Clarion Co Ltd filed Critical Clarion Co Ltd
Priority to JP10767780A priority Critical patent/JPS5733835A/ja
Publication of JPS5733835A publication Critical patent/JPS5733835A/ja
Publication of JPS643377B2 publication Critical patent/JPS643377B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/34Muting amplifier when no signal is present or when only weak signals are present, or caused by the presence of noise signals, e.g. squelch systems
    • H03G3/344Muting responsive to the amount of noise (noise squelch)

Landscapes

  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
  • Noise Elimination (AREA)

Description

【発明の詳細な説明】 本発明は、FM受信機において過変調信号に対
してもノイズレベル検出が安定に行われるように
構成した雑音検出回路に関するものである。
FM受信機においては、弱電界時ノイズが大き
くなるためノイズを低減する手段が工夫されてい
る。例えば従来においては、弱電界時のノイズ検
出の代りに中間周波数のキヤリア−レベルを利用
することによつてノイズ低減を行う方式が提案さ
れている。しかしながらこの方式は、マルチパス
のノイズに対しては低減効果がなかつたり、さら
に中間周波回路の特性や回路に影響される等の欠
点を有している。
また、例えば、実開昭54−74018号に開示され
ている如く、受信機の検波出力信号から抽出され
た雑音成分のレベルに応じた直流出力を得、この
直流出力で音声信号ライン中の高域減衰回路の高
域特性を制御することにより雑音の低減を図ろう
とする方法もある。
しかしこの方法ではノイズレベル検出を行つて
おらず、従つて上記検波出力信号が過変調となる
と、安定に雑音を低減させることができない。
本発明はかかる従来の方法の欠点を改良するた
め、前記高域減衰回路のような雑音低減回路を備
えた受信機において、検波出力信号より抽出され
た雑音成分を遮断するゲート回路と、上記検波出
力信号の変調レベルを検出し、これに応答して上
記ゲート回路のゲート動作を制御する振幅検出回
路とを設け、該振幅検出回路によるゲート回路の
ゲート動作の制御によつて雑音低減回路に対する
制御信号から過変調ノイズを除去するように構成
したことを特徴とする。
以下図面を参照して本発明実施例を説明する。
第1図は本発明実施例による雑音検出回路を示す
ブロツク図で、1は受信機における検波出力信号
源、2は雑音成分抽出手段、例えばハイパスフイ
ルタ、3はAGC回路、4は増巾回路、5はゲー
ト回路、6は整流回路、7は振幅検出回路、8は
例えば、前記高域減衰回路のような雑音低減回
路、9は出力端子である。
以上の構成において、検波出力信号源1からの
検波出力信号(音声信号)はハイパスフイルタ
2、振幅検出回路7および雑音低減回路8に加え
られる。ハイパスフイルタ2に加わつた音声信号
は音声信号帯域以上のノイズ成分のみが通過させ
られ、AGC回路3、増巾回路4、ゲート回路5
を介して整流回路6に加えられて直流化された出
力信号を、雑音低減回路8に対する制御信号とし
て出力する。この直流信号は弱電界時ノイズが増
加するため大きな値となる。したがつてこの直流
信号レベルで上記雑音低減回路8の動作をコント
ロールすることにより、出力端子9からの弱電界
時のノイズは自動的に抑えることができる。
しかしながら検波出力信号の変調が受信帯域巾
より大きい時は以上の動作は変化してくる。
第2図はその様子を示すもので各回路出力端に
おける波形を、(A)ノーマルな変調状態と(B)過変調
状態とに対比して示したものである。
(a)の検波出力段階においては、信号波のピーク
に生ずるノイズレベルが異なつており、特に(B)状
態での過変調部分Sは瞬間的に受信帯域外となつ
て受信されない形となるためノイズが発生する。
これは(b)のハイパスフイルタ出力段階において著
るしくなつて現れており、誤動作の原因となる。
このために本発明においては、予め変調が浅い
時のノイズレベル(変調レベル)を振巾検出回路
7によつて第2図Aにおける振幅値VSで検出し、
これに応答してゲート回路5をコントロールする
ように構成されている。従つてゲート回路5の出
力は第2図のcのようになり、常に過変調ノイズ
を除いた同図のdに示す直流信号が整流回路6か
ら得ることができ、この直流信号で雑音低減回路
8をコントロールすることができる。
なおAGC回路3はノイズの変化巾が大きい時
に増巾回路等が飽和したりするのを防止するため
のものであり、この場合直流信号の変化巾は小さ
くなる。
このAGC回路は本発明の目的達成のためには
必ずしも必要ではない。また雑音低減回路は検波
出力信号源以外のソースからの信号が加えられて
も良い。
以上説明して明らかなように本発明によれば、
振幅検出回路によつて変調レベルを検出し、これ
に応答してゲート回路をコントロールすることに
よつて過変調ノイズを除いて雑音低減回路コント
ロール用の直流信号を作り出すことができ、この
直流信号により雑音低減回路をコントロールする
ことにより過変調信号に対しても安定な雑音低減
を行うことができる。このため受信帯域巾以上の
過変調状態に対しての誤動作を防止することがで
き、また検波出力信号のみを用いて操作するため
取り扱いも容易となる。
さらにマルチパスノイズに対しても効果的とな
る。
【図面の簡単な説明】
第1図は本発明実施例を示すブロツク図、第2
図は本発明を説明するための波形図である。 1……検波出力信号源、2……ハイパスフイル
タ、3……AGC回路、4……増巾回路、5……
ゲート回路、6……整流回路、7……振幅検出回
路、8……雑音低減回路、9……出力端子。

Claims (1)

  1. 【特許請求の範囲】 1 受信機における検波出力信号源と、 該信号源からの検波出力信号より雑音成分を抽
    出する雑音成分抽出手段と、 上記雑音成分に応じた制御信号を発生する手段
    とを備え、 該制御信号に応答して上記検波出力信号源と出
    力端子との間に設けられた雑音低減回路の雑音低
    減動作を制御する受信機において、 上記雑音成分を遮断するゲート回路と、 上記検波出力信号の変調レベルを検出し、これ
    に応答して上記ゲート回路のゲート動作を制御す
    る振幅検出回路とが設けられ、該振幅検出回路に
    よるゲート回路のゲート動作の制御によつて上記
    制御信号から過変調ノイズを除去するように構成
    したことを特徴とする雑音検出回路。
JP10767780A 1980-08-07 1980-08-07 Noise detecting circuit Granted JPS5733835A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10767780A JPS5733835A (en) 1980-08-07 1980-08-07 Noise detecting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10767780A JPS5733835A (en) 1980-08-07 1980-08-07 Noise detecting circuit

Publications (2)

Publication Number Publication Date
JPS5733835A JPS5733835A (en) 1982-02-24
JPS643377B2 true JPS643377B2 (ja) 1989-01-20

Family

ID=14465177

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10767780A Granted JPS5733835A (en) 1980-08-07 1980-08-07 Noise detecting circuit

Country Status (1)

Country Link
JP (1) JPS5733835A (ja)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51105217A (ja) * 1975-03-13 1976-09-17 Toyo Communication Equip Sukeruchikairo

Also Published As

Publication number Publication date
JPS5733835A (en) 1982-02-24

Similar Documents

Publication Publication Date Title
EP0565256B1 (en) Multipath noise minimiser for radio receiver
US4975953A (en) Combined deemphasis circuit and noise blanker
US4648127A (en) Noise detector
JP2000174644A (ja) Fm信号受信中ノイズを低減する方法及びレシ―バ
JPH0380364B2 (ja)
JPS643377B2 (ja)
US6064870A (en) Interference detection circuit having amplitude frequency domain defined discrimination
JP3213495B2 (ja) ノイズ除去回路
JPS5895444A (ja) Sn比改善回路
JP3479369B2 (ja) ノイズ除去機能を持つ受信装置
JPH0339965Y2 (ja)
JPS6243610B2 (ja)
JPH03930B2 (ja)
JPH0646467A (ja) 帯域内信号伝送装置用信号検出装置
JPH0638569B2 (ja) 受信機の自動利得制御回路
JPH0339966Y2 (ja)
JPH01231440A (ja) Fmステレオ受信機
JPS62125715A (ja) 自動利得制御装置
JPS6246348Y2 (ja)
KR100382653B1 (ko) 원하는 신호를 기준으로 동작하는 agc 시스템
JPH01232831A (ja) Fm受信機におけるパルス性雑音除去装置
JPH0212757Y2 (ja)
JPS6331965B2 (ja)
JPS5929379Y2 (ja) 復調出力制御回路
JPS6143309Y2 (ja)