JPS6388855A - 集積回路装置 - Google Patents

集積回路装置

Info

Publication number
JPS6388855A
JPS6388855A JP61234947A JP23494786A JPS6388855A JP S6388855 A JPS6388855 A JP S6388855A JP 61234947 A JP61234947 A JP 61234947A JP 23494786 A JP23494786 A JP 23494786A JP S6388855 A JPS6388855 A JP S6388855A
Authority
JP
Japan
Prior art keywords
polycrystalline silicon
load
layer
integrated circuit
circuit device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP61234947A
Other languages
English (en)
Other versions
JPH0834286B2 (ja
Inventor
Junichi Omori
純一 大森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC IC Microcomputer Systems Co Ltd
Original Assignee
NEC IC Microcomputer Systems Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC IC Microcomputer Systems Co Ltd filed Critical NEC IC Microcomputer Systems Co Ltd
Priority to JP61234947A priority Critical patent/JPH0834286B2/ja
Publication of JPS6388855A publication Critical patent/JPS6388855A/ja
Publication of JPH0834286B2 publication Critical patent/JPH0834286B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/07Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common
    • H01L27/0744Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common without components of the field effect type
    • H01L27/0788Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common without components of the field effect type comprising combinations of diodes or capacitors or resistors
    • H01L27/0794Combinations of capacitors and resistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はMOS集積回路装置、特に負荷抵抗と負荷容量
により構成される遅延素子回路を有するMOS集積回路
装置に関する。
〔従来の技術〕
一般にMOS集積回路装置における遅延素子回路は、素
子間を接続する信号ラインの中で、仙の信号ラインとの
時間的な競争関係から、意図的にある一つの信号ライン
を遅らせたい場合に使われ、常にある一定の遅延時間を
信号ラインに持たせることを請求され、負荷抵抗と負荷
容量により構成される。従来のMOS集積回路装置の遅
延素子回−の一例とし、で、その構造平面図を第3図に
、又C−D線での構造断面図を第4図に示す。
第4図において、負荷抵抗は半導体基板107に高濃度
拡散層108を設け、そこに金属導体との電極部111
を作って形成する。又、負荷容量は同じく前記半導体基
板107に低濃度イオン注入層を設け、絶#紛’ 11
3をけさむように多結晶シリコン110を設けて形成す
る。その時、金属導体との電極部として高濃度拡散層1
08の上には電極部114を、さらに多結晶シリコン1
10の上には電極部112を設ける。以上述べたような
構成からなる負荷抵抗と負荷容量の電極部111と11
2を接続し、組合わせることで遅延素子回路が形成でき
る。
〔発明が解決しようとする問題点〕
従来のMOS集積回路装置における遅延素子回路におい
て、前述したように負荷抵抗と負荷容11の構造が異な
り、又設けられる位置も離れてし甘うために面積の無駄
が多い。したがって、運グ■二素子回路を複数個有する
場合は、MOS集積回路装置全体の面積に対する影響は
大きく、チップサイズ縮小化の障害となり大きな欠点で
ある。
そこで本発明の目的は、以上の欠点を解決し面積に無駄
のないコンパクトな遅延素子回路を有するMOS集積回
路装置を提供することにある。
〔問題点を解決するための手段〕
本発明のMOS集積回路装置は、半導体基板上に低濃度
イオン注入層と高濃度拡散層と多結晶シリコンとを備え
、その組合せとしてまず高濃度拡散層により金属導体と
の電極部を作り、さらに絶縁膜をはさむように低濃度イ
オン注入層と多結晶シリコンを設けて負荷容量を形成す
る。この時に、前記低濃度イオン注入層か多結晶シリコ
ンのどちらかの形状を、ある一定の抵抗値が得られるよ
うに任意に作ることで、負荷抵抗と負荷容量を同時に1
そして同一場所に配置した構造となる。このようにする
ことにより、面積に無駄のないコンパクトな遅延素子回
路が得られる。
〔実施例〕
以下本発明の詳細を、その実施例につき図面を参照して
説明する。第1図は、本発明の一実施例のMOS集積回
路装置における遅延素子回路を示す構造平面図である。
第2図は、第1図のA−B線での構造断面図である。第
2図において、半導体基板6に低濃度イオン注入層7を
設け、次に高濃度拡散層11を設けて、負荷容量の金属
導体との電極部12を作る。ここで、従来負荷抵抗は前
記高濃度拡散層11を使っていたが、その変わりとして
多結晶シリコンを使うことにより絶縁製10をはさむよ
うに低濃度イオン注入層7の上に多結晶シリコン8を設
ける。この時、第1図のように多結晶シリコン8は、任
意幅で蛇行させて設ける。
このようにすると、負荷抵抗と負荷容′M#は、同時に
、又同一場所に重ねて配置し、形成することができ、面
積の無駄がなくなる。第1図の素子面積(XxY) と
第3図の素−1rTM(WxZ) を比ffすると、確
実に4割から5割程度の縮小ができる。
ここでの説明では、負荷抵抗として多結晶シリコンを任
意の幅及び形状にしているが、低濃度イオン注入層でも
可能である。
又、遅延素子回路として限定しているが、実際には負荷
抵抗と負荷容量を組合れた回路ならば、本実施例のよう
な構造にできる。
〔発明の効果〕
以上説明したように本発明け、負荷抵抗と負荷容量を同
時に、又、同一場所に重ねて配置する構造により、面積
の無駄をなくシ、コンパクトな遅延素子回路を形成する
ことができるという点で、その効果は非常に大きい。
【図面の簡単な説明】
第1図は本発明のMOS集積回路装置における遅延素子
回路の構造平面図で、第2図は、第1図のA−B線での
構造断面図である。 第3図は、従来の構造平面図で、第4図は、第3図のC
−D線での構造断面図である。 6.107・・・・・・半導体基板、1 、11 、1
01 、108・・・・・・高濃度拡散層、2,7,1
02,109・・・・・・低濃度イオン注入層、3,8
,103,110・・・・・・多結晶シリコン、10,
113・・・・・・絶縁膜、4,5,9.12’、10
4゜105.106,111,112,114・・・・
・・金属導体との電極部。 6一 N−−H 」 く 一つら7一

Claims (1)

  1. 【特許請求の範囲】 MOS集積回路装置において、半導体基板上に低濃度イ
    オン注入層と高濃度拡散層と多結晶シリコンとを備え、
    その組合せとしてまず高濃度拡散層により金属導体との
    電極部を作り、さらに絶縁膜をはさむように低濃度イオ
    ン注入層と多結晶シリコンを設けて負荷容量を形成する
    。 この時に、前記低濃度イオン注入層か多結晶シリコンの
    どちらかの形状を、ある一定の抵抗値が得られるように
    任意に作ることで、負荷抵抗と負荷容量を同時に、そし
    て同一場所に配置することを特徴とするMOS集積回路
    装置。
JP61234947A 1986-10-01 1986-10-01 集積回路装置 Expired - Fee Related JPH0834286B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61234947A JPH0834286B2 (ja) 1986-10-01 1986-10-01 集積回路装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61234947A JPH0834286B2 (ja) 1986-10-01 1986-10-01 集積回路装置

Publications (2)

Publication Number Publication Date
JPS6388855A true JPS6388855A (ja) 1988-04-19
JPH0834286B2 JPH0834286B2 (ja) 1996-03-29

Family

ID=16978753

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61234947A Expired - Fee Related JPH0834286B2 (ja) 1986-10-01 1986-10-01 集積回路装置

Country Status (1)

Country Link
JP (1) JPH0834286B2 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07297366A (ja) * 1994-04-21 1995-11-10 Nec Corp 半導体集積回路装置及びその製造方法
EP0775367A1 (en) * 1994-07-28 1997-05-28 California Micro Devices, Inc. Semiconductor device with integrated rc network and schottky diode
US5801065A (en) * 1994-02-03 1998-09-01 Universal Semiconductor, Inc. Structure and fabrication of semiconductor device having merged resistive/capacitive plate and/or surface layer that provides ESD protection
KR20010059450A (ko) * 1999-12-30 2001-07-06 박종섭 반도체소자의 지연회로

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4938072A (ja) * 1972-08-24 1974-04-09
JPS5131188A (ja) * 1974-09-10 1976-03-17 Nippon Electric Co

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4938072A (ja) * 1972-08-24 1974-04-09
JPS5131188A (ja) * 1974-09-10 1976-03-17 Nippon Electric Co

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5801065A (en) * 1994-02-03 1998-09-01 Universal Semiconductor, Inc. Structure and fabrication of semiconductor device having merged resistive/capacitive plate and/or surface layer that provides ESD protection
JPH07297366A (ja) * 1994-04-21 1995-11-10 Nec Corp 半導体集積回路装置及びその製造方法
EP0775367A1 (en) * 1994-07-28 1997-05-28 California Micro Devices, Inc. Semiconductor device with integrated rc network and schottky diode
EP0775367A4 (en) * 1994-07-28 2000-04-19 Micro Devices Corp California SEMICONDUCTOR ARRANGEMENT WITH INTEGRATED RC NETWORK AND SCHOTTKY DIODE
KR20010059450A (ko) * 1999-12-30 2001-07-06 박종섭 반도체소자의 지연회로

Also Published As

Publication number Publication date
JPH0834286B2 (ja) 1996-03-29

Similar Documents

Publication Publication Date Title
JPS6388855A (ja) 集積回路装置
JPS6012742A (ja) 半導体装置
JPH03166762A (ja) 半導体メモリ
JPS58116757A (ja) マスタスライスlsi
JPH1065148A (ja) 半導体装置及びその製造方法
JP2910456B2 (ja) マスタースライス方式集積回路装置
JP2523709B2 (ja) 半導体集積回路の配線方法
JPH0347589B2 (ja)
JP2621442B2 (ja) 半導体記憶装置
JPH03138962A (ja) 半導体集積回路
JPH0421344B2 (ja)
JPH0376585B2 (ja)
JPS63310155A (ja) 半導体集積回路装置
JPS644667B2 (ja)
JPH02202051A (ja) 半導体装置
JPH04368175A (ja) マスタスライスlsi
JPH0369151A (ja) Mos型半導体集積回路装置
JPH0283965A (ja) 半導体集積回路
JPH01134949A (ja) 半導体集積回路装置
JPH01292843A (ja) 半導体集積回路
JPS6150346A (ja) 半導体集積回路装置
JPH0325951A (ja) 半導体集積回路のレイアウトセル
JPH0296352A (ja) 半導体集積回路装置
JPS62293670A (ja) 半導体メモリ装置
JPH0417367A (ja) 半導体集積回路装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees