JPS6386909A - 利得調整回路 - Google Patents

利得調整回路

Info

Publication number
JPS6386909A
JPS6386909A JP23014286A JP23014286A JPS6386909A JP S6386909 A JPS6386909 A JP S6386909A JP 23014286 A JP23014286 A JP 23014286A JP 23014286 A JP23014286 A JP 23014286A JP S6386909 A JPS6386909 A JP S6386909A
Authority
JP
Japan
Prior art keywords
digital
input
signal
analog
gain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP23014286A
Other languages
English (en)
Other versions
JPH0445005B2 (ja
Inventor
Masayuki Iwamatsu
正幸 岩松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yamaha Corp
Original Assignee
Yamaha Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yamaha Corp filed Critical Yamaha Corp
Priority to JP23014286A priority Critical patent/JPS6386909A/ja
Publication of JPS6386909A publication Critical patent/JPS6386909A/ja
Publication of JPH0445005B2 publication Critical patent/JPH0445005B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Control Of Amplification And Gain Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、アナログ入力をディジタル化して信号処理
し、再びアナログ化して出力する回路において利得調整
を行なうための回路に関し、ディジタル信号処理におい
て発生する誤差ノイズ、量子化ノイズ等の影響を低減さ
せたものである。
〔発明の背景〕
従来のオーディオ用コントロールアンプ等の利m調整回
路は、アブログ入力をそのままアナログ信号処理して出
力するもので一般的であった。しかし、信号処理をディ
ジタル化して行なえばコントロール特性の付与等が自由
自在に行なうことができて有利である。アナログ信号を
ディジタル化して信号処理するための利得調整回路構成
としては、例えば第17図や第18図に示すものが考え
られる。
第17図のものは、アナログ入力をディジタル処理回路
1でディジタル信号処理した後アナログ信号に戻して可
変利得回路2で利得を調整するようにしたものである。
ディジタル処理回路1は、アナログ入力をA/D変換回
路3でディジタル信号に変換し、ディジタル処理部4t
″トーンコントロール等のディジタル信号処理を行ない
、D/A変換回路5でアナログ信号に変換する。また、
可変利得回路2は、アナログアンプ2aとアナログアッ
テネータ2bを有する。アナログアンプ2aは、この利
得調整回路全体の定格利得Gを与えるもので、オーディ
オ用コントロールアンプの場合、一般的には→20おの
ゲインに設定されている。
また、アナログアッテネータ2bは利得調悠を行なうも
ので、一般的には0〜−〇〇出の範囲で減衰量を可変し
て、利得調整回路全体の総合利得をG〜−〇〇dBの範
囲で調整する。
第18図のものは、第17図のものとは逆にアナログ入
力を可変利得回路2で利得調整した後ディジタル処理回
路1でディジタル信号処理を行なうようにしたものであ
る。
(発明が解決しようとする問題点〕 前記ディジタル処理回路1では誤差ノイズやΩ子化ノイ
ズが発生し、ノイズレベルは処理のビット数で決まる値
で一定化する。
第17図の構成では、総合利得が0clB以上のときデ
ィジタル処理回路1で発生するノイズをアナログアンプ
2aが増幅するため、出力におけるノイズレベルが増大
する欠点がある。
また、第18図の構成では、総合利得を小さくすると、
ディジタル処理回路1に入力される信号レベルが絞られ
て小さくなるのに対し、ディジタル処理回路1で発生す
るノイズレベルは変化しないので、出力中のノイズの割
合が大きくなりS/Nが悪化する。
この発明は、上述の点に鑑みてなされたもので、アナロ
グ入力をディジタル信号処理し、かつ利得調整して出力
する利得調整回路において、−ノイズレベルの増加、S
/Nの悪化を防止しようとするものである。
(問題点を解決するための手段〕 この発明の利得調整回路は、アナログ信号を入力するア
ナログアンプおよび第1のアナログアッテネータと、こ
のアナログアンプおよびアナログアッテネータの出力を
A/D変換してディジタル信号処理じた後D/A変換し
て出力するディジタル信号処理回路と、このディジタル
信号処理回路の出力を入力する第2のアナログアッテネ
ータとを具え、総合利得を大きくする場合は、前記第2
のアナログアッテネータをほぼスルーに設定して、前記
第1のアナログアッテネータにて利得可変し、総合利得
を小さくする場合は、前記アナログアンプおよび第1の
アナログアッテネータを両者合わせてほぼスルーとなる
ようにこの第1のアナログアッテネータを設定して、前
記第2のアナログアッテネータにて利得可変することを
特徴とするものである。
〔作 用〕
この発明によれば、利得w4整をディジタル信号処理の
前と後に分けて行なっている。すなわち、ディジタル信
号処理の前段の第1のアナログアッテネータでは総合利
得がほぼスルー(0」)よりも大きい範囲の利得調整を
行ない、後段の第2のアナログアッテネータでは総合利
得がほぼスルーよりも小さい範囲の利得調整を行なって
いる。
これによれば、総合利得をほぼスルーよりも大きい範囲
に設定する場合はディジタル信号処理の前段で利得がか
せがれ、後段はほぼスルーとなり、総合利得をほぼスル
ーJ二りも小さい範囲に設定する場合はディジタル信号
処理の前段はほぼスルーとなって、アナログ後段で減衰
が行なわれる。
したがって、総合利得を小さくしても、ディジタル信号
処理の前段ではほぼO」以下には信号レベルは落ちない
ため、ディジタル処理回路はほぼフルビットに近い状態
で動作し、ここでのS/Nの悪化はほとんど無視できる
。また、ディジタル処理回路でのノイズはその後段で絞
り込まれるため、ノイズレベル自体小さくなる。
また総合利得を大きくした場合にもディジタル処理回路
の前段での利得増加となり、やはりここでのS / N
’の悪化は最小限にとどめられ、さらにはディジタル処
理回路の後段アナログ段はほぼスルーなのでディジタル
処理回路で発生したノイズは増幅されない。
〔実施例〕
以下、この発明の詳細な説明する。
第1図は、この発明の基本構成を示したものである。ア
ナログ入力は、可変利得回路6で利得を調整した後ディ
ジタル処理回路1に入力されてディジタル信号処理され
、アナログアッテネータ7を介して出力される。
可変利得回路6は、アナログアンプ6aとアナログアッ
テネータ6bを有する。アブログアンプ6aは、この利
得調整回路の定格利4’JGを与えるもので、オーディ
オ用コントロールアンプの場合、一般的にはト20d1
3のゲインに設定されている。
また、アナログアッテネータ6bは前段の利得調整を行
なうもので、0−GdBの範囲で減衰量を可変して、利
得調整回路全体の総合利得をG〜−〇」の範囲で調整す
る。
ディジタル処理回路1は、アナログ入力をA/D変換回
路3でディジタル信号に変換し、ディジタル処理部4で
フィルタリング等のディジタル信号処理を行ない、D/
A変換回路51:アナログ信号に変換する。
アナログアッテネータ7は後段の利得調整を行なうもの
で、0〜−ooclBの範囲で減衰aが可変される。
利得制御回路8は、アッテネータ6bとアッテネータ7
の減衰量を制御するもので、設定しようとするこの回路
全体の総合利得くマスタボリウム等で設定される。)に
応じて、次のように制t[l”l’る。
■ 総合利得をG(定格利得)〜OdBの範囲に設定す
る場合 アッテネータ7をほぼスルー(OJB)とし、アッテネ
ータ6bをG〜−GclBの範囲で制御する。
これにより、可変利得回路6の利得がG〜○おの範囲に
制御され、ここで総合利得がかせがれる。
このとき、アッテネータ71まほぼスルーなのでディジ
タル処理回路1で発生したノイズは増幅されない。
■ 総合利得をG〜−〇〇dBの範囲に設定する場合ア
ッテネータ6bをほぼスルー(OdB)とし、アッテネ
ータ7をG〜−〇〇CBの範囲で制御し、アッテネータ
7で減衰が行なわれる。このとき、アッテネータ6bは
ほぼスルーなので、ディジタル処理回路1にはほぼ0t
f3で減衰されない状態で信号が入力され、このディジ
タル処理回路1はほぼフルビット動作に近く誤差ノイズ
や[F]子化ノイズ等が生じてもS/Nの悪化は無視で
きる程度になる。、さらには、これらのノイズは後段の
アッテネータ7で絞り込まれるため、ノイズレベル自体
小さくなる。
次に、この発明をオーディオ用コントロールアンプに適
用した一実施例について説明する。この実施例では、後
述する第10図に示すように、アナログ入力をVCA2
6を介してA/D変換回路4o、ディジタルイコライザ
42(ディジタル処理部)D/A変換回路46からなる
ディジタル処理回路に入力し、そのアナログ出力信号を
■CA32を介して出力するディジタルルーフ14を有
し、この経路にこの発明が適用されている。すなわち、
VCA26(アナログアンプとアナログアッテネータの
機能を持っている。)はこのコントロールアンプの定格
利17G (=+20clB)〜O」の範囲で利得を可
変し、VCA32はG〜−■」の範囲で利得を可変する
。そして、総合利得がG〜0δの範囲ではVCA32が
0」に固定され、VCA26で利得が制御される。また
、総合利得がG〜−ooclBの範囲ではVCA26が
OdBに固定され、VCA32で減衰量が制御される。
以下、この実ml*について詳しく説明する。
はじめに、このコントロールアンプの概要を第2図に示
す。このコントロールアンプでは、前記第9図のりスニ
ングルームにおける左右2チャンネルのメインスピーカ
a、bにメイン信号を供給するための経路(アナログス
トレート経路12、ディジタルループ14、ディジタル
ストレート経路18の3経路と、前後左右4チヤンネル
の音場効実用スピーカc、d、e、f (c、dはメイ
ンスピーカa、bを代用可)に音場効果信号を供給する
ための音場効果経路22と、メインスピーカa、bの中
央に配置されたテレビモニタQに映像信号を供給するた
めの映像信号経路24を有している。各経路について説
明する。
■ アナログストレート経路12 アナログソース10の信号を増幅してそのまま出力する
経路である(左右2チャンネル)。これは、アナログソ
ース10の信号についてトーンコントロール等を行なわ
ない場合に利用される。
アナログソース10の信号は、入力端子11から入力さ
れ、VCA26、出力選択回路28(アナログストレー
ト経路12から出力するかディジタル経路15(ディジ
タルループ14またはディジタルストレート経路18)
から出力するかを選択)モード選択回路(ステレオ出力
かモノラル出力かを選択)30、VCA32、バッファ
アンプ34を介してメイン信号出力端子36に導かれる
メイン信号出力端子36(左も2チヤンネル)は、パワ
ーアンプのメイン信号左右入力端子に接続される。
なお、アナログソース10は、録音ソース信号として、
アナログ録音出力端子38に導かれる。
■ ディジタルループ14 アナログソース10の信号をディジタル信号に一旦変換
して、トーンコントロール等のディジタル信号処理をし
た後アナログ信号に戻して出力する経路である。これは
、アナログソース10の信号についてトーンコントロー
ル等を行なう場合に用いられる。
アナログソース10の信号は、VCA26を介してディ
ザ回路内蔵のA/D変換回路4oでディジタル信号に変
換された後、ディジタルイコライ)1″42に入力され
る。ディジタルイコライザ42はディジタルイコライザ
用プロセッサで、バンドババス特性を有する3バンドバ
ラメトリッークイコライザで構成され、分割したバンド
ごとに中心周波数、Qルベルを任意に設定することがで
きる。
また、ローカット、ハイカットの各カットオフ周波数お
よびそれらのスロープの勾配(減衰率)を任意に設定す
ることができる。
ディジタルイコライザ42でトーンコントロールされた
出力は4倍オーバサンプリングディジタルフィルタ44
、D/A変換回路46、出力選択回路28、モード選択
回路30.VCA32およびバッファアンプ34を介し
てメイン信号出力端子36に出力される。
■ ディジタルストレート経路18 デイジタルソース16の信号を入力端子17から入力し
、ディジタル信号処理した後アナログ信号に変換して出
力する経路である。
ディジタルソース16の信号は、ディジタルI10レシ
ーバ48に入力される。ディジタルI10レシーバ48
は、入力されたディジタルソース16の信号と後段回路
をインターフェイスする回路である。このディジタルI
10レシーバ48は、内部にPLL回路を持ち、ディジ
タルソース16のサンプリング周波数(例えばCD(コ
ンパクトディスク)の場合44.1に田、DAT(ディ
ジタルオーディオチーブレコーダ)の場合48kHz)
に自動的に追従し、ディジタルソース16の有無、エラ
ーの有無検出(パリティチェック)、サブコードの出力
等を行なう。
なお、同一の入力ソースからアナログとディジタルの両
方で信号が入力された場合(例えば、CD−?’DAT
、VDP(7)場合)は、ティシタルI10レシーバ4
8は高品位であるディジタルソース16を自動的に選択
してディジタルイコライザ42に出力し、アナログソー
ス10のディジタルループ14は遮断する。これにより
、入力ソースのCDやDAT内のディジタル処理回路(
D/A変換器等)の特性が悪くてもそれを用いずにこの
コントロールアンプ内の高精度のディジタル処理回路を
用いることができ、高品質のアナログ最終出力を得るこ
とができる。
ディジタルt10レシーバ48で受は入札られたディジ
タル信号は、ディジタルボリウム49、ディジタルイコ
ライザ42.4倍オーバサンプリングディジタルフィル
タ44、D/A変換回路46、出力選択回路28、モー
ド選択回路30、VCA32およびバッファアンプ34
を介してメイン信号出力端子36に導かれる。
なお、ディジタルソース16の信号は、録音ソース信号
としてディジタル録音出力端子50に導かれる。
以上まとめると、3種類のメイン信号用経路12.14
.18は次のように使い分けられる。
■ 音場効果経路22 ディジタル化されたソースをサウンドフィールドプロセ
ッサ20に入力して音場効果音をD1生し、これをアナ
ログ信号に変換して出力する経路である。
この音場効果は、前記第3図で示したように、実際のホ
ールや教会、スタジオなどの舞台でインパルス信号を出
し、リスニング・ポイントに四方から到来するたくさん
の初期反射波群をリスナー席に置かれた4点(すなわち
4チヤンネル)マイクでとらえ、そのデータからディジ
タル処理によって仮想音源分布を到来方向ごとに記憶し
ておぎ(VAえばスピーカ1本あたり22個で合計88
個の初期反!1FJNデータを記憶)、再生時これを呼
び出し、これにソース信号を乗せ、測定音場と相似の音
場を再現させるようにしたものである。
サウンドフィールドプロセッサ20は、音場効実用に初
期反射音情報として予め設定されメモリに記憶された1
6個のファクトリプログラムとユーザがファクリプログ
ラムのパラメータを変更して作成した16個のユーザプ
ログラムのうちユーザが選択した1つのプログラムに基
づいてディジタルイコライザ42の出力との畳み込み演
痺等を行なって音場効果音を創成し、フロント側の信号
とリア側の信号ごとにくそれぞれ左右チャンネルは時分
割処理)4倍オーバーサンプリングディジタルフィルタ
52.54、ディジタルボリウム付きD/A変換回路5
6.58を介して、音場効果音出力端子60.62に出
力する。音場効果音出力端子60.62はパワーアンプ
の音場効果用入力端子(4チヤンネル)に接続される。
この音場効果経路22は、ディジタルイコライザ42が
オフしても生かされている(フラットな特性の信号を入
力して音場効果信号創生)。
■ 晩会信号経路24 映像ソース60の信号を入力端子61から入力し、その
まま映象録画出力62やモニタ出力64に導く経路であ
る。
ここで、第2図のコントロールアンプにおける&8調節
のゲイン配分を第10因に示す。各経路について説明す
る。
(1)  アナログストレート経路12、ディジタルル
ープ14 VCA26+VCA32が入出力間の総合利得となる。
VCA26はこれらの経路12.14の定格利得Gとし
て、最大利得+20dBのゲインを有し、+20〜Od
Bの範囲でアッテネートされる。
VCA32は最大ゲインOJ3で、O〜−〇〇l:lB
の範囲でアッテネートされる。
VCA26.32は、第11図に示すように、総合利得
が+20dB(最大音向)から0dB(入出力間ゲイン
なし)の範囲では、VCA26が鋤き、VCA32はス
ルー(ゲインなし)となる。また、総合利得がOdBか
ら−oOおの範囲では、VCA26はスルーとなり、V
CA32が動く。
したがって、ディジタルループ14においては、第12
図に示すように、音量を大きく設定した場合(総合利得
+20−0お)は、A/D変換回路40やD/A変換回
路46の復段にゲインがないので、それらの残留ノイズ
(A/Dの母子化ノイズやD/Aの誤差ノイズ)は増大
しない。
また、音量を小さく設定した場合(総合利得O〜−〇〇
dB)は、ディジタル処理回路<A/、D変換回路40
.ディジタルイコライザ42、D/A変挽回路46)に
tjOdBで信号を入力されるので、このディジタル処
理回路で残留ノイズが発生してもS/Nは悪化しない。
また、ディジタル処理回路の後段で減衰が行なわれるの
で、その残留ノイズレベル自体減衰されて出力される。
(2)  ディジタルストレート経路18デイジタルボ
リウム49+VCA32が入出力間の総合利得となる。
ディジタルボリウム49はこの経路18の定格利jRG
として、最大利得+20dBのゲインを有し、+20〜
0clBの範囲でアッテネートされる。
VCA32は前述のように、最大ゲインOC!Bで、0
〜−ooc[3の範囲でアッテネートされる。
ディジタルボリウム49、VCA32は、第11図に示
すように、総合利得が+20dB(i大音逗)から0c
lB(入出力間ゲインなし)の範囲では、ディジタルボ
リウム49が動き、VCA32はスルー(ゲインなし)
となる。また、総合利得がO(Eから一〇〇dBの範囲
では、ディジタルボリウム4’lよスルーとなり、VC
A32が動く。
したがって、ディジタルストレート経路18においては
、第12図に示すように、音量を大きく設定した場合(
総合利得+20〜0お)は、ディジタルイコライザ42
やD/A変換回路46の後段にゲインがないので、それ
らの残留ノイズ(D/Aの誤差ノイズ)は増大しない。
また、音mを小さく設定した場合(総合利得O〜−■あ
)は、ディジタルイコライザ42やD/A変換回路46
にはOおで信号が入力れるので、これらの回路42.4
6で残留ノイズが発生しても、S/Nは悪化しない。ま
た、これらの回路42.46の後段で減衰が行なわれる
ので、(れらの残留ノイズレベル自体減衰されて出力さ
れる。
(3)  音場効果経路22 アナログソース10の場合にt、友、VCA26+D/
A56.58内のディジタルボリウムが、またディジタ
ルソース16の場合にはディジタルボリウム49+D/
A56.58内のディジタルボリウムがそれぞれ入出力
間の総合利得となる。
VCA26またはディジタルボリウム49はこの経路2
2の定格利得Gとして、それぞれ最大利得+20C1a
3ノケインヲ有シ、+20〜OdBの範囲でアッテネー
トされる。
D/A変挽回路56.58内のディジタルボリウムは最
大ゲインOdBで、0〜−〇〇、(Bの範囲でアッテネ
ートされる。
VCA26またはディジタルボリウム4つとD/A56
.58内のディジタルボリウムとは、第11図に示すよ
うに、総合利得が+20おく最大H,1)から0dd(
入出力間ゲインなし)の範囲では、VC:A26または
ディジタルボリウム49が動き、D/A変換回路56.
58内のディジタルボリウムはスルー(ゲインなし)と
なる。また、総合利得がOおから−ooおの範囲では、
VCA26またはディジタルボリウム4つはスルーとな
り、D/A変換回路56’、58内のディジタルボリウ
ムが動く。
なお、各経路の総合利得は、メインボリウム、左右バラ
ンスボリウム、オーディオミューティング、インプット
レベル調整(以上メイン、音場効果の両信号に作用)、
メイン信号ミューティング(メイン信号のみに作用)、
音場効果信号ミューティング、音場効果前後バランス、
音場効果信号レベル(以上音場効果信号のみに作用)等
の音量調整操作手段(各々の内容については後述する。
)の調整量を総合判断してマイクロコンピュータで求め
られる。そして、マイクロコンピュータはその総合利得
が得られるように前記各音量調整制御手段(VCA26
.32、ディジタルボリウム49、D/A変換回路56
.58)のゲイン配分を定めて、各々のゲインを制御す
る。
次に、以上説明した第2図のコントロールアンプの詳細
について説明する。
第4図は、第2図のコントロールアンプの前面パネルを
示したものである。各部について説明する。
(1)  パワースイッチ70 このコントロールアンプの°電源スイッチで、オンする
とLED (発光ダイオード)インジケータ72が点灯
する。パワースイッチ70をオンすると、このコントロ
ールアンプの各部はパワーオフ前の設定状態に戻る。
(2)  オペレーションOツクオン/オフキー73前
面パネルキーによるディジタルイコライザやサウンドフ
ィールドプロセッサのパラメータ設定操作を可能としあ
るいは不能とするためのキーである。オンするとオペレ
ーションロックとなって、パラメータの設定操作が不能
になる(ただし、リモコンによるパラメータ設定操作は
受付ける。)。
これによりユーザがリモコン操作で利用しているときに
子供等にいたずらにパネル上のキーを操作されて設定値
が変更されるのを防止できる。また、オフするとロック
が解除されて、前面パネルによるパラメータの設定操作
が可能(リモコンによる操作も可能)となる。
(3)  インプットセレクタ74 このコントロールアンプに接続された入力ソースを選択
するもので、タクトスイッチで構成されるセレクタキー
74−1乃至74−11を具えている。各セレクタキー
74−1乃至74−11を押すことにより、次の入力ソ
ースがそれぞれに選択される。
74−1 :コンパクトディスクプレーヤ(CD)74
−2 :ディジタルオーディオテープレコーダ 1 (
ロAT  1  ) 74−3:ディジタルオーディオテープレコーダ2(0
^T2) 74−4 ニレコードプレーヤ(PIIONOAMP 
)74−5 :チューナ(TUNER) 74−6 :アナログオーディオテープレコーダ1 (
TAPE 1) 74−7 :アナログオーディオテープレコーダ2(T
APE2) 74−8 :ビデオディスクプレーヤ1 (VDP 1
)74−9 : ヒテオテーrス’)7レーt2(VD
P 2)74−10:ピデオテ−7L/−1−’j 1
 (VTR1)74−11:ビデオテーブL/D−タ2
 (VTR2)各インプットセレクタキー74−1乃至
74−11にはLEDインジケータ76−1乃至74−
11が隣接して設けられ、選択された入力ソースのもの
が緑色に点灯する。また、ここで、選択された入力ソー
スの信号がディジタルの場合は、LEDインジケータ7
8が点灯し、ディジタル入力が選択されていることが示
される。
(4)  レコードアウトキー80 人カソースの信号をこのコントロールアンプに接続され
た各録音機器(DATl、 DAT2. T^p+:1
.rApt2゜VCRl、VCR2)に録音ソース信号
として出力するキーである。このキー80をオンすると
、LEDインジケータ82が5秒間点滅する。そして、
この5秒間における操作によって、下記の各動作モード
が設定される。
(a)  LEDインジケータ82が点滅している間に
インプットセレクタ74を操作すると、押されたキーに
対応する入力ソースの信号が上記各録音機器に供給され
る(ただし、選択された入力ソース自身へは供給されな
い。)。したがって、録音礪器側で録音操作を行なえば
、この入力ソースの信号が録音される。なお、このとき
LEDインジケータ76−1乃至76−11のうちイン
プットセレクタ74で選択された入力ソースものが赤色
に点灯しくLEDインジケータ76−1乃至76−11
は、緑色と赤色の2色LEDで構成されている。)その
入力ソースからの信号が録音ソース信号として出力され
ていることが示される。
なお、通常のスピーカ等再生用に用いる入力ソースと、
録音用信号として用いる入力ソースとは独立に選択でき
、ある入力ソースからの音楽を楽しみながら、その間に
他の入力ソースからの信号を録音機器に録音することが
できる。
(b)  インプットセレクタキー74を操作せずに、
レコードアウトキー80を再度押すと、録音ソース信号
の出力が停止され、いずれの録音機器にも供給されなく
なる。LEDインジケータ76−1乃至76−11の赤
色も消灯する。
(C)  レコードアウトLEDインジケータ82が点
滅している5秒以内にインプットセレクタ74、レコー
ドアウトキー80のいずれも操作しなければ、それ以前
に最後に録音ソース信号とて選択されていた入力ソース
が再度各録音機器に供給され、LEDインジケータ76
−1乃至76−11のうちの対応するものが赤色に点灯
する。これは、前回と同じ入力ソースからの信号を録音
す゛る場合に、いちいちインプットセレクタ74を操作
しなくてもその信号を選択できるようにして、録音ソー
ス信号の選択操作を簡略化したものである。
(5)  モードキー84 メイン信号をステレオで出力するかモノラルで出力する
かを選択するものである。モノラル選択時は、LEDイ
ンジケータ86が点灯する。
(6)  インプットレベル設定キー88人カソースご
とにソース信号レベルが異なるので、コントロールアン
プ側で予め互いの音ω比を調節しておくことにより、入
力ソースを切換えた場合でもそのつどマスタボリウムに
よる音II節を行なうことを不要にするものである。イ
ンプットレベル設定キー88は、シーソー式のスイッチ
で構成される。
インプットセレクタ74で入力ソースを選択した状態で
インプットレベル設定キー88の左側を押すと、音mは
アップし、右側を押ずとダウンする。音量は0.2おス
テップでOδを初期値としてO〜−66の範囲で変化す
る。このとき、16行2ラインlet’)(液晶表示]
90に第5図のように、インプットレベル設定操作が行
なわれていること、設定操作をしている入力ソース名、
レベル設定値がそれぞれ表示され、設定した値がリアル
タイムにメモリに記憶される。この設定値の配憶はパワ
ースイッチ70をオフしても保持される。インプットレ
ベル設定キー88を211すと5秒後にインプットレベ
ル設定モードが解除される。
インプットセレクタ74で入力ソースを選択すると、そ
の入力ソースについて設定されたインプットレベルが読
み出されて、各音口調塾制御手段第2図のVCA26.
32、ディジタルボリウム49、D/A変換回路56.
58内のディジタルボリウムがill tllされて、
メインボリウム94のオフセットを設定し、入力ソース
ごとにソース信号レベルのばらつきを補正する。
これにより、インプットセレクタ74で入力ソースを切
換えても、メインボリウム94を調整することなく、各
入力ソースとも同じ音jにすることができる。
(7)  ミューティングキー92 音のを一20dB減衰させるオーディオミューティング
キーである。
ミューティングオンで、LEDインジケータ93が赤に
点灯する。ミューティングオンとなると、各音ご調整制
御手段が制御されて、オーディオミューティングが行な
われる。
インプットセレクタ74の選択を切換えた場合にも、0
.2秒間このオーディオミューティングが自動的に働い
て、切換前の入力ソースに対してフェードアウト、切換
後の入力ソースに対してフェードインがかかり、切換時
に雑音が出力されるのを防止している。
(8)  メインボリウム94 直流定電圧を分圧する可変抵抗器が連結されており、回
動遣に応じてこの可変抵抗器から出力される直流電圧値
が変化する。この電圧値をA/D変換してマイクロコン
ピュータにて回動岱→おに変換後、他の音量調整操作手
段の設定m(バランス調整ボリウム96、ミューティン
グキー92、インプットレベル設定キー88によるイン
プットレベル設定])と演鐸を行ない、総合利得を求め
この総合利得から各音量調整制御手段(VCA26.3
2、ディジタルボリウム49、D/A変換回路56.5
8内のディジタルボリウム)のゲイン配分を求め、田→
Vc (V G Aの制御電圧)、田→ステップ信号(
ディジタルボリウムの制御信号)に変換し、それぞれゲ
イン制御して、音量調整を行なう。
メインボリウム94にはモータが連結され、リモコン操
作による音m調節も可能となっている。
(9)  バランス調整ボリウム96 メイン信号および音場効果信号の左右のバランス調整用
ボリウムである。その調整りはA/D変換侵マイクロコ
ンピュータによって処理され、前記各音量調整制御手段
を調整して左右バランスが調整される。
(10)ディジタルイコライザパラメータ設定部ディジ
タルイコライザ42(第2図)のパラメータの設定を行
なう部分である。ここでは、第6図に示すように、帯域
を低、中、高の3バンドに分けて、各帯域について中心
周波数f  、f  。
  H f1ルベル、Qを設定できる。また、ローカットおよび
ハイカットのカットオフ周波数fcおよびスロープを設
定できるようになっている。
各帯域の中心周波数f、f、fHは、 L)1 1/6octステツプでそれぞれ次の範囲で設定できる
f :20〜500七 [ f :100〜5kHz fH:1に〜20に− ただし、f  <f  <fHの条件で設定される。
H レベルは各帯域とも0.1CBステツプで一6〜+6c
[3の範囲で設定される。
Qは、各帯域とも0.7. 1.0. 1.4. 2.
0゜3.0のいずれかに設定される。
ローカットおよびハイカットの周波数fcはそれぞれ2
0〜200出、5に〜18にの範囲で設定され、またそ
のスロープの勾配は12,18゜24、f310ctの
シーずれかに設定されろ。
第7図はディジタルイコライザパラメータ設定部100
を拡大して示したものである。このパラメータ設定部1
00は下部に操作部101、上部に表示部102が配置
されている。
表示部102は、上記各パラメータの設定値を表示する
もので、バックライト付LCDで構成される。この表示
器102は、3分割された帯域のパラメータのうち、各
中心周波数f、fFl。
f、はスケール上のグラフィック表示とし、レベルとQ
は数値表示としている。総合周波数特性を完全にグラフ
ィック表示するには膨大なaの演算を行なう必要がある
ので、これを簡便に表示するようにしたもので、次の■
〜■を考慮して上記の構成としている。
■ 中心周波数は、3バンドに帯域分割しているため、
相互の位置関係を知る上で、スケール上のグラフィック
表示が好ましい。
■ レベルは、数値表示でも従来からなじみがあり、認
:J理解が容易である。
■ Qは一般には理解されにくり、認識できれば特性再
現の目的には充分である。
このような表示部102の構成により、簡便に、使いや
すくわかりやすい周波数コントロール特性を表示するこ
とができる。
表示部102において、上部の周波数スケール104は
、各バンドにおける中心周波数f[。
ら、設定された周波数f、f、flIの位置がH 3箇所表示される。
数値表示のうち、左部105には、上段にローカット周
波数、下段にそのスロープ(12,18゜24610C
jのいずれか)がそれぞれ表示される。
中央部106には、上段にレベル、下段にQが左から低
域、中域、高域についてそれぞれ表示される。右部10
8には、上段にハイカット周波数、下段にスO−ブ(1
2,18,24dB10ctのいずれか)がそれぞれ表
示される。
操作部101は、パラメータの設定を行なうためのタク
トスイッチで構成された次の各種キーを具えている。
■ イコライザオン/オフキー110 デイジタルイコライザ42の機能をオン/オフするため
のキーである。このキー110がオフされると、ディジ
タルイコライザ42は特性がフラットになる。また、ア
ナログソース10が入力されている場合は、メイン信号
の経路としてアナログストレート経路12が生かされる
(第2図)。
なお、オフされてもオフされる前のパラメータ値はメモ
リに保持される。また、このキー110がオフされると
サウンドフィールドプロセッサ20がオフされていると
き(音場効果オン/オフキー135(第4図)による。
)は、表示部102の表示は消え、バックライトも消え
る。このときの状態を第16図に示す。また、サウンド
フィールドプロセッサ20がオンされているときは、周
波数スケール104のみが表示される(上部のマ印10
4aはいずれも表示されないので特性がフラットである
ことが示される。)。
イコライザオン/オフキー110がオンされると(他の
イコライザ関連キーL12,114等の操作よってもオ
ンする。)、各パラメータがオフする前の状態に復帰す
る。
■ 周波数キー112、Q/スロープキー114設定モ
ードを選択するキーで、それぞれ中心周波数の設定、Q
またはスロープの設定を行なうときに押す。いずれも押
さなければレベル設定モードとなる。
■ アップ/ダウンキー116 各設定値のアップ/ダウンを行なうキーで、右側を押せ
ばアップし、左側を押せばダウンする。
■ 〇−カットキー118 0−カットの特性を設定するキーで、このキー118を
押した後周波数キー112を押してアップ/ダウンキー
116を操作すれば、ローカット周波数が設定される。
また、ローカットキー118を押した後Q/スロープキ
ー114を押してアップ/ダウンキー116を操作すれ
ば、ローカットのスロープが設定される。
ローカットキー118はトグル式である。すなわち押圧
ごとにオン/オフとなる。オフのときはローカットのス
ロープはフラットになり、表示部105の表示も消える
。また、アップ/ダウンキー116の操作も受は付けな
くなる。オフからオンにすると前の設定値が表示される
■ ローキー120、ミツドキー122、ハイキー12
4 3分割された帯域の特性を設定するときに用いるキーで
、それぞれ低域、中域、高域に対応している。ローキー
120を押してアップ/ダウンキー116を操作すれば
、低域のレベルが設定される。ローキー120を押した
後周波数キー112を押してアップ/ダウンキー116
を操作すれば低域の中心周波数f、が設定される。また
、ローキー120を押した後Q/スロープキー114を
押してアップ/ダウンキー116を操作すれば低域のQ
が設定される。
中域、高域についても、ミツドキー122゜124をそ
れぞれ押して同様の操作を1れば各パラメータの設定が
行なえる。
■ ハイカットキー126 ハイカットの特性を設定するキーで、ローカットキー1
18と同様の操作により、ハイカット周波数とスロープ
が設定される。また、オフすればハイカットのスロープ
はフラットになり、アップ/ダウンキー116の操作を
受は入れなくなり、表示部108の表示も消える。(オ
フ前の設定値はメモリに保持される)。
(11)音場効果操作部130 音場効果プログラムの呼び出し、パラメータの変更等を
行なう部分で、2つの表示部132゜90と各種操作キ
ーを具えている。
表示部132は、サウンドフィールドプロセッサ20(
第2図)に記憶さ机ているファクトリプログラム、ユー
ザプログラムそれぞれ16種の音場効果プログラムナン
バ(1〜16)およびそのプログラムがファクトリプロ
グラムかユーザプログラムかの区別を表示するもので、
LEDで構成されている。
表示部90は、呼び出されたプログラム名、パラメータ
の設定値等を表示するもので、LCDで構成されている
音場効果操作部130の各種キーくすべてタクトスイッ
チ)について説明する。
■ メインミュートキー132 メイン信号の出力をオン/オフするキーで、トグル式で
ある。ミュート時はLEDインジケータ134が点灯す
る。
■ エフェクトミュートキー136 音場効果信号の出力をオン/オフするキーで、トグル式
である。ミュート時はLEDインジケータ138が点灯
する。
■ 音場効果オン/オフキー135 音場効果音の創生処理をオン/オフするキーである。オ
ンすれば音場効果音が創生され、オフすれば音場効果音
がfill生されなくなる(オフする前の状態は保持す
る。)。オフ状態からオンすれば(他の音場効果関連キ
ー140,144,146等によってもオンすることが
できる。)、オフする前の状態に復帰する。
オフのとき、前記ディジタルイコライザ42もオフ(イ
コライザオン、′オフキー110で操作)していれば、
表示部90は何も表示されなくなり、ディジタルイコラ
イザ42がオンしていれば、表示部90にrDsP  
0FFJ  (rDsPJはすrランドフィールドプロ
セッサ20を意味する。)と表示される。
■ パラメータ選択キー140 音場効果のパラメータを変更する場合にパラメータの種
類を選択するキーで、キーを押すごとにパラメータの種
類が順送りで選択される。音場効果のパラメータとして
は、例えば次のものが用意されている。
■ ルームサイズ 部屋の寸法に相当するパラメータで、大きい値はど大き
な空間になる。初期反射音の時間軸を引き伸ばしたり、
縮めたりする。
■ ライブネス 初期反射音の減衰特性の値で大きな鎖はど減衰時間が艮
くなってライブになる。
θ イニシャルディレィ 直接音と反射音が始まるまでの時間差を変化させる。こ
れは直接音と音場内の聴取点の位置関係を決める重要な
パラメータである。この値を小さくすれば再現する音場
(例えば教会内)の壁側に感じられ、大きくすれば、壁
との距離間が出る。
最適値はソース、初期反射音データ、メインスピーカと
音場効果用スピーカとの位置関係の3つによって異なる
が、微妙な調整によりステージ上品像から周囲音場への
つながり具合をコントロールできる。
■ バイパスフィルタ 低い周波数を6cf310ctでカットする。スルーか
ら1kHzまで32ステツプの周波数に設定する。
■ ローパスフィルタ 高い周波数を6J310ctでカットする。スルーから
1kl(=まで36ステツプの周波数に設定する。
■ エフェクトレベル設定モードキー142音場効果音
レベルの設定を行なうためのキーである。メイン信号と
のバランスを調整するのに用いられる。
■ エフェクト前後バランス設定モードキー音場効果音
の前後の音1バランスの設定を行なうためのキーである
■ アップ/ダウンキー146 パラメータ選択キー14o1エフエクトレベル設定モー
ドキー142、エフェクト前後バランスキー144でモ
ードを選択し、パラメータの設定、音場効果音のレベル
設定、音場効果音の前後バランスの設定を行なうもので
ある。左側を押せば設定置はダウンし、右側を押せば設
定値はアップする。
例えば、パラメータ選択キー140を操作すればパラメ
ータ選択モードとなり、このキー140でさらに順送り
でパラメータを選択してアップ/ダウンキー146を操
作することにより、それぞれのパラメータの値が設定さ
れる。また、エフェクトレベル設定モードキー142を
操作すれば、エフェクトレベル設定モードとなり、アッ
プ/ダウンキー146を操作することにより、音場効果
音レベルが設定される。また、エフエフ1−前後バラン
ス設定モードキー144を押せばエフェクト前後バラン
ス設定モードとなり、アップ/ダウンキー146を操作
することにより、音場効果音の前後音1バランスが設定
される。
これらの設定の際、表示部90は設定モード名と設定部
を表示する。前後バランスの表示はバーグラフで表示さ
れ、他の設定値は数値で表示される。
■ タイトルエディツトキー148 ニーザブ0グラムの名称を設定するためのキーである。
このキー148をオンすると表示部90にカーソルが現
われ、さらにこのキー148を押すごとにカーソルが移
動する。そして、アップ/ダウンキー146によりカー
ソル上のキャラクタが変化し、ユーザが作ったプログラ
ムに名称をつける。この操作をやめて所定時間経過後あ
るいは、他のキーを操作すると、設定されたプログラム
名が記憶され、このモードは解除される。
■ プログラムキー150 16種のファクトリプログラムと16種のユーザプログ
ラムのうちの1つを選択するキーである。
16個のキーを有し、それぞれファクトリプログラムと
ユーザプログラムが1種類ずつ割り当てられている。選
択された70グラムナンバが表示部132に表示される
[株] プリセットキー152 ファクトリプログラムを呼び出すためのキーで、これを
押すとプログラムキー150はファクトリプログラムの
選択キーとなる。呼び出されたプログラム名は表示部9
に表示される。
Oユーザプログラムキー154 ユーザプログラムを記憶する場合にプログラムナンバを
設定し、あるいは記憶されたユーザプログラムを呼び出
すためのキーで、これを押すとプログラムキー150は
ユーザプログラムの選択キーとなる。すなわち、ユーザ
プログラムの記憶を行なうときは、プログラムキー15
0で押されたナンバにそのユーザプログラムが記憶され
、ユーザプログラムの呼び出しを行なうときは、プログ
ラムキー150で押されたナンバに記憶されたユーザプ
ログラムが呼び出される。記憶されあるいは呼び出され
たプログラム名は表示部90に表示される。
なお、ファクトリプログラムが選択された状態からユー
ザプログラムキー154が押されると、その以前最後に
選択されていたユーザプログラムが読み出される。
また、ユーザプログラムが選択された状態からプリセッ
トキー152が押されると、それ以前最後に選択されて
いたファクトリプログラムが読み出される。
Oユーザプログラムメモリキー156 ユーザが作ったユーザプログラム()?クトリプログラ
ムを呼び出しておいて、そのパラメータを変更して作ら
れる。)を記憶するためのキーである。これをオンする
と、表示部132の「PROG、No、Jの表示が点滅
し、続いてプログラムキー150のいずれかを押すこと
により、そのプログラムナンバにユーザプログラム音場
効果のレベルや前後バランス、プログラム名等も組合わ
せて記憶される(そのナンバにおける前のニーザブ0グ
ラムは消去される。)ファクトリプログラムは音場効果
のみに関するプログラムであるが、ユーザプログラムは
音場効果に関するプログラムとそのときのディジタルイ
コライザ42の設定内容がセットで記憶される。すなわ
ち、ファクトリプログラムを呼び出してもディジタルイ
コライザ42の設定内容は変化しないが、ユーザプログ
ラムを呼び出した場合は、これを記憶した際のディジタ
ルイコライザ42の設定内容も同時に呼び出される。
次に、第2図中「第8A図示」、「第8B図示」、「第
80図示」と示した各部の詳細例をそれぞれ対応する図
面に示す。
〔1〕 第8A図 入力端子、出力端子および入力ソースと録音ソース出力
の選択回路等を具えた部分である。
入力端子は、ディジタル信号用17(左右チャンネル時
分割入力)の5個と、アナログ信号用11a(右チヤン
ネル用)、11b(右チヤンネル用)の各11個と、映
像信号用61の4個を具えている。また、録音(録画)
ソース出力端子は、ディジタル信号用50(左右チVン
ネル時分割出力)の2個と、アナログ信号用38a(左
チヤンネル用)、38b(右チヤンネル用)の各6個と
、映像信号用6202個を具えている。
これら入力端子および録音(録画)ソース出力端子に対
して、各入力ソースは次表のように接続がされる。
アナログ入力、ディジタル入力、映像入力は、それぞれ
次のような入力ラインおよび録音(録画)用土カライン
を具えている。
(1)  アナログ入力 ■ 入力ライン アナログ入力端子11aから入力された左チャンネルの
アナログ入力(11)1’類)は、バッファアンプ16
0を介して入力選択用トランジスタ162にぞれぞれ入
力される。入力選択用トランジスタ162は、後述する
CPU200 (第8C図)からの指令を指令信号ライ
ン164からデコーダ166、ドライバ168を介して
ベースに入力し、前記前面パネルのインプットセレクタ
74で選択されたものがオンされて選択されたアナログ
入力がアナログ信号ライン170に導かれ、後述する第
8B図のVCA26に入力される。
なお、右チャンネルのアナログ信号の入力ラインも同様
の構成であり、その図示は省略しである。
■ 録音ソース出力ライン アナログ入力端子11aから入力された左チャンネルの
アナログ入力(11種m)はバッファアンプ160を介
して、録音ソース選択用トランジスタ172にそれぞれ
入力される。録音ソース選択用トランジスタ172は、
CPU200からの指令を指令信号ライン164からデ
コーダ174、ドライバ176を介してベースに入力し
、前記前面パネルのレコードアウトキー80を押してイ
ンプットセレクタ74で選択されたものがオンされて、
選択されたアナログ入力が信号線178に導かれる。
信号線178に導かれたアナログ入力は並列接続された
6個のトランジスタ180を介してアナログ録音ソース
出力端子38a(6個)に導かれる。トランジスタ18
0は、録音ソースとして選択されている入力ソース自身
への出力を禁止するもので、録音ソース出力選択指令を
インバータ182で反転し、ドライバ184を介してベ
ースに入力し、録音ソース出力端子38aのうち録音出
力として選択されたソース以外のものにその録音出力を
導く。
なお、右チャンネルのアナログ信号の録音ソース出力ラ
インも同様の構成であり、その図示は省略しである。
(2)  ディジタル入力 ■ 入力ライン ディジタル入力端子17がら左右チャンネル交互に時分
割入力されたディジタル入力(5種類)は、インバータ
190.192を介してデータセレクタ194にそれぞ
れ入力される。インプットセレクタ194は、CPU2
00からの指令(3ビツト)により、前記前面パネルの
インプットセレクタキー74で選択されたディジタル入
力をディジタル信号ライン196を介して第8C図のデ
ィジタルI10レシーバ48に入力する。
■ 録音出力ライン ディジタル入力端子17から左右チャンネル交互に時分
割入力されたディジタル入力(5種類)は、インバータ
190,192を介して、ディジタル録音ソースセレク
タ198にそれぞれ入力される。ディジタル録音ソース
セレクタ198は、CPU200からの指令(3ビツト
)により、前記前面パネルのレコードアウトキー80を
押してインプットレクタ74で選択されたディジタル入
力をインバータ202、アウトプットバッファ204、
アウトプットトランス206を介してディジタルソース
出力端子50 (211ffi)に導く。ただし、入力
ソース自身への出力は禁止される。
(3)  映像入力 ■ 入力(モニタ出力)ライン 映橡入力端子61から人力された映像入力(4秒類)は
、セレクタ208にそれぞれ入力される。
セレクタ208は、CPU200からの指令により、前
面パネルのインプットセレクタ74で選択された映像入
力を選択し、アンプ210を介してモニタ出力64に導
く。
■ 録画ソース出力ライン 映り入力端子61から入力された映像入力(ユ亡しクタ
212にそれぞれ入力される。セレクタ212iCPU
200からの指令により、−前面パネルのレコードアウ
トキー80を押してインプットセレクタ74で選択され
た映像入力を選択し、アンプ214.216を介して録
画ソース出力端子62に導く。ただし、入力ソース自身
への出力は禁止される。
ライン220は第8B図の回路からのメイン信号の出力
ラインで、メインミュート回路222を介して2個のメ
イン信号出力端子26に導かれる。メインミュート回路
222は前記メインミュートキー132(第4図)の操
作に基づきCPU200からの指令により、トランジス
タ224をオンし、トランジスタ226をオフしてメイ
ン信号をミューティングづる。
ライン226は第8B図の回路からの音場効果信号の出
力ラインで、エフェクトミュート回路228を介して前
方音の信号を出力端子6oに導き、後方音の信号を出力
端子62に導く。エフェクトミュート回路228は、前
記エフェクトミュートキー136(第4図)の操作に基
づきCPU200からの指令によりトランジスタ230
をオンし、トランジスタ232をオフして音場効果信号
をミューティングする。
〔2〕 第8B図 第8B図はアナログストレート経路12およびその他の
経路の出力ラインにry5するものである。
アナログストレート経路12は左右一方のチ1tンネル
のみ示している。第8A図のアナログ信号ライン170
から送られてくる選択されたアナログ入力信号は、アン
プ232.234に入力されて正相信号と逆相信号が作
られてVCA26に入力される。VCA26は正相信号
と逆旧信号を入力して増幅を行なうバランス形電圧制御
アンプで、ゲインの最大値が+20dB、アッテネート
ωが+20〜0おの範囲で可変制御される。VCA26
の出力は差動アンプ236を介して出力され、ディジタ
ルループ14のライン237に導かれろ。
また、VCA26の出力はアナログ信号ライン238を
介して出力選択回路28に入力される。
出力選択回路28は、アナログストレート経路12を生
かすかあるいはディジタル経路(ディジタルループ14
またはディジタルストレート経路18)を生かすかを選
択するもので、CPU200からの指令により、トラン
ジスタ240゜242をオン、オフして選択を行なう。
入力ソースとしてアナログ入力が選択されており、かつ
前記イコライザオン/オフキー110によりディジタル
イコライザ42の機能がオフされている場合は、トラン
ジスタ240がオン、トランジスタ242がオフされて
アナログストレート経路12が生かされてアナログ入力
が出力される。
また、入力ソースとしてアナログ入力が選択されており
、かつイコライザオン/オフキー110がオンされてい
る場合は、トランジスタ240がオフ、トランジスタ2
42がオンして、ディジタルループ14を軽でディジタ
ル信号処理されD/A変換された信号がライン244か
らトランジスタ242を介して出力される。
また、入力ソースとしてディジタル入力が選択されてい
る場合、あるいはアナログ信号とディジタル信号の双方
を出力する入力ソース(D、 A T 。
CD、VDP)が選択されている場合も、トランジスタ
240がオフ、トランジスタ242がオンして、ディジ
タルストレート経路18または、ディジタルループ14
を経て信号処理されD/A変換された信号がライン24
4からトランジスタ242を介して出力される。
出力選択回路28の出力は、モード選択回路30に入力
される。モード選択回路30は、ステレオモード/モノ
ラルモードを切換えるもので、前記モードキー88の操
作によるCPU200からの指令によりモードの切換え
を行なう。
モード選択回路30は、ステレオモードのときは、トラ
ンジスタ246.252がオン、トランジスタ248.
250がオフして、左右各チャンネルの信号が分離した
まま出力される。また、モノラルモードのときは、トラ
ンジスタ246゜252がオフ、トランジスタ248.
250がオンして、左右両チャンネルの信号が抵抗加弾
されて出力される。
モード選択回路30から出力される信号は、アンプ25
4.256に入力されて正相信号と逆相信号が作られて
VCA32に入力される。VCA32は正相信号と逆相
信号を入力して増幅を行なうバランス形電圧制御アンプ
で、ゲインの最大値がOdB、アッテネートIがO−■
の範囲で可変制御される。VCA26の出力は差動アン
7258を介して出力され、出力ライン220を介して
第8A図のメイン信号出力端子26に導かれる。
第8B図において、ライン300はディジタル経路のD
/A変換後のメイン信号用の出力ライン(左チャンネル
)で、このライン300から入力された信号(アナログ
信号)はディエンファシス回路305、LPF292を
介して出力選択回路28に入力される。
ライン301はディジタル経路のD/A変換後のメイン
信号用の出力ライン(右チャンネル)で、このライン3
01から入力された信号は74127792回路303
、LPF307を介して右チャンネルの出力選択回路(
図示せず)に入力される。
ライン302,304,306,308は、音響効果信
号用の出力ラインで、それぞれ前方左側、前方右側、後
方左側、後方右側の信号が供給されている。これらのラ
イン302,304,306゜308から入力された各
音響効果信号は、それぞれディエンファシス回路312
,314,316゜318からLPF322.324,
326゜328を介してライン226に出力され、第8
A図の音響効果用出力端子60(前方1)W)、62(
後方側)に供給される。
〔3〕 第8C図 第8C図は、アナログ入力のディジタルループ経路14
、ディジタルストレート経路18、音場効果経路22、
制御回路235を含んでいる。
ディジタルループ14の信号ライン237から入力され
るアナログ信号は、バッファアンプ26010−バスフ
イルタ262、プリエンファシス回路264を介してデ
ィザ回路付A/D変換回路266に入力される。
A/D変挽変格回路266成を第13図に承り。
この回路では逐次比較形A/D変換を行なっている。
第13図において、疑似乱数発生器268からはディザ
用のノイズがディジタル信号で発生される。このノイズ
はパラレル/シリアル変換器269を介してシリアルD
/△変換器でアナログ信号に変換され、アッテネータ2
70を介して加tL’3272でプリエンファシス回v
B264からの入力信号に加算される。この加掠信号は
サンプルホールド回路294を介して比較器276に入
力される。逐次比較レジスタ278の出力は、パラレル
D/A変換器280を介して比較ツ276に入力される
比較器276は両人力を逐次比較して、サンプリングホ
ールド回路294の出力の方が大きい場合は“1″を、
小さい場合は“0″をそのピットに立てこれをLSB 
(再下位ビット)まで行なう。
これにより、逐次比較レジスタ278にはサンプルホー
ルド回路294の出力に対応したディジタルデータが保
持される。
逐次比較レジスタ278に保持されたデータはパラレル
/シリアル変換器279を介してシリアル減算器281
に入力され、前記ノイズが減分されて出力される。この
繰作をサンプルホールド回路294に信号が保持される
ごとに行なうことにより、シリアル減算器281からは
、プリエンファシス回路264の出力アナログ信号(左
チャンネル)に対応したディジタル信号が出力される。
なお、タイミング制御回路283は、この回路の各部の
タイミングを制御するものである。
第8C図において、A/D変換回路281は右チ【/ン
ネルのディジタルループ(図示せず)に送られてくる入
力アナログ信号をディジタル信号に変換するもので、第
13図のA/D変換回路266と同様に構成されている
A/D変換回路266 、、280の出力ディジクル信
号はマルチプレクサ282で時分割多用化される。
ディジタルストレート経路18の信号ライン196から
入力されるディジタル信号は、−ディジタルI10レシ
ーバ48に入力される。
ディジタルI10レシーバ48は、前述のように、入力
されたディジタル信号と後段回路をインターフェイスす
る回路である。
ディジタルI10レシーバ48の出力は、ディジタルボ
リウム49に入力される。ディジタルボリウム49は、
アナログ経路におけるVCA26(第8B図)に対応す
るもので、ディジタル信号のレベルを調整する。
ディジタルループ14のディジタル信号およびディジタ
ルストレート経路18のディジタル信号は、セレクタ2
90に入力される。セレクタ290は、ディジタル14
側のみから信号が来る場合は、この信号を出力し、ディ
ジタルストレート経路18のみから信号が来る場合はこ
の信号を出力する。また、ディジタルループ14とディ
ジダルストレート経路18の両方から同一ソースの信号
が来る場合は、ディジタルストレート経路18の信号を
出力する。すなわち、3品位であるディジタル入力ソー
スがある場合はそれを国光的に出力する。また、ディジ
タルI10レシーバ48内でデータエラーが検出された
場合は、同一ソースからアナログ入力も同時に入力され
ている場合はディジタルループ経路14側からの信号を
出力する。
ディジタルI10レシーバ48による経路選択の具体的
方法としては、例えば次の方法が考えられる。
■ ディジタルストレート経路18における電圧変化(
“1“ ll Q Itの変化)を見て、その変化があ
る場合は、ディジタルストレート経路18を選択する。
■ より高精度に行なうならば、ディジタルストレート
経路18における電圧変化(“1′′。
“0”)の基本周期(すなわちサンプリング周波数f 
)を検出して、そのサンプリング周波数f3に対応した
周期が検出された場合はディジタルストレート経路18
を選択する。
O内部PLLの同期がかかつているか否かを検出する。
すなわち、ディジタルストレート経路18に信号が供給
されていても、その信号に支障(ドロップアウト、故V
5)等があって同期外れがあれば、ディジタルループ1
4を選択する。データエラーがあった場合もディジタル
ループ14を選択する。
セレクタ290の出力は、ディジタルイコライザ42に
入力される。
ディジタルイコライザ42は、前述のようにディジタル
フィルタリング用プロセッサで、3バンドパラメトリツ
クイコライザで構成され、前記ディジタルイコライザパ
ラメータ設定部100における設定に基づき、CPU2
00からの指令により、分割した3つの帯域ごとに中心
周波数、0ルベルが、またローカット、ハイカットの各
周波数およびスロープがフィルタ構成やフィルタ係数を
CPUの指令により変更することによりそれぞれ設定値
どおりに設定される。ディジクルイコライザ42に入力
されたディジタル信号は、設定された各フィルタ特性が
付与される。なお、ディジタルイコライザ42は、例え
ば日本楽器製迄株式会社製YM3608を利用すること
ができる。
ディジタルイコライザ42の出力は、メイン信号として
4倍オーバサンプリングディジタルフィルタ44に入力
される。
4倍オーバサンプリングディジタルフィルタ44は、後
段のD/A変換後のLPF292 (第8B図)の負担
を軽減するもので、入力ディジタルループを4倍オーバ
サンプリングして(入力ソースの1サンプリング周期に
3個の補間データを挿入して、サンプリングノイズをU
N側にずら1゜)出力する。
4倍オーバサンプリングディジタルフィルタ44は、1
6ビツトの入力に対し精度の高い係数を用いた畳み込み
演算を行なうことにより、畳み込みの際の誤差の累積を
防止している。(その具体的方法は、例えば昭和61年
9月29日句本出願人の出願に係る特許願参照)。また
、このディジタルフィルタ44は後段のD/A変換回路
46で高精度の演算を行なうため、18ビツトで15号
を出力する。この18ビツトの信号はD/△変換回路4
6に入力される。
D/A変換回路46は、18ビツトの入力に基づいて高
精度にD/A変換を行なう。すなわち、例えばCD上の
畠楽信号は、いつも一定レベルになく、大きくもなり、
小さくもなり、ダイナミックに変化している。一般にC
DのD/A変換器は最上位ビットから最下位ビットまで
16ビツトの変換能力を持っているが、実際の音楽信号
を符号化したディジタル信号では、上位ビットが使用さ
れていないことが多い。したがって、16ビツトの変換
能力を持ちながら実質15ビツト、14ビツト、・・・
・・・で動作しており、小振幅時にはD/A変換器の歪
みやノイズが目立ちやすい。そこで、D/A変換回路4
6では、18ビツトの入力に基づき、その信号レベルが
小さいときは、2ビツトまでシフトアップし、D/A変
換器342の直線性のよい歪みの少ない部分でD/A変
換が行なわれるようにしている。D/A変換模シフトア
ップに相当する分後段のアナログアンプ344のゲイン
を落として(2ビツトシフトアツプで1/4アツテネー
ト)レベル合わせをしている。また、シフトアップする
ことによってディジタルフィルタからの18ビツト出力
をすべて使うことができるため、再j子化ノイズ(前段
のディジタルフィルタ44における醤み込み演算による
累積誤差)も1/4にすることができる。
D/A変換回路46において、ディジタルフィルタ44
から出力された左チャンネルの信号(18ビツト)は、
シフタ340に入力され、その振幅レベルに応じて2ビ
ツトまでシフトアップされてD/A変換器342でり、
7/△変換される。
D 、/ A変換器342の出力アナログ信号は、可変
アンプ344に入力される。可変アンプ3441まゲイ
ンコントロール回路346により、ビットシフト分ゲイ
ンが落とされる(D/A変換回路46全体ではゲインな
し)。これにより、ディジタルフィルタ44の出力に正
確に対応したアナログ信号が左チャンネルのメイン信号
としてライン300から出力される。
第15図は、D/A変換回路46の動作を示したもので
ある。シフタ340は入力信号レベルを常に検出してお
り、−6cl[!の領域にレベルダウンしたことを確認
したら不感帯として設けた0、18秒後1ピット(+6
cB)シフトアップし、可変アップ344で−6,(E
減衰する。同様に−12あの領域にレベルダウンしたこ
とを確認したら0.18秒後さらに1ビツトシフトアツ
プ(+126)し、可変アンプ344で一12dB減衰
する。
入力信号がレベルアップする場合は不感帯は設けない。
右チャンネルのメイン信号についてのD/A変換回路3
48も左チャンネルの回路347と同様に構成される。
次に音場効果音の創生処理について説明する。
前記ディジタルイコライザ42の出力は音場効果音のf
3I生のため、音場効果経路22に導かれ、サウンドフ
ィールドプロセッサ20に入力される(プログラムの内
容に応じて(左チャンネル+右チャンネル)/2または
左チャンネル−右チャンネルの信号が入力される。)。
サウンドフィールドプロセッサ20は、プロセッサ(例
えば日本楽器製造株式会社製YM3804 :通称DS
P)350と、24ビツト×16にワードの信号遅延用
メモリ(ダイナミックRAM)352を3組具え、それ
ぞれ前方音、後方音、前方後方共通の信号処理を分担し
、前記前面パネルの音場効果操作部130におけるプロ
グラム選択操作やパラメータ変更操作に従って音場効果
音を創生ずる。創生された音場効果音は、前方音がライ
ン356から、後方音がライン358からそれぞれ出力
される(左右各チャンネルは時分割出力)。
変調回路354は、他の音場効果(例えばコーラス、ト
レモロ、シンフオニツク等)を与えるためのものである
。この音場効果は、実際の反射音データに基づかずに人
工的に作られたプログラムで、面白い効果音を作り出す
ことができる。例えば4チヤンネルの音を少しずつ遅ら
せて立体的なサウンドを楽しめるディレィ、左右の音を
わずかにズラすことでエコー効果が得られるステレオエ
コー、音質が変化しながらうねるような効果が生まれる
ステレオフランジ、漂うような音の揺れを表現するコー
ラス、回転感を伴ったユニークな音のひろげるステレオ
フランジング、艶やかな音の揺れを創り出すトレモロ、
リリカルできらびやかな音の調和感を生み出すシンフォ
ニツク、レコーディングスタジオの反5掌の中に居るよ
うな効果が出るエコールーム等がある。
ライン356から左右チャンネル時分割出力された前方
音の信号はディジタルフィルタ52で4倍オーバサンプ
リングされ、D/A!換@路56に18ビツトで入力さ
れる。
D/A変換回路56は、内部にディジタルボリウムとD
/A変換器を有し、入力信号をD/A変換するとともに
、音辺調整操作手段(ボリウム、バランス、ミューティ
ング等)の操作に応じてCPU200で求められた設定
すべきゲイン(前記第10図で示したように0.28ス
テツプで480段階すなわちO〜−96dBの範囲で定
められる。)与える。
このD/A変換回路56の構成例を第14図に示す。
入力信号(左右チャンネル時分割入力)は、入力コント
ロール回路420を介して乗算器422に入力される。
また、CPU200からのゲイン情報は増加方向、減少
方向の区別がアップ/ダウン情報で与えられ、変化mが
1パルス0.2cEに相当するパルスで与えられる。
このパルスおよびアップ/ダウン情報は、アップ/タウ
ンカウンタ424に送られ、アップ/ダウンカウントさ
れる。アップ/ダウンカウンタ424はオーバフローま
たはアンダー70−するごとにアップ情報またはダウン
情報とともに1パルス出力し、アップ/ダウンカウンタ
426をアップ/ダウンカウントする。
これにより、アップ/タウンカウンタ424゜426に
はゲイン情報が仮数と指数に分けられて保持される。
アップ/ダウンカウンタ424に保持された仮数は、R
OM428 ′r−fJ og−肯nearに変換され
、乗算器422で入力信号に乗算される。
乗算器422の出力乗算値は、シフタ434に送られる
とともに、フローティングレベル検出器430でレベル
が検出される。シフトコントローラ432は、検出され
たレベルに応じてそのレベルが小さいときはシフタ43
4を駆動して、乗算値を2ビツトまでシフトアップする
(メイン信号の経路における前記シフタ34aと同様の
動作)。
シフタ434の出力は出力コントロール回路436を介
してD/A変換器でD/A変換されて減衰回路440,
442に入力される。
減衰回路440は1(スルー)、1/2゜1/4 、 
1/8 、 1/1f3の滅哀ωを右する減衰器(サン
プルホールド回路付>440a、・・・・・・。
440eおよび442a、−・・・・、440eを有し
、それぞれ左右両チャンネル信号が入力される。
一方、シフトコントローラ432は、アップ/ダウンカ
ウンタ426から与えられるゲイン情報の指数値からシ
フタ434でビットシフトしたシフト量を減算して、C
PUから指令されたゲインを実現するために必要な減衰
器を求め、アドレスエンコーダ444からその減衰a情
報を出力する。
この減衰量情報はアドレスデコーダ446を介して減衰
回路440.442にサンプリングパルスとして与えら
れる。これにより、減衰器440゜a、・・・・・・、
440eおよび442a、・・・・・・。
442eのうち8!衰吊情報に対応したものにD/A変
換器438の出力がサンプルホールドされ(このサンプ
ルホールドにより左右チャンネルも分離される。)、所
定の誠衰萌で出力される。
これにより、入力信号に所定のゲインをかけたアナログ
信号が出力される。
このように、ゲイン情報を仮数と指数に分けてはじめに
仮数だけをかけてD/△変換し、アナログ出力に指数を
かけて乗算することにより、D/A変換器438の語長
を有効に利用でき、誤差の少ないディジタルボリウムが
実現される。また、シフタ434によるビットシフトも
D /’ A変換器438での誤差の減少に寄与してい
る。
減衰器440,442の左右各チャンネル出力は、第8
C図のライン302.304を介して第8B図のLPF
322,324にそれぞれ入力される。
なお、第14図のD/A変換回N56におけるモードコ
ントローラ446はこのD/A変換回路56の動作モー
ドを切換えるものである。すなわち、第14図のD/A
変換回路56は前記メイン信号のD/A変換回路(第8
C図)としても用いることができる。その場合は東ロロ
路422をスルーとし、シフトコントローラ432がア
ップ/ダウンカウンタ426からの指数情報を受けない
ようにする。このようにすれば、D/A変換回路56は
ゲインがなくなり、ビットシフト→D/A変換→減衰だ
けになるので、D/A変換回路46として利用すること
ができる。このモードの設定は、CPU200から送ら
れるモード切換指令〜11.M1により行なわれる。
第8C図において、サウンドフィールドプロセッサ20
からライン358に左右チャンネル時分に1出力された
後方音の信号は、ディジタルフィルタ54で4倍オーバ
サンプリングされ、D/A変換回路58に入力される。
D/A変換回路58は例えば前記第14図のD/A変換
回路56と同様に構成される。D/A変換回路58から
出力される後方音の左右各チャンネル音響効果信号はラ
イン306.308からそれぞれ出力され、第8B図の
LPF326.328にそれぞれ入力される。
制御回路335は、このアンプ各部の制(財)を行なう
。制御回路335において、可変抵抗器382は前記メ
インボリウム94に連動して、その回動量に応じた直流
電圧を出力する。また、可変抵抗器384は、前記バラ
ンス調整ボリウム96に連動して、その回動量に応じた
直流電圧を出力する。これらの直流電圧はボリウムコン
トロール回路(A/D変換器)386でA/D変換され
る。CPuに送られる。
CPU408は、パワースイッチ70のオン/オフ情報
391、前面パネルの各秤コントロールキー情報390
、リモートコントロール情報392を入力し、その操作
内容をCPU200に送出する。
CPU200覧 グスイッチコントロール回路388を介して各部のアナ
ログスイッチをオン/オフ制御する。また、各種音ff
i調整操作手段(メインボリウム94、左右バランスボ
リウム96、オーディオミューティングキー92、イン
プットレベル設定キー88、メインミュートマタ、CP
U200覧よインターフェイス395を介してサウンド
フィールドプロセッサ20を制御する。
ROM400は音場効果用ファクトリプログラム等を記
憶している。RA〜1402は音場効果用ユーサドプロ
グラムとディジタルイコライザ42の設定内容を組合わ
せたプログラム、インプットレベル設定値、現在の各部
の設定状態等を記憶する。この記憶はパワースイッチを
オフしても消えない。
モータドライブ410はリモートコントロール操作に基
づきメインボリウムをステップモータ412で駆動する
〔発明の効果〕
以上説明したように、この発明によれば、利得調整をデ
ィジタル処理回路の前段と後段のアッテネータで分けて
行ない、総合利得をほぼスルー以上にするときは後段の
アッテネータをほぼスルーとして前段で利得を調整し、
総合利得をほぼスルー以下にするときは前段のアッテネ
ータをほぼスルーとして後段のアッテネータで利得(減
衰2)を調整するようにしたので、次のような効果があ
る。
■ 総合利得が大きい場合は、後段のアッテネータはス
ルーなのでディジタル処理回路で発生したノイズレベル
は増大されない。ディジタル処理回路のS/N自体も良
好にできる。
■ 総合利得が小さい場合は、前段のアッテネータはス
ルーなのでディジタル処理回路の入力は減衰されず、そ
の部分でのS/Nの悪化は最小限に防止される。また、
ディジタル処理回路でノイズが発生しても後段のアッテ
ネータで減衰されるので、ノイズレベル自体小さくなる
【図面の簡単な説明】
第1図は、この発明の基本構成を示すブロック図である
。 第2図は、この発明を適用したコントロールアンプの一
実I]1!例を示すブロック図で、第8A図、第8B図
、第8C図に示す具体回路の概要を示すものである。 第3図は、実施例に示すコントロールアンプ中に組み込
まれている音場効果方式の原理図である。 第4図は、実施例に湿すコントロールアンプの前面パネ
ルの構成を示す正面図である。 第5図は、第4図の前面パネルにおける表示部90の表
示例を示す正面図で、インプットレベル設定時のもので
ある。 第6図は、第4図の前面パネルにおけるディジタルイコ
ライザパラメータ設定部100で設定されるディジタル
イコライザ42のフィルタ特性の一例を示すものである
。 第7図は、第4図の前面パネルにおけるディジタルイコ
ライザパラメータ設定部100の拡大図である。 第8A図、第8B図、第8C図は、第2図に同図番で示
す各部の詳細図である。 第9図は、この実施例に示すコントロールアンプが適用
されるリスニングルームのスピーカ等の配置例を示す平
面図である。 第10図は、実施例で示すコントロールアンプ内のゲイ
ン配分を示すブロック図である。 第11図は、第10図のゲイン配分を説明する線図であ
る。 第12図は、第10図のゲイン配分によるノイズレベル
を示す線図である。 第13図は、第8C図におけるディプ付A/D変換回路
266の構成例を示すブロック図である。 第14図は、第8C図におけるD/A変換回路56の構
成例を示すブロック図である。 第15図は、第8C図におけるD/A変換回路46の動
作説明図である。 第16図は、実施例で示すコントロールアンプにおいて
イコライザオン/オフキー110をオフしたときのディ
ジタルイコライザパラメータ設定部100における表示
の状態を示す図である。 第17図、第18図は、それぞれこの発明で解決しよう
とする問題点を含んだ利得調整回路の構成を示すブロッ
ク図である。 26.32・・・VCA、40・・・A/D変換回路、
42・・・ディジタルイコライザ、46・・・D/A変
換回路。 出願人  日本楽器製造株式会社 +1ハ%’l唸Fk(l    C7V+”J%VI%
pR111手続補正書く方式) 昭和61年12月11日 特訂庁長官殿 昭和61年 特許願 第230142号2、発明の名称 利得調整回路 3、補正をする名 事件との関係  特許出願人 (407)日本楽器製造株式会社 4、代理人 (@便番号105) 5、補正命令の日付 昭和61年11月5日

Claims (1)

  1. 【特許請求の範囲】 アナログ信号を入力するアナログアンプおよび第1のア
    ナログアッテネータと、 このアナログアンプおよびアナログアッテネータの出力
    をA/D変換してディジタル信号処理した後D/A変換
    して出力するディジタル信号処理回路と、 このディジタル信号処理回路の出力を入力する第2のア
    ナログアッテネータとを具え、 総合利得を大きくする場合は、前記第2のアナログアッ
    テネータをほぼスルーに設定して、前記第1のアナログ
    アッテネータにて利得可変し、総合利得を小さくする場
    合は、前記アナログアンプおよび第1のアナログアッテ
    ネータを両者合わせてほぼスルーとなるようにこの第1
    のアナログアッテネータを設定して、前記第2のアナロ
    グアッテネータにて利得可変することを特徴とする利得
    調整回路。
JP23014286A 1986-09-30 1986-09-30 利得調整回路 Granted JPS6386909A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP23014286A JPS6386909A (ja) 1986-09-30 1986-09-30 利得調整回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23014286A JPS6386909A (ja) 1986-09-30 1986-09-30 利得調整回路

Publications (2)

Publication Number Publication Date
JPS6386909A true JPS6386909A (ja) 1988-04-18
JPH0445005B2 JPH0445005B2 (ja) 1992-07-23

Family

ID=16903243

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23014286A Granted JPS6386909A (ja) 1986-09-30 1986-09-30 利得調整回路

Country Status (1)

Country Link
JP (1) JPS6386909A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10133663A (ja) * 1996-10-31 1998-05-22 Kawai Musical Instr Mfg Co Ltd 電子楽器
JP2019193239A (ja) * 2018-04-28 2019-10-31 哲 八子 直熱真空管パワーアンプのハム雑音低減装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52119161A (en) * 1976-03-31 1977-10-06 Toshiba Corp Analog to digital convertor
JPS5966208A (ja) * 1982-10-08 1984-04-14 Toshiba Corp デイジタル伸張・圧縮器

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52119161A (en) * 1976-03-31 1977-10-06 Toshiba Corp Analog to digital convertor
JPS5966208A (ja) * 1982-10-08 1984-04-14 Toshiba Corp デイジタル伸張・圧縮器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10133663A (ja) * 1996-10-31 1998-05-22 Kawai Musical Instr Mfg Co Ltd 電子楽器
JP2019193239A (ja) * 2018-04-28 2019-10-31 哲 八子 直熱真空管パワーアンプのハム雑音低減装置

Also Published As

Publication number Publication date
JPH0445005B2 (ja) 1992-07-23

Similar Documents

Publication Publication Date Title
US5046107A (en) Input level adjusting circuit
US5040220A (en) Control circuit for controlling reproduced tone characteristics
KR930004932B1 (ko) 음향 효과장치
US5939656A (en) Music sound correcting apparatus and music sound correcting method capable of achieving similar audibilities even by speaker/headphone
US6490009B1 (en) Electronic device for selecting inputs and outputs of audio-visual equipment
US6681018B1 (en) Audio signal processor and audio device
FI105522B (fi) Järjestely kotiteatteri- tai muussa äänentoistolaitteistossa
US5241604A (en) Sound effect apparatus
US7110550B2 (en) Sound system
US4745298A (en) Signal selection circuit
US6882733B2 (en) Surround headphone output signal generator
JPS6386908A (ja) 利得調整回路
JPWO2019234861A1 (ja) 音量操作装置
JP2876993B2 (ja) 再生特性制御装置
KR950009379B1 (ko) 광디스크 플레이어의 가라오케회로
JPS6386909A (ja) 利得調整回路
KR940002168B1 (ko) 음향효과장치
JPH09271100A (ja) 音響信号処理装置
JP2506570Y2 (ja) ディジタルオ―ディオ信号処理装置
JPH06245299A (ja) 補聴器
JP2000298490A (ja) 記録媒体再生装置
JP2002118897A (ja) 疑似ステレオ装置およびオーディオアンプ
KR100258591B1 (ko) 가라오케 광디스크 재생기기의 음성변경 장치
JPH04343600A (ja) 残響装置
JP2549986Y2 (ja) 音場再生装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees