JPS6384646U - - Google Patents
Info
- Publication number
- JPS6384646U JPS6384646U JP17822086U JP17822086U JPS6384646U JP S6384646 U JPS6384646 U JP S6384646U JP 17822086 U JP17822086 U JP 17822086U JP 17822086 U JP17822086 U JP 17822086U JP S6384646 U JPS6384646 U JP S6384646U
- Authority
- JP
- Japan
- Prior art keywords
- memory
- error
- occurred
- input
- program
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
- Hardware Redundancy (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17822086U JPS6384646U (enrdf_load_stackoverflow) | 1986-11-21 | 1986-11-21 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17822086U JPS6384646U (enrdf_load_stackoverflow) | 1986-11-21 | 1986-11-21 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6384646U true JPS6384646U (enrdf_load_stackoverflow) | 1988-06-03 |
Family
ID=31120152
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP17822086U Pending JPS6384646U (enrdf_load_stackoverflow) | 1986-11-21 | 1986-11-21 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6384646U (enrdf_load_stackoverflow) |
-
1986
- 1986-11-21 JP JP17822086U patent/JPS6384646U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5965369A (ja) | コンピユ−タシステム | |
JPH079625B2 (ja) | フォールトトレラントな能力を備えたコンピュータ | |
JPH02202638A (ja) | 多重プロセッサを備えたフォールトトレラントなコンピュータシステム | |
GB2194366A (en) | Apparatus for on-line checking and reconfiguration of integrated circuit chips | |
JPS6384646U (enrdf_load_stackoverflow) | ||
JPS6044708B2 (ja) | Prom補償回路 | |
JPS6011952A (ja) | 誤り訂正機構付半導体メモリ装置 | |
JPS6113626B2 (enrdf_load_stackoverflow) | ||
JPH0441394Y2 (enrdf_load_stackoverflow) | ||
JPS6129025B2 (enrdf_load_stackoverflow) | ||
JPS6288047A (ja) | インタフエ−ス制御装置 | |
JPS6020779B2 (ja) | 複合形電子計算機システム | |
JP3106448B2 (ja) | プロセッサ装置 | |
JP2818437B2 (ja) | 障害検出回路 | |
JPH01277951A (ja) | データ転送装置 | |
JPS5831680B2 (ja) | 多重化記憶装置の制御方式 | |
JPS6331810B2 (enrdf_load_stackoverflow) | ||
JPH05224968A (ja) | データチェック方式 | |
JPH0727468B2 (ja) | 二重化情報処理装置 | |
JPH0296855A (ja) | メモリコントロール回路における故障検出方式 | |
JPS5842491B2 (ja) | マルチプロセッサシステムに於ける故障認識方式 | |
JPH01321539A (ja) | バスコネクタ接続状態チェック回路 | |
JPS5947605A (ja) | バツク・アツプ制御装置 | |
JPS60144142U (ja) | 診断制御回路 | |
Ciminiera et al. | iAPX 432 hardware fault-handling mechanisms |