JPS6359040A - 通信装置 - Google Patents

通信装置

Info

Publication number
JPS6359040A
JPS6359040A JP62119163A JP11916387A JPS6359040A JP S6359040 A JPS6359040 A JP S6359040A JP 62119163 A JP62119163 A JP 62119163A JP 11916387 A JP11916387 A JP 11916387A JP S6359040 A JPS6359040 A JP S6359040A
Authority
JP
Japan
Prior art keywords
line
signal
gate
circuit
bit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62119163A
Other languages
English (en)
Other versions
JPH0626341B2 (ja
Inventor
ジャン・カルヴィニャック
ピエール・セコンド
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of JPS6359040A publication Critical patent/JPS6359040A/ja
Publication of JPH0626341B2 publication Critical patent/JPH0626341B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/64Hybrid switching systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 A、産業上の利用分野 本発明は、回線が活動状態で使用されていない短い時間
の間、回線交換結合」二に残された帯域幅を動的に再割
当てするためにパケット/回線交換システムで使用され
る機構に関するものである。
B、従来技術 将来の通信ネットワークは、パケット交換トラフィック
ならびに回線交換トラフィックに適応しなければならな
い。この組合せを実現するための種々の方法が知られて
いる。しかし、長期的には、最も経済的な方法のみが生
き残るはずである。最良の方法とは、各瞬間に通信資源
の利用を最適化できる方法である。
ネットワーク・ノードならびにノード間リンクを適応的
に共用することを可能にする方法が、同時係属中のヨー
ロッパ特許出願第854300274号の目的である。
゛ 通話ごとにノード間リンク上の帯域幅を動的に再割当て
することを可能にする方法が、同時係属中のヨーロッパ
特許出願第854500266号の目的である。
C0発明が解決しようとする問題点 上記の各方法を通信ネットワークで全部−緒に使用する
場合、各通話ごとに、使用可能な全帯域幅が実際のトラ
フィック・プロファイルに応じて可能な最大のスループ
ットをもたらすように再割当てされるので、ネットワー
クは非常に効率的なパケット交換サービスおよび回線交
換サービスを提供することができる。
しかし、帯域幅再分配の時間細分性は、回線交換通話の
持続時間であるので、ある回線が確立されている間ずつ
と、ソースが活動収態にない場合、無音期間中に使用さ
れなかった帯域幅は失われる。
「バースト状」回線交換ソースの多数の例の間で、最も
典型的なものは以下の通りである。
−音声アプリケーション: このアプリケーションでは
、チャネルが時間の45%未満しか使用されず、固有の
欠点(すなわち、遅延、ジッタ)にもかかわらず、ネッ
トワーク・リンクの帯域幅利用度を改善するだけの目的
でパケット化技術が使用されてきた。
−回線交換データ・アプリケーション: このアプリケ
ーションでは、X、21端末等の対話式端末が交換モー
ドで働く。このアプリケーションでは、回線占有率はさ
らに低く、システムの運用費用を改善するには複雑な通
話/クリア動作手順(短期保持モード操作)を実行する
必要があった。
D1問題点を解決するための手段 本発明の目的は、統合パケット/回線交換通信ネットワ
ークで使用され、バースト状ソースによって残された差
し当たり使用されない帯域幅をパケット・フローにただ
ちに再割当てし、回線ソースがその活動を再開するとき
にその帯域幅を回線ソースに戻すことを可能にする機構
を提供することである。
本発明による通信装置は、回線スロットから成るフレー
ム中で非文字コード化情報(NCI)と文字コード化情
報を交換するために複数のノードを含む通信ネットワー
クで使用される。回線スロットは、呼び(通話)ごとに
回線ユーザに割り当てられ、その残りの部分はパケット
交換型トラフィックに割り当てられる。ノードは、割り
当てられたスロット内の回線ユーザ・データを発信ユー
ザから宛先ユーザに移送するための手段を含む。
この装置は、境界回線ユーザに接続されたネットワーク
境界ノードが、以下の手段から成るインターフェース手
段(30,32)を含むことを特徴とする。
回線スロットを動的かつ瞬間的に修飾するための第1の
手段(30−T、32−T)。この手段は、スロットご
とに検出されたユーザの活動に応じて、スロットが境界
回線ユーザに割り当てられていることを示す第1の値、
または、スロットが差し当たり空いており、パケット交
換トラフィックに割り当てることができることを示す第
2の値に修飾ビットを設定する。前記修飾ビットは、そ
れが修飾するスロットに応じて、ネットワーク中を移送
される。
修飾ビットが第1の値に等しいことが判明したとき、受
信された修飾ビットおよび受信されたビットに応答して
、それらからユーザ・データ・ビットを含む境界回線ユ
ーザ・ビット・ストリームを再構成し、また修飾ビット
が第2の値に等しいことが判明したとき、遊休ビット構
成に応答する第2の手段(30−R,32−Tt)。
E、実施例 本発明の装置は、統合サービス・ディジタル・ネットワ
ーク(I SDN )フレームの構造、またはヨーロッ
パ特許出願第854300274号および第85430
0266号記載のフレームの構造など、回線交換ビット
およびパケット交換ビットの移送専用のチャネルを含む
、任意のフレーム構造と共に使用することができる。
−6= 本発明の原理は、活動修飾情報を移送するサブチャネル
を、各回線交換ユーザ・チャネルに関係づけることであ
る。特定の回線交換チャネルに関係するこの修飾情報は
、修飾されたデータ・スロットと同期して移送される。
Cdがユーザ・データ・トラフィック用に使用される同
期サブチャネルであり、Caqがユーザの活動修飾用に
使用される関連する同期サブチャネルであるとすると、
帯域幅をCdサブチャネルとCaqサブチャネルの間で
分割するための規則はユーザに依存し、それぞれのユー
ザ・アプリケーションが異なると違ったものになること
がある。
Caq帯域幅/再使用Cd帯域幅の比が最小になるとき
、最適の性能が得られる。
媒体フレーム内でのCaqチャネル・ビット位置とそれ
に関連するCdチャネル・ビット位置はシステム・レベ
ルで決定され、トラフィック特性に応じて上記の比が最
小になるように選択される。
この説明では、本発明は、ヨーロッパ特許出願筒854
300266号に記載されている、帯域幅を回線スロッ
トとパケット・ビット・ストリームの間で動的に割り振
るための機構に組み込まれるものと仮定する。そのよう
な機構では、中間フレームは第2図に示す構造を有する
中間フレームとは、フラグ1?によって区切られた複合
フレームCF iであり、一定数のビットから成るいく
つかのサブフレームと残余ビット!・を含む。複合フレ
ームは、連続したサブフレーム内で1ずつ変わるNc個
のビットを含む。複合フレームは、nT十eに等しい持
続時間を有する。ただし、Tは通常の時分割多重スロッ
ト持続時間であり、ここでは125マイクロ秒である。
nは1または1より大きな整数であり、eは中間リンク
・ビット周期よりも小さい。パラメータnは、リンク速
度に依存し、上記に引用した特許出願に完全に記載され
ているようにして計算する。
複合フレームはn個のサブフレームを含み、各サブフレ
ームは、Tに等しいか、またはTよりも短い持続時間を
有し、したがって、整数Ns個のビットを含む。サブフ
レームのNs個のビットは、可変数の回線交換ビット・
スロットの移送に割り振られる。スロットの数は、ユー
ザの必要により決まるが、第1図では2つのスロットが
示され、残りのビットはパケット交換ビットの移送に割
り振られている。
上記で引用した特許出願に記載された機構は、通話ごと
に回線ユーザ・ビット・スロットを活動ユーザに割り振
る。すなわち、通話の持続時間中に、連続した複合フレ
ーム中の連続したサブフレーム内の特定のスロットが、
特定の回線ユーザに割り当てられる。サブフレーム構造
は、通話に関係する回線ユーザの数に応じて変わり、サ
ブフレームのパケット・ビット数が変化する。
複合フレームは、複合フレームの終りに残っているR個
のビットの一部である、fビットのフラグによって区切
られる。ただし、R=Nc−nNsである。1(がfよ
りも大きい場合は、r=R−f個のビットが、パケット
交換ビットで満たされる。
本発明によれば、通話ごとに規定された回線スロットに
関係する修飾ビットは、サブフレーム内のどの位置にあ
ってもよい。
複合フレームのすべてのCaqビットを1つにまとめる
ことができ、または、サブフレームのCaqビット)l
i″1つにまとめることができ、または、Caqビット
をCaqビットが修飾する回線スロットと連結すること
ができる。
第8A図では、ただ1つのサブフレームと3つの回線ス
ロットCdl、Cd2、Cd3.t−含む複合フレーム
に対する活動修飾ビットCaq 1、Caq2、Caq
3が、フレームの終りにまとめられている。
第3B図では、各回線スロットCdiにそれ自体のCa
q iが連結されている。
非活動期間の平均持続時間とCaqサブチャネルのオー
ドヘッドの間で折合いがつけられる。
64kbp sのCdサブチャネルの8ビツトを修飾す
るために1ビツトをCaqサブチャネルとして使う場合
、Cdサブチャネルがスロットごとに修飾される。この
場合、オーバヘッドは12゜5%であり、上記の音声例
では、各64kbps音声チヤネル上の再使用される帯
域幅は次のようになる。
64kbps (100%−112,5X 45%) 
= 31.7kbpsCaqサブチヤネルのオーバヘッ
ドは、同じCaq上のいくつかのCaq修飾情報を時間
多重化することにより減らすことができる。すなわち、
複合フレーム番号に応じて、特定のCaqビットが異な
るいくつかのCdサブチャネルを修飾する。
このことを第3C図に概略的に示す。
ノード間リンク上で交換されるフレームが、上述の複合
フレームの構造を有するものと仮定して、本発明の実施
例について説明するが、当業者なら、回線交換ビット・
ストリームとパケット交換ビット・ストリームの組合せ
用の他の任意の移送機構で本発明の概念を実現すること
ができるはずである。
ネットワーク・ノードを、第1図に概略的に示す。ネッ
トワーク・ノードは、上記で引用した各特許出願に記載
されている構成要素の大部分を含み、さらに、修飾ビッ
トが処理でき、かつ回線ユーザの活動に応じて回線スロ
ットで受信されたまたは送信されるビットを経路指定す
るために使用できるようにする特定の手段を含む。
第1図は通信ネットワークの2つのノードを示す。各ノ
ードは、同様の手段を含んでいるので、ノード1にある
手段には接尾部1をっけ、ノード2にある手段には接尾
部2をつけた同じ番号でそれらを呼ぶことにする。各ノ
ードは、1oや11等の複数の中間リンク・アダプタを
含み、中間リンク・アダプタは、受信装置/送信装置か
ら成り、本発明の概念を実現するために必要な特定の手
段を含む。アダプタは、Ll、■、2、L3等の中間リ
ンクに接続される。各リンクは固有の速度を有し、した
がって、上記に引用したヨーロッパ特許出願の機構を使
用する場合、異なるリンク上の複合フレームは違った構
成をとることができる。その場合、パラメータn(複合
フレーム内のサブフレーム数)、Ns(サブフレーム内
のビット数)およびr(残余ビット数)が、受信された
ビットが処理される順序で、対応する受信手段に知らさ
れる。
各ノードには2つの経路が設けられている。−方の経路
CI)は、一定の非常に短い遅延(500マイクロ秒未
満)で送信しなければならない回線交換ビット専用であ
り(同期経路)、他方の経路Ppは、パケット処理手段
14で緩衝され、処理されるパケット交換ビット専用で
ある。(非同期経路)。
回線ユーザを境界ノードに接続するため、アダプタ10
および11に回線境界アダプタ16および17が付加さ
れている。これらのアダプタは、本発明に従ってCaq
ビットを処理する。境界ノードに接続されたパケット・
ユーザは、パケット処理手段14に直接接続される。
上記で引用したヨーロッパ特許出願に記載されたような
アダプタ10および11には、それぞれCaqビットに
応答するゲート手段18および19が設けられており、
CaqO値に応じて、回線スロット・ビットを回線経路
またはパケット経路にゲートする。これらの手段につい
ては、後で第10図ないし第13図に関して説明する。
第4図は、1つのリンク・アダプタ10、関連する回線
境界アダプタ16、ゲート手段18および回線ユーザと
の接続から成る組立体をさらに詳細に示す。各ノードに
あるリンク・アダプタ11および回線境界アダプタ17
を含む組立体は、互いに類似している。
回線境界アダプタ16とリンク・アダプタ10は、パス
20を介して制御信号を交換する。アダプタ10と16
は、受信Caq経路22と受信回線経路24、ならびに
送信Caq経路26と送信回線経路28によってリンク
される。
回線境界アダプタ16は、インターフェース回路30お
よび32を介して、2つの境界ノード・ユーザ(第4図
にはユーザ1およびユーザ2が示されている)に接続さ
れ、インターフェース回路30および32は、ユーザか
らの送信および受信回線交換ビットならびに関連するC
aqビットを処理する。
回路30および32は、送信回線の「送信CdJ回線8
4と「送信CaqJ回線35、ならびに受信回線の「受
信CdJ回線36と「受信CaqJ回線37を介して、
アダプタ16に接続される。
第4図では、これらの回線に接尾部1または2をつけて
あり、それぞれ回路80または32に接続されているこ
とを示す。
回路30および32は、エンド・ユーザのタイプに応じ
て異なる構成要素を含むように、境界ノード・ユーザ(
エンド・ユーザと呼ばれる)と回線境界アダプタの間の
インターフェースを構成する。
−例として、第5図および第6図に示す回路30を使っ
て、5DLCユーザ端末を接続することができ、S I
) L Cユーザ端末は、線41上のビット・クロック
信号の制御下で線40を介してユーザ・データを送り、
また線43上のビット・クロック信号の制御下で線42
を介してユーザ・データを受は取る。(S D L C
は同期データ・リンク制御のこと。) この例では、非活動期間中に端末がフラグFを送るもの
と仮定する。したがって、第5図に概略的に示すように
、フラグをCaqの値に変換することにより「送信Ca
qjが回u 35−1上に生成され、回線37−1 )
:の「受信Caq」は、0のとき、フラグに変換される
注: 遊休期間中に、端末がS D L Cプロトコル
でも許容される「オール・マーク」(連続した1)を送
る場合は、同じ機構を実現することができる(フラグ・
パターンはオール・ワン・パターンで置き換える)。
第6図に、回路30をさらに詳細に示す。
線40上のユーザ・データが、8ビツト・シリアライザ
/デシリアライザ(SERDIES)46に入力される
。シリアライザ/デシリアライザ46は、1141上の
ビット・クロック信号の制御下で「送信Cd IJ子デ
ータ回線34−1に供給する。ユーザ・データは、ビッ
ト1をカウントするカウンタ48およびインバータ49
にも供給される。インバータ49の出力線は、カウンタ
48のリセット入力端とANDゲート50の一方の入力
端に接続されている。したがって、入力データで0が見
つかるたびに、カウンタ48はリセットされる。カウン
タ48が6個の1をカウントすると、ANDゲートは条
件付けられ、次のビットが0に等しい場合は、ANDゲ
ー)50がフラグを示す活動信号を発生する。このため
、ラッチ52がセットされ、ビット・カウンタ54がリ
セットされる。
ビット・カウンタ54は、ビット・クロック期間をカウ
ントし、8つのビット期間がカウントされるとその出力
線56上に活動信号を発生し、この信号はラッチ52を
リセットする。ラッチ52の出力は、インバータ58に
よって反転され、インバータ58はその出力線35−1
上に「送信CaqlJ情報を発生する。
「受信Cd1」ビットが、回線36−1を介してAND
ゲート60に供給され、ANDゲート60は、回線37
−1を介して受は取った「受信CaqlJ情報によって
条件付けられる。「受信Caq IJは、インバータ6
1によって反転され、インバータ61の出力信号がAN
r)ゲート62を条件付ける。レジスタ64が、フラグ
・パターンを記憶し、フラグ・パターンは、[受信Ca
qJが0のとき、ANDゲート62の一方の入力端に供
給される。ANDゲート60および62の出力線は、0
■(ゲート65に接続され、したがって、ORゲート6
5は、出力線42を介してユーザ・データまたはフラグ
をユーザ1に供給する。
第7図は、ユーザ2が音声端末であると仮定して、回路
32として使用することができるインターフェース回路
を示す。
音声端末2は、線66を介して音声サンプルを送り、線
67を介して音声サンプルを受は取る。
線66は、音声活動検出器68に接続され、音声活動検
出器68は、音声活動に応じて「送信Caq2JをOま
たは1の値に設定し、「送信Cd2J回線35−2を介
して音声サンプルを送る。
回線36−2上の「受信Cd2Jビツトが、ANDゲー
ト70に供給され、AN+)ゲート70は=18− 回線37−2上の[受信Caq2Jによって条件付けら
れ、ORゲート72を介して線67に「受信Cd2Jビ
ツトを供給する。「受信Caq2Jはインバータ73で
反転され、インバータ73の出力線はANDゲート74
の一方の入力端に接続されている。したがって、非活動
期間中に、ANDゲート74が条件付けられ、レジスタ
76に記憶されている0がORゲート72を介して線6
7に供給される。
第8図は、回線境界アダプタ16の受信部分を示す。
この部分は、ユーザ・スロット割振りテーブル80を含
む。テーブル80は、Llなど(第1図)の中間リンク
の受信部上のスロット番号と、境界ノードに接続された
エンド・ユーザとの間の対応テーブルを含むように、ノ
ード媒体アクセス管理機構によってロードされ、更新さ
れる。エンド・ユーザに割り当てられていないスロット
番号に対応して0が記憶される。このテーブルは、アダ
プタ10からパス20を介して供給される「次のスロッ
ト」信号の制御下で走査され、テーブル80から読み取
られたユーザ識別情報がユーザ復号回路81で復号され
、回路81は一方の出力線82上に信号を発生する。
回線ユーザに割り当てることができるスロットの最大数
が32であると仮定すると、各スロットに対応するユー
ザ識別情報は5ビツトの情報になる。
あるスロットに関連するエンド・ユーザがない場合は、
前記スロットに対応して0が記憶され、テーブル80の
この位置が読み取られるとき、回路81の線82−0が
活動化される。
回路81の出力線82−1ないし82−には、k個のA
NDゲート83−1ないし83−におよび84−1ない
し84−kから成る、ゲート回路83および84に接続
されている。
ANDゲー)83−1ないし88−におよび84−1な
いし84−にはそれぞれ出力線82−1ないし82−に
上の信号によって条件付けられる。
受信回線経路24が、ANDゲー)83−1ないし83
−にの一方の入力端に接続され、「受信Caqj経路2
2がANDゲー)84−1ないし84−にの一方の入力
端に接続されている。
したがって、ANDゲート83−1ないし83−におよ
びANDゲート84−1ないし84−には、それらの出
力36−1ないし36−におよび37−1ないし37−
に上に、それぞれ「受信Cd IJないし「受信Cdk
Jおよび「受信CaqlJないし「受信CaqkJを供
給する。
第9図は境界回線アダプタ16の送信部分を表す。受信
部分と同様、送信部分はユーザ・スロット割振りテーブ
ル92を含む。テーブル92はLlなどリンクの送信脚
上のスロット番号と、境界ノードに接続されたエンド・
ユーザとの間の対応関係を記憶する。エンド・ユーザに
割り当てられていないスロット番号に対応してOが記憶
され、このテーブルはノード・アクセス管理機能の制御
下でロード、更新され、アダプタ10からパス20を介
して供給される「次のスロット」信号の制御下で走査さ
れる。
テーブル92から読み取られた情報は、ユーザ復号回路
94に供給され、復号回路94は、活動信号をその出力
線95−0ないし95−にの1つに供給する。線95−
0上の活動信号は、アドレスされた位置がどのユーザに
も対応しないことを示す。
80および32などのインターフェース回路からの「送
信Cd1Jないし「送信CdkJ線34−1ないし34
−kが、ゲート回路96に供給される。ゲート回路96
は、それぞれ線95−1ないし95−に上の活動出力信
号によって条件付けられるANDゲー)96−1ないし
96−kから成る。ANDゲート96−1ないし96−
kからの出力信号が、ORゲート98に供給される。O
Rゲート98の出力線は、回路送信経路28である。
線85−1ないし35−に上の「送信CaqIJないし
「送信CaqkJは、ゲート回路100に供給される。
ゲート回路100は、それぞれ線95−1ないし95−
に上の活動出力信号によって条件付けられるANDゲー
)100−1ないし100−kから成る。ANDゲート
1oO−1ないし100−kからの出力信号が、ORゲ
ート102に供給される。Ol(ゲート102の出力線
は、「送信Caqj経路26である。
媒体リンク上の複合フレームが、上記で引用した特許出
願に記載された構造を有するものと仮定すると、第10
図ないし第13図は、Caq情報を考慮して、回線交換
ビットまたはパケット交換ビットをそれに応じて経路指
定するために、リンク・アダプタをどのように変更しな
ければならないかを示す。
第10A図および第1013図は、アダプタ10または
11の送信手段を示す。この送信手段は、関連する境界
アダプタ16または17に接続されたユーザ回線ビット
を、媒体リンク[71またはI。
2を介して送らせる。この送信手段は、アダプタ11−
1に、回線境界アダプタ17−1に接続されたエンド・
ユーザ回線ビットを媒体リンクL2の送信部を介して送
らせる手段であると仮定する。
本発明の好ましい実施例では、通話を経路指定するため
に使用されるリンク上でのスロット割当ては、上記で引
用した特許出願に記載された機構を介して通話ごとに制
御される。各ノードは切換えテーブルを含み、この切換
えテーブルは、ノード・サービス管理機構によって更新
され、ノードの人力リンクの受信部1−の複合フレーム
のスロット番号が、通話を経路指定するために選択され
た出力リンクの送信部りの複合フレームのスロット番号
に相関するようにする。さらに、末端ノード、すなわち
、発信ノードおよび宛先ノードでは、切換えテーブルは
、回線ユーザ番号を一方のリンクと相関させる。たとえ
ば、L2と、このリンクの受信部および送信部−Lのス
ロット番号を相関させる。
送信手段では、中間リンク・アクセス管理機構120は
、上記に引用した特許出願に記載されたようにリンク・
パラメータを計算し、有限状態機械132に事象標識E
MG 1.2.8を供給し、有限状態機械132から信
号SMG 1を受は取る。
これらは上記特許出願に詳細に記載されており、ことで
はこれ以−ヒ説明しない。
中間リンク・アクセス管理機構120は、出力パス12
1を介して、リンク・パラメータNs、nおよびスロッ
ト割振りを、それぞれレジスタ122.124およびス
ロット・テーブル126に供給する。サブフレームは、
境界アダプタ17−1に接続された回線ユーザに割り当
てられた回線スロットと、任意のノードに接続されたユ
ーザに割り当てられた回線スロットを含むことができる
ので、テーブルの内容は、回線境界アダプタに接続され
たエンド・ユーザに割り当てられたスロット番号に対応
してOが記憶されるようになっている。これらの0の機
能については後で説明する。
したがって、スロット・チーフル126は、し2などの
中間リンクの送信部を介して回線ユーザに割り振られる
サブフレームのスロットの指示を含む。
各サブフレーム生成時に、スロット・テーブルが読み取
られ、その出力128を論理回路130で使って「P(
パケット)使用可能」信号またはrC(回線)使用可能
」信号が生成される。これらの信号は、通話ごとに第2
図に示したサブフレームのパケット部分または回線部分
を決定する。
中間アクセス・プロトコルは、特定の事象の発生時に制
御信号を供給する論理である、有限状態機械132を介
して管理される。有限状態機械32は、それぞれ「受信
遊休」信号、「受信同期要求」信号、および「受信同期
喪失」信号を運ぶ、関連する受信手段からの3本のtJ
j133.134および135とに接続されており、管
理機構120は出力パス121に接続されている。受信
された事象に応じて、有限状態機械182は、その出力
線138.139.140.141上にそれぞれ制御信
号「使用禁止」信号、「送信同期パターン」信号、「送
信同期要求」信号、および「動作」信号を発生する。こ
の点については、上記に引用した特許出願に完全な説明
が出ているので、これ以上詳しくは説明しない。
中間リンク速度で動作するクロック148の制御下で働
くビット・カウンタ144が、ビットお=26− よびサブフレームをカウントする。カウンタ146は、
サブフレームをカウントする。カウンタ144および1
46の内容は、比較機構147および149でNsレジ
スタ122およびnレジスタ124と比較される。比較
機構147の出力150がサブフレーム・カウンタ14
6に供給され、比較機構147によって一致が検出され
るたびに、サブフレーム・カウンタ146が増分される
比較機構147および149からの出力150および1
51、スロット・テーブル126の出力128は、論理
回路130に供給されて、中間リンク■、2の送信部を
介して送られる複合フレームを形成するため、「P使用
可能」信号、「C使用可能」信号および「フラグ使用可
能」信号を適正な時点で発生する。
論理回路130は、また有限状態機構132から「動作
」制御信号を受は取る。
Tパルス・カウンタ157、中間リンク・クロック14
8、および比較機構149の出力151の制御下で働く
フラグおよびr送信論理制御回路156は、有限状態機
械132の出力線139.140および141上の信号
の制御下で、特定のパターンを特定の瞬間に中間リンク
を介して送らせる。回路156は、またその出力線15
8にカウンタ・リセット信号を供給する。出力線158
、比較機構147および149からの出力線150およ
び151は、OR回路152および154に供給され、
OR回路152および154はリセット信号をそれぞれ
ビット・カウンタ144およびサブフレーム・カウンタ
146に供給する。
回路156はまた、その出力線160上にr送信制御信
号を発生する。この信号は、論理回路180に供給され
、r残余パケット・ビットを媒体リンクを介して送らせ
る。
それぞれのフラグが、回路156によって出力線162
.164および166上に生成される。
それぞれのフラグは所定の時点で送らなければならない
。特定の実施例では、上記に引用した特許出願に記載さ
れているように、01111110が通常の複合フレー
ム区切り文字であり、打切りフラグ01111111が
同期を要求するために使用され、UCCフラグが通話ご
とに回線ユーザを追加または削除することを受信手段に
示すために使用される。
したがって、回路156は、有限状態機構132からの
線141および139上の「動作」信号および「送信同
期要求」信号の制御の下に、01111110フラグを
生成する。
回路156は、有限状態機械132からの「送信同期要
求」線140の制御の下に特定の01111110フラ
グを発生する。
回路156は、サブフレーム内のユーザ・スロットを変
更するために使用される「ユーザ回線変更」パターンU
CCを発生する。このパターンは、中間アクセス管理機
構120の制御の下に変更され、回路156はパス12
1上で発生されるパターンを受は取るようになる。
回路156のフラグ出力162.164および166は
、OR回路172に供給される。
回路156はまた、フラグ送信制御信号を線168に発
生し、この信号は論理回路130に供給され、また遊休
パターン1111111.、がフラグ送信期間中に中間
リンクを介して送られるのを防止するために、初期設定
期間中に使用される。
回路156は、「次のスロット」信号をIJJ170上
に発生する。この信号はスロット・テーブル126に供
給され、PおよびC指示をスロット・テーブル126の
出力線128を介して論理180に供給させるために、
テーブルを走査させる。
この信号はまた、制御パス20を介して回線境界アダプ
タに送られる。
本発明によれば、回路156は、rCaq有効C」およ
びrcaq有効P」信号を線167および169上に発
生し、これらの信号はCaqの値に応じて、送信回線経
路28、回線経路cp−iまたはパケット経路PP−1
上のビットを中間リンクにゲートするために使用される
パケット経路pp−iからのパケット・ユーザビット、
回線経路CP−1または送信回線経路28からの回線ユ
ーザ・ビット、またはOR回路172の出力からの特定
のパターンが、特定の瞬間に中間リンクI、2の送信部
を介して送信されて、第10A図に示すゲート装置15
9、OR回路180および182、ANDゲート178
による複合フレームを形成する。
ANDゲート178は、回!!8130(7)出力線1
88から「フラグ使用可能」信号を受は取り、OR回路
172の出力端から特定のフラグ・パターンを受は取る
0 +1回路182は、有限状態機械182の出力線か
ら「使用禁止」信号を受は敗るが、「使用禁止」信号が
活動状態のとき、遊休パターン11、、.111を中間
リンク上をA N I)ゲート181(第1011図)
およびラッチ183を介して送るように、その出力端が
0 )Lゲート18oに接続されている。
A N I)ゲート194は、インバータ192で反転
された「動作」信号を線141から、またフラグ送信制
御信号を回路156の線168がら受は取るが、フラグ
間で、初期設定期間中に中間リンクを介して全マーク・
パターン11.、.111を送るように、その出力端が
OR回路182に接続されている。
ANDゲート174は、パケット処理手段から経路pp
−1を介して供給されるパケット・ビットをその一方の
入力端で受は取り、M2O3上のrcaq有効P」信号
または、1184上の「P使用可能」信号が活動状態の
とき活動状態となる信号をその他方の入力端で受は取る
。この条件付は信号は、その入力端が線169および1
84に接続されているORゲート175によって発生さ
れる。
回線交換ビットは、OR回路176を介して中間リンク
L 2の送信部に送られる。回路176は、その一方の
入力端がANI)ゲート177の出力線に接続され、他
方の入力端がANDゲート179の出力線に接続されて
いる。
ANDゲート177は、線167上のrcaq有効C」
信号と、比較機構187から供給される信号によって条
件付けられる。比較機構187は、テーブル126から
読み取られた値を0と比較して、境界回線アダプタ17
−1に接続された回線ユーザにスロット番号が割り当て
られたとき、活動状態の信号をその出力線上に発生する
。これらの条件が満たされたとき(rcaq有効C」が
活動状態で、スロットがエンド・ユーザに割り当てられ
たとき)、送信回線経路28上の回線交換ビットが、A
NDゲート177によってOI(ゲート176の一方の
入力端に送られる。
ANI)ゲート179は、回線スロットがエンド・ユー
ザに割り当てられていないとき、CP経路からの回線交
換ビットをリンク1,2の送信部に送るように、線18
6−Lの「C使用可能」信号と、インバータ185で反
転された比較機構187からの出力信号によって条件付
けられる。
ANDゲート198は、比較機構187からの出力信号
と、9ビツト境界で活動状態にある、回路196からの
線199上の信号によって条件付けられる。このAND
ゲートは、条件付けられたとき、第3C図に関連して規
定される時点にエンド・ユーザからのCaqビットを中
間リンク1.2の送信部を介して送るように、経1i!
f’F26からの「送信CaqJt10Rゲート18o
の1つの入力端に供給する。
ANT)ゲート174.178.198の出力とORゲ
ート176.182の出力が、OR回路180に供給さ
れる。OR回路180の出力は、ANDゲート181に
供給され、ANDゲート181は、たとえば、中間リン
ク・クロック信号が正のとき条件付けられる。ANDゲ
ート181の出力はラッチ183をセットし、ラッチ1
83は、中間リンク・クロック信号が負のときリセット
される。したがって、ラッチ183はその出力線上に、
1.2などの中間リンクの送信部を介して送信されるビ
ットを供給する。
回路156の詳細な実施形態について、後で第12図を
参照しながら説明する。
第11A図および第11B図は、アダプタ1〇−2(第
1図)などの受信手段を示す。この受信手段は、ノード
・インバウンド・リンクの受信部、この例ではL2から
複合フレームを受は取る。
受信ノード2は、中間リンク・アクセス管理機構200
と有限収態機械201を含む。受信動作に必要な「動作
」出力線203のみを示す。
リンク・パラメータは、受信手段から知らなければなら
ない。本発明の特定の実施例では、リンク・パラメータ
は、Ncと所期のパラメータの間の相互関係を含むテー
ブルを参照することにより受信手段内で得られる。Nc
は初期設定期間中に2つのフラグの闇で受は取られるビ
ットの数、すなわち、リンク速度を表す。
中間リンク・パラメータは、出力パス205t−介して
Nsレジスタ202、nレジスタ204およびスロット
・テーブル206にロードされる。
この受信手段は、ビット・カウンタ208とサブフレー
ム・カウンタ210を含む。ビット・カウンタ208は
、回路212から供給される中間リンク・クロックの制
御下で働く。比較機構214は、カウンタ208とNs
レジスタ202の内容を比較し、比較機構216は、カ
ウンタ210とnレジスタ204の内容を比較して、一
致が検出されたとき活動状態となる信号を、それらの出
力線215および217上に発生する。出力線215お
よび217は、スロット・テーブル206の出力線22
9と共に論理回路218に接続されている。論理回路2
18は、出力、01220および222上にそれぞれ「
P使用可能」信号および「C使用可能」信号を発生する
「C使用可能」信号は、ANDゲート223の一方の入
力端に供給される。ANDゲート223は、回路228
によって線225上に発生されたrCaq有効C」信号
によって条件付けられる。
「P使用可能」信号は、回路228によって発生された
rcaq有効p有効分と共にon回路221に供給され
る。
ノード2のリンクL2の受信部上の受信ビットが、8ビ
ツト・シフト・レジスタ227によってANDゲート2
24および226に供給される。
ANDゲート224および226は、ORゲート221
およびANDゲート228から供給される出力信号によ
って条件付けられる。
ANDゲート224の出力は、パケット経路PP−2に
供給される。
ANDゲート226の出力は、ANDゲート250およ
び252の一方の入力端に供給される。
ANDゲート250は、回線スロットがエンド・ユーザ
に割り当てられたとき条件付けられる。ANDゲート2
50の他方の入力端は比較機構254の出力端に接続さ
れ、比較機構254はテーブル206から読み取られた
情報とOを比較する。
一致が認められた場合、中間リンクからの受信された交
換ビットが受信回線経路24を介して送られる。
比較機構254からの出力信号はインバータ256で反
転され、インバータ256の出力信号はANDゲート2
52の一方の入力端に供給される。
したがって、スロットがエンド・ユーザに割り当てられ
るときは、中間リンクからの受信された交換ビットが、
回線経路CP−2に送られ、ネットワークを通って移送
される。
回路228は、線22を介して回線境界アダプタ16−
2に送るべき「受信Caq情報」を発生し、9番目のビ
ット境界時間中活動状態になる信号を線231上に発生
する。この信号は、ANDゲート235の出力信号とA
NDされ、その結果がインバータ233で反転され、次
にANDゲート237の一方の入力端および■、2の受
信部に供給される。ANDゲート237は、条件付けら
れたとき、すなわち、アダプタ17−1に接続された回
線ユーザに割り当てられたスロットの9番目のビット境
界期間中に、スロットの9番目のビットが、受信回線経
路に送られないようにする。しかし、ANDゲート23
7は、サブフレームの1部分の間、すなわち、アダプタ
17−1に接続されていないユーザにスロットが割り当
てられるときは、条件付けられないので、この9番目の
ビットは、試況に応じて、パケット経路PP−2または
回線経路CP−2に送られる。
受信されたビットはまた回路228に供給される。回路
228は、フラグを検出し、複合フレーム内のビットを
カウントする回路部分228−1を含む。通常の動作モ
ードのとき、すなわち、初期設定期間後には、回路22
8の「r受信」出力線230が活動化されて、論理回路
218の出力端でf”’ l)使用可能」信号を活動化
させ、r残余ビットをANDゲート224を介してパケ
ット交換ビット処理機構に供給させる。
回路228はまた、送信手段から送られた回線ユーザ変
更を受信手段が考慮するように、パス232を介してス
ロット・テーブルに送られるUCCフラグを検出し、「
受信UCCJCC上線236Fに発生し、さらに、通話
ごとに構成されたサブフレーム構造に応じて「P使用可
能」信号および「C使用可能」信号を活動化させるため
にテーブル206の内容を走査させる「次のスロット」
信号を線237上に発生する。「次のスロット」信号は
、バス20を介して回線境界アダプタに供給され、この
アダプタ内のスロット・テーブル80を走査させる。
回路部分228−1は、OR回路240および242に
供給されるカウンタ・リセット信号を線238上に発生
する。比較機構214および216の出力線も、OR回
路240および242に接続され、これらのOR回路の
出力はカウンタ208および210のリセットを制御す
る。
シフト・レジスタ227の機能は、フラグの検出を回路
228で実施できるように、受信されたビットを遅延さ
せることである。
回路228は、受信されたビット中のフラグを検出し、
このフラグの検出およびビットのカウントから、回路部
分228−2は、同期が失われたことを検出して、「受
信同期喪失」信号および「受信同期要求」信号を線13
5および134上発生する。部分228−2はまた全マ
ーク11、、.111受信ビツト・ストリームを検出し
て、「受信遊休」信号を線133 J−に発生する。
これら3つの信号は、第10A図および第10B図に示
した送信手段に送られる。
本発明を、上記に引用した特許出願に記載された機構で
具体化する限り、初期設定処理および通話開始処理は1
.L記出願に記載されるように行なわれる。
次に第12図を参照しながら回路156について説明す
る。
回路156では、カウンタ157がT(125マイクロ
秒)期間をカウントし、カウンタ157の出力端のTパ
ルス・カウントが、レジスタ124から比較機構300
に供給されるn値と比較される。比較機構300は、一
致が検出されたとき活動信号を供給し、この活動信号は
nT境界を示す。nT境界が検出されると、ラッチ30
2がセットされる。ラッチ302の出力および媒体リン
ク・クロック148の出力が、ANI’)ゲート304
に供給される。ゲート304の出力は、フラグ・ラッチ
306をセットし、したがって、ラッチ306は、nT
境界に続くビット・クロック時刻で活動状態となる「フ
ラグ送信」制御信号をその出力端168で発生する。ラ
ッチ302および306は、比較機構310の出力端の
線308上の信号によってリセットされる。
=41= □すn+ 比較機構310は、148からの中間リンク・クロック
をカウントするフラグまたはスロット・ビット・カウン
タ312の内容を8と比較する。
このカウンタは、nT境界に続く中間リンク・クロック
・パルスで、すなわち、9ビツト境界でリセットされる
。9ビツト境界は、比較機構311によって検出され、
比較機構311は、カウンタ312から供給されるカウ
ントを9と比較し、9ビツト境界で活動状態となる信号
をその出力線313上に供給する。
カウンタ312は、ORゲート316を介してリセット
される。ORゲート316の人力は、AN I)ゲート
304の出力および比較機構311の出力313である
。比較機構310の出力308は、ラッチ302および
C306のリセット人力に接続され、8ビツト境界でラ
ッチをリセットして、ラッチ306の出力端168に8
ビツト・フラグ期間中活動状態になる「フラグ送信」制
御信号°を供給させる。
比較機構出力線308および「フラグ送信」制)□ 御縁168は、ANDゲート318に供給され、したが
って、ANDゲート318は線158上にリセット信号
を発生する。この信号はフラグ送信期間の終りで活動状
態になり、したがって、カウンタ144および146(
第10B図)は、その時点からビットおよびサブフレー
ムのカウントを開始するため、0にリセットされる。
線168上の「フラグ送信」信号は、フレーム・カウン
タ320に供給される。カウンタ320は、送信フレー
ム番号が偶数か奇数かを示す1ビツト・カウンタである
。この指示が必要なのは、上記に引用した特許出願に記
載されているように、通常のフラグとUCCフラグを交
互に送るためである。
ラッチ324は、比較機構149(第10B図)が一致
を検出して線151上に活動信号を供給するとき検出さ
れる、n個のサブフレーム境界でセットされ、フラグ期
間の開始が比較機構300によって検出されるとリセッ
トされる。したがって、比較機構300の出力は、ラッ
チ324のリセット入力端に供給され、したがって、ラ
ッチ324はr送信期間中セットされ、r送信制御信号
を出力端160上に供給する。
ANDゲート326は、比較機構311の出力端313
に接続され、さらに、インバータ328を介して「フラ
グ送信」線168に、またインバータ880を介してラ
ッチ824の出力端160に接続される。したがって、
ゲート326は、「フラグ送信」制御信号および「r送
信」制御信号が非活動状態のとき、9ビツト境界で活動
状態の出力信号をその出力端170に供給する(本発明
のこの実施例では、回線スロットは9ビツト、すなわち
、8個のCdビット+1個のCaqビットを含む)。し
たがって、ANI)ゲート826は線170上に「次の
スロット」制御信号を供給し、この信号はスロット・テ
ーブル126を走査するために使用され、またパス20
を介して回線境界アダプタ17−1に供給されて、この
アダプタ内のスロット・テーブル80を走査させる。
フラグ・パターン01111110および011111
11はシフト・レジスタ888および390に含まれて
おり、UCCフラグはバス121からシフト・レジスタ
332にロードされる。シフト・レジスタ332の右端
の2ビツトは10にセットされ、その他のビットは、ユ
ーザ変更がある場合はユーザ変更を示し、ユーザ変更が
要求されていない場合は011111にセットされる。
レジスタ888.390および382のシフトは、AN
Dゲート834.836および888から成る論理回路
の制御下で実行される。これらのANDゲートは、線1
68上の「フラグ送信」信号と148からの中間ビット
・クロック信号によって条件付けられる。
ANDゲート334は、その8番目の入力端340がO
Rゲート342およびANDゲート346によって活動
化されるとき、活動状態のシフト出力信号を発生する。
有限状態機械132からの「動作」線141が活動化さ
れ、かつ、フレーム・カウンタ320の出力が、たとえ
ば、奇数フレーム番号に対応する第1の値にあるとき、
ANDゲート346は、活動信号をORゲート342の
一方の入力端に供給する。ORゲートの他方の入力端は
、有限状態機械182の出力線139から「送信同期パ
ターン」信号を受は取る。
これらの条件が満たされたとき、レジスタ388内の通
常の01111110フラグが線162上に供給され、
ANDゲート178(第10図)によって媒体リンクを
介して送られる。
ANDゲート848が活動化されたとき、すなわち、有
限状態機会132からの線141上の「動作」信号が活
動状態におり、かつフレーム・カウンタ320が偶数フ
レーム番号を示すとき、ANDゲート338はフラグ送
信期間中に活動状態のシフト出力信号を発生する。した
がって、この期間中にUCCフラグがANDゲート17
8に供給されて、中間リンクを介して送られる。
さらに、回路156は比較機構850を含む。
比較機構350は、ビット・カウンタ312から供給さ
れる出力信号を1と比較して、各ビット期間に活動信号
を発生する。
この信号が、線352を介してANDゲート354およ
び356の一入力端に供給される。ANDゲート354
は、アダプタ17−1の、第9図に示した経路26から
の「送信Caq情報」をその他方の入力端で受は取る。
インバータ358は、「送信Caq情報」を反転し、反
転された値がANDゲート356の他方の入力端に供給
される。
ANDゲート354および356の出力信号は、ラッチ
360および362のセット入力に供給される。これら
のラッチは、比較機構311からの出力信号によって、
9ビツト境界でリセットされる。
この構成では、8ビツト境界に続くビット期間中「送信
Caq情報」が1である場合、ラッチ360の出力線1
67上のrCaq有効C」信号が1になり、「送信Ca
q情報」がOの場合は、ラッチ362の出力線169上
のrCaq有効P」信号がOになる。
第10A図に示した論理回路159と、第12図に示し
た比較機構311.350、インバータ358、AND
ゲート354.356、およびラッチ360.362が
、ゲート手段19−1の送信部分を構成する。
次に、第13図を参照しながら、第11A図に示した回
路228の回路部分228−1について説明する。
回路部分228−1は回路400を含み、回路400は
、初期設定期間中、すなわち、有限状態機械210から
の「動作」信号203が活動化されないとき、フラグ構
成を検出する。回路400は、受信ビット・ストリーム
内の1をカウントするカウンタ402を含む。中間リン
クからの受信ビット・ストリームはANr)ゲート41
0に供給される。ANDゲート410は212からの中
間リンク・クロック信号をも受は取る。ANI)ゲート
410の出力は、カウンタ402に供給される。
カウンタ402の内容が比較機構404で6と比較され
、受信ビット・ストリーム中で6個の連続した1が見つ
かったとき、比較機構404の出力406が活動化され
、カウンタ402がリセットされる。
比較機構404の出力406は、ANDゲート412に
供給される。ANDゲート412は、インバータ414
で反転された媒体リンクからのビット・ストリームと、
インバータ416で反転された線203からの「動作」
信号をも受は取る。したがって、ANDゲート412は
、その出力線418上に8ビツト・フラグ検出信号を供
給し、この信号は、初期設定期間中に6個の連続した1
とそれに続く1つの0を受は取ったとき、活動化される
複合フレーム・ビットの値NcまたはN c + 1は
、初期設定期間中に媒体ビット・カウンタ420、N 
c / N c +ルジスタ422、比較機構424お
よびANDゲート・アセンブリ426を使って検出され
る。カウンタ420は、212からの媒体リンク・クロ
ック・パルスをカウントし、線158のリセット信号に
よってリセットされる。
カウンタ420の内容は、線418上の信号が活動化さ
れたとき、ANDゲート・アセンブリ426によってレ
ジスタ422にゲートされる。したがって、レジスタ4
22は、2つのフラグの間の複合フレーム・ビットの数
を含む。
中間リンク・アクセス管理機構は、」―記に引用した特
許出願に記載された方法に従ってN c / Nc+1
から計算されたパラメータをロードし、動作可能になる
レジスタ422の内容は、比較機構424で中間ビット
・カウンタの内容と比較される。比較機構424は線4
28上に出力信号を発生し、この出力信号は、中間ビッ
ト・カウンタ420がレジスタ422に記録された値に
達したときに活動化される。この活動信号は、受信フラ
グの最初のビット01の検出を制御するラッチ430を
セットする。
ラッチ430の出力線432は、ANDゲート484に
接続されている。ANDゲート434には、中間リンク
からの受信ビットと、レジスタ227(第11B図)で
取られてインバータ436で反転された最後の受信ビッ
トも供給される。したがって、ANI)ゲート434は
、フラグの01区切り構成を受は取ったことを示す出力
信号を線438」−に発生する。この信号は、スロット
・ビット・カウンタ440を2に事前設定するために使
用される。スロット・ビット・カウンタは、スロット・
ビットをカウントし、その内容が比較構成442で8と
比較される。一致が検出されて8ビツト境界を示すとき
、比較機構442の出力線444が活動化される。カウ
ンタ440は、ORゲート446の出力によってリセッ
トされる。ORゲート446は、線418を介して8ビ
ツト・フラグ検出信号を、また線444を介して8ビッ
ト境界信号を受は取る。
ラッチ448は、線438を介して受は取ったフラグの
2ビット区切りパターンによってセットされ、線444
上の8ビット境界信号によってリセットされ、フラグの
01区切りパターンの検出後の6ビット期間中はセット
されたままである。
ラッチ448の出力線450は、ANDゲート452に
接続されている。ANDゲート452は、また比較機構
442の出力線444を受は取る。
したがって、フラグ検出期間中にANDゲート452の
出力信号が活動化されて、線238上にカウンタ・リセ
ット信号を供給する。
ラッチ454は線238上の信号によってセットされ、
1i1444上の8ビット境界信号によってリセットさ
れ、線234を介して第11A図の論理回路218に「
フラグ/UCC期間」信号を供給する。「フラグ/UC
C期間」信号は、フラグの最後のビットに続く8ビット
期間に活動化される。この信号は、第11A図のシフト
・レジスタ227によって導入された受信ビット・スト
リームの遅延を補償するために必要である。
フラグの01区切り構成に続く6ビット期間中に、受信
ビットはANDゲート458を介してレジスタ456中
でシフトされる。A N I)ゲート458の入力端は
、中間リンクとラッチ448の出力線450に接続され
る。U CCレジスタ456の出力バス232は、中間
リンク・アクセス管理機構200に供給され、スロット
・テーブル206を更新するために使用される。
ラッチ448の出力端450は、線286上に受信しC
C信号を発生し、この信号は論理回路218に供給され
る。
比較機構470がスロット・ビット・カウンタの出力端
に接続され、このカウンタの内容を9と比較して、その
出力線231上に9ビット境界信号を供給する。AND
ゲート460は、線231を介して9ビット境界信号を
、また線450を介してインバータ462で反転された
フラグ検出期間信号を線230を介してインバータ46
6で反転されたr受信信号を受は取り、その出力線23
7−hに「次のスロット」信号を供給する。この「次の
スロット」信号は、スロット・テーブル206を走査す
るために使用され、さらに、スロット・テーブル80(
第8図)を走査するためにバス20を介して回線境界ア
ダプタ16−2に供給される。
本発明によれば、回路228はANDゲート472を含
む。ANI)ゲート472は、第1の入力端で線231
から9ビット境界信号を受は取り、第2の入力端で受信
ビットを受は取って、9ビツト境界で受は取ったビット
が1に等しいとき活動状態になる信号をその出力線47
4上に発生する。
ANDゲート472の出力線は、ラッチ476のセット
入力端と、インバータ478の人力線に接続されている
。インバータ478の出力は、ラッチ480のセット入
力端に供給される。ラッチ476および480は、8ビ
ツト境界で活動状態になる比較機構442からの出力信
号によってリセットされる。したがって、ラッチ476
はrCaq有効C」信号を線225上に供給し、ラッチ
480はrCaq有効P」信号な綿229上に供給する
第11A図に示した論理回路と、比較機構470、AN
Dゲート472、インバータ478、ラッチ480およ
び476(第18図)が、ゲート手段18−2の受信部
分を構成する。
F0発明の効果 帯域幅の利用効率を高めることができる。
【図面の簡単な説明】
第1図は、本発明による機構を組み込んだ通信ネットワ
ークのノードの概略構成図である。 第2図は、本発明を実現するために使用できるフレーム
の一形式の説明図である。 第3A図、第3B図、第3C図は、対応する修飾ビット
を備えた回線スロットの説明図である。 第4図は、1つのリンク・アダプタとその関連する回線
境界アダプタの概略構成図である。 第5図は、S D L C端末と一緒に使用される第3
図のインターフェース回路30の概略構成図である。 第6図は、インターフェース回路30のさらに詳細な構
成図である。 第7図は音声端末と一緒に使用されるインターフェース
回路32の構成図である。 第8図は回線境界アダプタの受信部分の構成図である。 第9図は回線境界アダプタの送信部分の構成図である。 プル、81.94・・・・ユーザ復号回路。 第10図は、第10A図および第1011図の接続のし
かたを示す説明図である。 第10A図および第10FI図は、第3図のリンク・ア
ダプタの送信部分の構成図である。 第11図は、第11A図および第11B図の接続のしか
たを示す説明図である。 第11A図および第11B図は、第1図のリンク・アダ
プタの受信部分の構成図である。 第12図は第10B図の回路156の構成図である。 第13図は第11A図の回路228の構成図である。 10(10−1,10−2>、11(11−1,1l−
2)・・・・リンク・アダプタ、16(16−1,16
−2)、17(17−1,17−2)・・・・回線境界
アダプタ、18(18−1,18−2)、19(19−
1,19−2)−Caqゲート手段、14 (14,−
1,14−2)・・・・パケット処理手段、30.32
・・・・インターフェース回路、80.92・・・・ユ
ーザ・スロット割振りチー出願人  インターナショナ
ル・ビジネス・マシーンズ・コーポレーション 代理人  弁理士  岡  1) 次  生(外1名)

Claims (1)

    【特許請求の範囲】
  1. 複数のノードを有する通信ネットワークにおいて、呼び
    に応じて回線ユーザに割り当てられる回線スロット及び
    パケット交換トラフィックに割り当てられる残りの部分
    を含むフレームにより、非文字コード化情報及び文字コ
    ード化情報を交換するための通信装置であって、境界回
    線ユーザに接続されているノードに設けられたインター
    フェース手段を有し、上記回線スロット毎に検出される
    ユーザの活動に応じて、上記スロットが境界回線ユーザ
    に割り当てられていることを示す第1の値、又は、上記
    回線スロットが差し当たり空いていて、パケット交換ト
    ラフィックに割り当てることができることを示す第2の
    値に、修飾ビットを設定し、該修飾ビットを修飾対象の
    上記回線スロットに対応づけて転送する第1の手段と、
    受信された修飾ビットが上記第1の値のとき、受信ビッ
    トに基づいて境界回線ユーザ・ビット・ストリームを再
    構成し、受信された修飾ビットが上記第2の値のとき、
    遊休ビット・パターンに応答する第2の手段とが上記イ
    ンターフェース手段に設けられていることを特徴とする
    通信装置。
JP62119163A 1986-08-27 1987-05-18 通信装置 Expired - Lifetime JPH0626341B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP86430030.6 1986-08-27
EP86430030A EP0258514B1 (en) 1986-08-27 1986-08-27 Optimized bandwidth allocation apparatus between circuit slots and packet bit stream in a communication network

Publications (2)

Publication Number Publication Date
JPS6359040A true JPS6359040A (ja) 1988-03-14
JPH0626341B2 JPH0626341B2 (ja) 1994-04-06

Family

ID=8196401

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62119163A Expired - Lifetime JPH0626341B2 (ja) 1986-08-27 1987-05-18 通信装置

Country Status (4)

Country Link
US (1) US4819230A (ja)
EP (1) EP0258514B1 (ja)
JP (1) JPH0626341B2 (ja)
DE (1) DE3685217D1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05304534A (ja) * 1990-02-23 1993-11-16 American Teleph & Telegr Co <Att> 複数の実体中での資源を時分割多重化する装置及びその方法

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3742939A1 (de) * 1987-12-18 1989-07-06 Standard Elektrik Lorenz Ag Verfahren zur hybriden paketvermittlung und einrichtungen hierzu
US5142623A (en) * 1988-06-10 1992-08-25 Westinghouse Electric Corp. High performance memory imaging network for a real time process control system
JPH02266729A (ja) * 1989-04-07 1990-10-31 Mitsubishi Electric Corp 二重ループ通信システムにおける通信制御方式
EP0394596B1 (en) * 1989-04-25 1996-06-26 International Business Machines Corporation Interconnection system for the attachment of user equipments to a communication processing unit
AU627953B2 (en) * 1989-11-15 1992-09-03 Digital Equipment Corporation Integrated communications link having dynamically allocatable bandwidth and a protocol for transmission or allocation information over the link
US5224099A (en) * 1991-05-17 1993-06-29 Stratacom, Inc. Circuitry and method for fair queuing and servicing cell traffic using hopcounts and traffic classes
US5313454A (en) * 1992-04-01 1994-05-17 Stratacom, Inc. Congestion control for cell networks
US5436898A (en) * 1992-10-08 1995-07-25 International Business Machines Corporation Multi-media network bus
US5422883A (en) * 1992-10-16 1995-06-06 International Business Machines Corporation Call setup and channel allocation for a multi-media network bus
EP0684719A1 (en) * 1994-05-25 1995-11-29 International Business Machines Corporation Method and apparatus for transmission of high priority traffic on low speed communication links
FI114178B (fi) * 1995-01-09 2004-08-31 Nokia Corp Radiokapasiteetin dynaaminen jakaminen TDMA-järjestelmässä
US5784569A (en) * 1996-09-23 1998-07-21 Silicon Graphics, Inc. Guaranteed bandwidth allocation method in a computer system for input/output data transfers
US6058111A (en) * 1997-06-18 2000-05-02 Siemens Information And Communication Networks, Inc. System and method for providing a droppable switched circuit
US6266330B1 (en) 1998-01-22 2001-07-24 Nokia Mobile Phones Limited Dynamic allocation of radio capacity in TDMA system
US6501737B1 (en) * 1998-12-01 2002-12-31 Motorola, Inc. Method for determining a quantity of channel resources to reserve for data services in a communication system
US7072344B2 (en) 2001-07-16 2006-07-04 International Business Machines Corporation Redistribution of excess bandwidth in networks for optimized performance of voice and data sessions: methods, systems and program products
US7570584B1 (en) 2002-03-29 2009-08-04 Cisco Technology, Inc. Network-wide congestion control of SPVC signaling messages
US6837832B2 (en) * 2002-04-01 2005-01-04 Hanners Ernest M Orthopedic shoulder weight halter
US6618776B1 (en) * 2002-08-15 2003-09-09 Logitech Europe, S.A. USB bandwidth monitor
GB2416647B (en) * 2004-07-26 2006-10-25 Motorola Inc Method and apparatus for resource allocation

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS50151414A (ja) * 1974-05-17 1975-12-05
JPS5429504A (en) * 1977-08-09 1979-03-05 Fujitsu Ltd Simultaneous service system for audio and date communication
JPS58201449A (ja) * 1982-05-20 1983-11-24 Nec Corp 複合デ−タパケツト交換方式
JPS5923658A (ja) * 1982-07-29 1984-02-07 Fujitsu Ltd ハイブリツド交換方式

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT1091286B (it) * 1977-10-20 1985-07-06 Cselt Centro Studi Lab Telecom Procedimento e dispositivo per la trasmissione congiunta di segnali telefonici e segnali video su linee telefoniche numeriche
US4593282A (en) * 1983-04-14 1986-06-03 At&T Information Systems Inc. Network protocol for integrating synchronous and asynchronous traffic on a common serial data bus
IT1159480B (it) * 1983-08-04 1987-02-25 Cselt Centro Studi Lab Telecom Nodo di commutazione distribuito a banda variabile con gestione dinamica delle trame ibride
FR2556913B1 (fr) * 1983-12-15 1989-06-30 Cit Alcatel Dispositif de terminaux semaphores pour le systeme de signalisation no 7
GB2162022B (en) * 1984-07-17 1988-03-02 Stc Plc Data transmission system
GB2162721B (en) * 1984-08-01 1987-09-16 Stc Plc Transmission system
SE448198B (sv) * 1985-04-30 1987-01-26 Ellemtel Utvecklings Ab Telekommunikationssystem for vexelvis overforing av kretsformedlad resp paketformedlad information

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS50151414A (ja) * 1974-05-17 1975-12-05
JPS5429504A (en) * 1977-08-09 1979-03-05 Fujitsu Ltd Simultaneous service system for audio and date communication
JPS58201449A (ja) * 1982-05-20 1983-11-24 Nec Corp 複合デ−タパケツト交換方式
JPS5923658A (ja) * 1982-07-29 1984-02-07 Fujitsu Ltd ハイブリツド交換方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05304534A (ja) * 1990-02-23 1993-11-16 American Teleph & Telegr Co <Att> 複数の実体中での資源を時分割多重化する装置及びその方法

Also Published As

Publication number Publication date
EP0258514A1 (en) 1988-03-09
JPH0626341B2 (ja) 1994-04-06
DE3685217D1 (de) 1992-06-11
US4819230A (en) 1989-04-04
EP0258514B1 (en) 1992-05-06

Similar Documents

Publication Publication Date Title
JPS6359040A (ja) 通信装置
US4383315A (en) Idle time slot seizure and transmission facilities for loop communication system
US4646287A (en) Idle period signalling in a packet switching system
KR100298926B1 (ko) 등시성능력을가지는데이타통신을위한네트워크
US3862373A (en) Adaptive sampling rate time division multiplexer and method
US4663758A (en) Wideband integrated services local communication system
US4586175A (en) Method for operating a packet bus for transmission of asynchronous and pseudo-synchronous signals
CA1169974A (en) Communication system for connecting a plurality of asynchronous data processing terminals
JPS6243935A (ja) デ−タ通信システム
JPH0640643B2 (ja) データパケットの待ち合わせ方法、通信ネットワークシステム及びパケット通信用アクセス装置
Skov Implementation of physical and media access protocols for high-speed networks
EP0430955A1 (en) COMMUNICATION SYSTEM.
US6108347A (en) Non-polled dynamic slot time allocation protocol
JPH07110010B2 (ja) 情報伝送方式
US4805171A (en) Unitary PCM rate converter and multiframe buffer
US5912890A (en) Statistical multiplexing apparatus in a time division multiplexing bus
US3749841A (en) Time division multiplexing for telex signals
JPS6356040A (ja) 通信装置
US5592484A (en) Telecommunication network having a number of stations which are connected to a token ring network, and station for such a network
RU72372U1 (ru) Система высоконадежной внутриобъектовой связи
JPH0365063B2 (ja)
US6947765B1 (en) Method for transmitting data between data processing means and a radio communication network, module and mobile terminal for implementing same
KR100236978B1 (ko) 대용량 통신처리 시스템에서 서비스 등급에 따른 서비스 처리 방법
KR100289577B1 (ko) 대용량 통신처리 시스템에 있어서 전화망 정합장치의 t1중계선 정합보드
FI109074B (fi) Tilaajamultipleksointilaite