JPS6354870A - 映像信号補正回路 - Google Patents

映像信号補正回路

Info

Publication number
JPS6354870A
JPS6354870A JP61116382A JP11638286A JPS6354870A JP S6354870 A JPS6354870 A JP S6354870A JP 61116382 A JP61116382 A JP 61116382A JP 11638286 A JP11638286 A JP 11638286A JP S6354870 A JPS6354870 A JP S6354870A
Authority
JP
Japan
Prior art keywords
dropout
signal
memory
video signal
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP61116382A
Other languages
English (en)
Other versions
JPH0828863B2 (ja
Inventor
Norio Kimura
紀夫 木村
Tomishige Taguchi
富茂 田口
Tsuguhide Sakata
継英 坂田
Kunio Tsuruno
邦夫 鶴野
Masahiro Takei
武井 正弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP61116382A priority Critical patent/JPH0828863B2/ja
Publication of JPS6354870A publication Critical patent/JPS6354870A/ja
Priority to US07/764,074 priority patent/US5148291A/en
Publication of JPH0828863B2 publication Critical patent/JPH0828863B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)
  • Facsimile Image Signal Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は例えばアナログ映像信号の信号欠如を高精度に
補償する映像信号補正装置に関する。
[従来の技術] アナログ映像信号に関する従来のドロップアウトの補正
回路においては、第2図に示すように入力端子1から人
力されたFMアナログ映像信号はエンベロープ検出器2
によりエンベロープのレベルを検出し、それを比較器3
へ導く。比較器3はエンベロープレベルがある値以下と
なったときドロップアウト検出パルスDOfl、をアナ
ログスイッチ4へ出力する。アナログスイッチにはディ
レィライン7によりIH(水平期間)遅延された13号
と現在の信号とが人力されており、アナログスイッチ4
はドロップアウト検出パルスDOCによりIH前と置き
換えて信号の欠如部分を補正している。その信号を更に
復調器5で復調した後A/D変換器6により、デジタル
信号にして、画像メモリー8に記録する装置が考えられ
ている。
[発明が解決しようとする問題点コ しかしながら、この構成では、ドロップアウトの最初と
最後で、アナログスイッチ4を切換えたときに、画像信
号にキズが残ることが多く、また、IHディレィライン
を通った信号と通らない信号のレベルを合わせるのが大
変困難であった。
また、重線に1H前の信号を置き換えるだけであるため
、IH前の信号とほとんど相関のない位置でのドロップ
アウトの場合は、良い補正ができないという欠点があっ
た。
そこで、本発明の目的は、以上のような問題を解消し、
映像信号を高精度に補正することにある。
[問題点を解決するための手段] 本発明は、アナログ映像信号をデジタル映像信号に変換
する変換手段と、変換手段からのデジタル映像信号を記
憶する第1記憶手段と、アナログ映像信号の信号欠如を
検出するための検出手段と、検出手段からの検出信号を
ラッチするラッチ手段と、ラッチ手段を一定期間ごとに
クリアするクリア手段と、検出手段からの検出信号およ
びラッチ手段からの出力信号を、第1記憶手段に対応し
て記憶する第2記憶手段と、第2記憶手段内の情報に基
づいて第1記憶手段内のデジタル映像信号を補間する補
間手段とを具えたことを特徴とする。
[実施例〕 本発明の一実施例を第1図に示す。また第3図に同実施
例におけるタイミングチャートを示す。
第1図において1は例えば磁気記録媒体から再生したア
ナログ映像信号の入力端子、2は入力端子1からのアナ
ログ映像信号のエンベロープ検出器、3はドロップアウ
トを検出するためのレベル比較器であって、検出器2か
らの信号を入力する。
22は、比較器3からのドロップアウト信号を反転させ
るためのインバータである。10はドロップアウト検出
によって生じたインバータ22からのパルスをラッチす
るためのD−F/Fから成るドロップアウトラッチ回路
、5は入力端子1より入力されたアナログ映像信号を復
調するための復調器、 11は復調器5によって復調さ
れた信号から同期信号を分離するための同期分離器、1
2は分離器11によって分離された同期信号によって、
A/D変換の開始タイミング等をとるためのタイミング
発生器、13はA/Dタイミング発生器12およびメモ
リ8をコントロールするためのパルスを形成するための
発振器、6は復調器5で復調したアナログ信号をデジタ
ル信号に変換するA/D変換器である。
14はI10コントローラであって、A/D変換器6の
出力デジタル(i号およびCPU 16からのデータ信
号の人出力をコントロールする。15はメモリコントロ
ーラであって、発振器13からのクロック信号に基づい
てメモリ8およびドロップアウト用メモリ20にデータ
を書き込むためのアドレスやタイミング等を形成し、ま
た(:、PU 1Bからのデータ信号に基づいてCPU
 15からのアドレスを採用する。18は、メモリから
のデータ信号をD/A変換するためのD/A変換器、1
9はD/A変換器18によって変換されたアナログ信号
を出力する出力端子である。21はデータセレクタであ
って、ドロップアラトラ・ソチ回路10の人出力信号お
よびCPo 16からの出力データ信号とを選択してド
ロップアウトメモリ20に書き込む。(:PU 16は
第5図に示すような制御手順を格納した記憶手段、後述
のような各種のカウンタ、レジスタ、バッファを有する
次に動作を説明する。
例えば磁気記録媒体から再生したFMアナログ信号はR
,G、B信号または輝度信号であり、このようなアナロ
グ映像信号が入力端子1に人力される。人力アナログ映
像信号はエンベロープ検出器2に導かれ、そこで検出さ
れたエンベロープ信号は比較器3に人力され、ドロップ
アウト検出レベルよりもエンベロープ信号のレベルが下
がったとき、比較器3の出力信号は、ローレベルとなる
。比較器3からの出力信号は、インバータ22で反転さ
れた信号Eとなる。すなわち、ドロップアウトが検出さ
れると、信号Eはハイレベルとなる。
この信号(ドロップアウトパルス)Eは、データセレク
タ21に人力されるとともに、ドロップアウトラッチ回
路10に人力される。ドロップアウトラッチ回路10は
、メモリコントローラ15からのIH(水平走査期間)
ごとのクリア信号Gによってクリアされ、そのクリア後
の最初のドロップアウトパルス信号已により、次にクリ
アされるまではハイレベルにラッチされるハイレベル信
号Fをデータセレクタ21に人力する。
一方、入力端子1から入力されたアナログ映像信号は復
調器5により復調されて復調映像信号Cとなり、へ/D
変換器6に入力される。また、復調映像信号Cは、同期
信号分離回路11に導かれて同期信号が分離され、この
同期信号と発振回路13からのクロック信号とに基づい
てA/Dタイミング発生回路12によりA/D変換のタ
イミングパルス信号Bが形成される。このパルス信号B
がへ/D変換器6に人力され、その立下がりに同期して
復調映像信号CがA/D変換器6によってA/D変換さ
れてデジタル映像信号りが得られる。デジタル映像43
号りはI10コントローラ14に人力される。
メモリコントローラ15は発振回路13からのクロック
(M+に基ついて、メモリ8にデータを読み書きするた
めのアドレスを発生したり、C:PU 16のアドレス
との切替えを行なったり、IHごとのクリア信号を発生
させたりする。
画像メモリ8へは、メモリコントローラ15によってア
ドレス信号が入力され、I10コントローラ14を介し
てA/D変換されたデジタル映像信号りが入力される。
また、メモリコントローラ15によるのタイミングに基
づいて、デジタル映像信号が画像メモリ8に書き込まれ
る。
一方、デジタル映像信号をメモリ8に書き込むと同時に
、ラッチされたドロップアウト信号Fおよびドロップア
ウト信号Eは、データセレクタ21を介して、ドロップ
アウトメモリ20に書き込まれる。この際、ラッチされ
たドロップアウト信号Fは、ドロップアウトメモリ20
のデータラインの下位ビット、例えばbitφに加えら
れ、ドロップアウト信号Eは上位ビット、例えばbit
 7に加えられ、その他のbit 1〜6はローに固定
され加えられる。画像メモリ8およびドロップアウトメ
モリ20からのデータ信号はDハ変換器工8に加えてア
ナログ信号に変換し、出力端子19から出力する。この
出力端子19のアナログ信号をモニタで確認することに
よって映像およびドロップアウトを見ることができる。
第4図は、モニタで見たときのドロップアウトを示し、
ドロップアウトメモリ20の上位ビットに加えられたド
ロップアウト信号Eは、して示されるように輝度が高く
見え、したがってドロップアウトが生じた場所がわかる
。また、ラッチされたドロップアウト信号Fは、下位ビ
ットに加えられているため、Mで示すように輝度が低く
メモリの終端まで線状に見える。
映像信号およびドロップアウト信号Eが画像メモリ8お
よびドロップアウトメモリ20に人力された後、CPt
116によってI10コントローラ14、メモリコント
ローラ15およびデータセレクタ21をコントロールし
、画像メモリ8およびドロップアウトメモリ20とCP
o 1Bとを結び、ドロップアウトメモリ20内のドロ
ップアウト情報により、画像メモリ8の画像データをド
ロップアウトのないデータに書き替えることによフて補
正する。
書き替えられたデータを持った画像メモリ8は、cpu
 i6により、再び、cpU 16から切り離され、画
像メモリ8からのデータ信号は、メモリコントローラ1
5によるタイミングで、D/A変換器18によりアナロ
グ信号に変換して出力端子19から出力し、モニタする
次に、メモリ8上のドロップアウトの補正方法を第5図
を用い説明する。
ステップSlにおいて、ドロップアウトメモリ20のX
座標アドレスをカウントするアドレスカウンタX IX
をメモリのX方向の終端アドレスとし、同Y座標のアド
レスカウンタY snをφとする。またデータレジスタ
D、をイニシャライズし、ドロップアウトバッファをカ
ウントするYCNカウンタをイニシャライズする。
次に、ステップS2において、ドロ・ツブアウトメモリ
20において、ドロップアウトのあるY座標を見つける
ため、X方向の終端に固定されたアドレスX 、、ノx
座標で、メモリ20から(X、、、Y、n)のアドレス
のデータを読む。ステップS3において、次のデータを
読むため、Y座標Y、nを1インクリメントする。ステ
ップS4において、ステップS2で読んだ(データレジ
スタD、にある)データが、ドロップアウトデータ(φ
以外)かドロップアウトでない(φ)かを調べ、ドロッ
プアウトでなければ、ステップ338において、Y座標
Y、nが終了したかどうかを調べ、終了していなければ
、ステップS2に戻りドロップアウトのあるY座標を調
べ、一方終了していれば、ステップS9に進む。
ステップS4で、データがφ以外であればドロップアウ
トが当該Y座t’j4 y 、oのX方向のいずれかに
あるため、ステップS5にすすみ、そこで、YCNカウ
ンタの値により、ドロップアウトバッファの先頭アドレ
スを見つけ、そのドロップアウトバッファの先頭に当該
Y座標Y11を格納する。次に、ステップS6において
、YCNカウンタを1インクリメントし、次のドロップ
アウトバッファアドレスに備え、ステップS7で、YC
Nカウンタの値カー・ドロップアウトがY方向に許され
る最大の個数N1以下かどうかを調べ、Nl以下であれ
ば、ステップS8にすすみ、そこでそのY座標が最後の
ものかを調べ、最後でなければ再びN2に戻りドロップ
アウトのあるラインを捜し、ドロップアウトバッファに
そのドロップアウトのあるY座標を格納していく。
ステップS7でYCNカウンタの値がN1以上になった
場合は終了する。ステップS8でY座標が最後のもので
あれば、ステップS9に進み、先に格納したドロップア
ウトのあるラインのY座標Y 、nをドロップアウトバ
ッファからみ出す。次に、当該Y座標Y snでのX方
向のドロップアウトを見つけるため、ステップSIOで
、X座標アドレスXDをイニシャライズし、ステップS
llで、ドロップアウトレジスタD。C,ドロップアウ
トカウンタDCNをイニシャライズする。
ついでステップ512において、ドロップアウトメモリ
20の座標(xo、ys。)からデータを読み出し、ド
ロップアウトレジスタD。Cに入れる。ステップS13
で次のX座標にするため、X座標アドレスXDを1イン
クリメントし、ステップS14において、ステップS1
2で読み込んだレジスタOOCの内容が81Hかどうか
調べる。ドロップアウトパルスは、メモリ20のMSB
に入っており、ラッチされたドロップアウトパルスはメ
モリ20のLSBに入っている。従って、ドロップアウ
トがある場合はDoc・81Hである。また、ドロップ
アウトがないときは(00)1)であるから、ooeが
81Hでないときはドロップアウトパルスでないとわか
る。従って、レジスタDocの内容が81)(でないと
きは、ステップS1Bに進んでアドレスXDが、X方向
を終了したかを調べ、終了していなければ、次のアドレ
スx0のドロップアウトを調べるため、ステップ512
に戻る。X方向に終了したなら、ステップS24に進む
ステップS14でドロップアウトが見つかったなら、ス
テップS15において、当該アドレスx0をそのドロッ
プアウトの先頭アドレスXDSとして、当該アドレスY
 snの入フていたドロップアウトバッファに第6図に
示すように格納する。
次にS13でアドレスX。が1インクリメントされてい
るから、ステップS17で次のアドレス(X口、Y、、
)のデータをドロップアウトレジスタD。Cに読み込み
、ステップS18で次のデータを読み出すため、アドレ
スXDを1インクリメントした後、ステップS19にお
いて、ステップ517で読み込んだレジスタI)ocの
内容を調べ、それが81Hであれば、ドロップアウトが
連続しているため、ステップS20でアドレスxわが終
りまでいったかどうかを調べ、終りまでいっていなけれ
ば、いフた場合、ステップS21へ進む。
ステップS19でレジスタD。Cの内容が81)(でな
ければ、ドロップアウトパルスがなくなったことになり
、ステップS21で当該アドレスX。を1個のドロップ
アウトの終了アドレスXOCとして、当該アドレスYヨ
。の人っているドロップアウトバッファに先にステップ
S15で格納したドロップアウトの先頭アドレスX。S
に続けて第6図に示すように格納する。
次にステップS22において今までのシーケンスで、ド
ロップアウトが1個見つけられたため、ドロップアウト
カウンタをDCNを1インクリメントし、ステップS2
3でアドレスX0がま冬了していなければ、再びステッ
プS12に戻り、ドロップアウトを捜すシーケンスに戻
る。ステップ523でアドレスX。が終了していれば、
ステップS24に進み、今まで見つかったドロップアウ
トの個数DCNを当該Y座標Y、nのアドレスの人って
いるドロップアウトバッファのドロップアウトの個数を
格納する部分に第6図に示すように格納する。
続いて、ステップS25で次のラインのX方向のドロッ
プアウトを捜すため、YCNカウンタを1インクリメン
トし、次の該当するドロップアウトバッファの先頭アド
レスを算出し、ステップS26で、YCNカウンタの値
が最後かを調べ、最後でなければ、すなわち、ドロップ
アウトバッファ全てを終了していなければ、ステップS
9に戻り、今までのシーケンスをくり返して、X方向の
ドロップアウトを捜し、そのアドレスと個数をドロップ
アウトバッファに格納する作業を、ドロップアウトのあ
るライン全てについて行なう。
一方、ステップS26でYCNカウンタの値が最後であ
れば、すなわち、ドロップアウトのあるライン全てにつ
いて、X方向のドロップアウトを見つけたなら、ステッ
プS27で、YCNをイニシャライズした後、ステップ
328に進み、そこで当該YCNに対応するドロップア
ウトバッファからドロップアウト個数DCNおよび、ド
ロップアウトのあるY座標Y 、nを読み出し、これを
元にステップS29において、当該アドレスY snに
あるドロップアウトのX方向の先頭アドレスXD、およ
びエンドアドレスXoεを読み出し、ステップS30に
おいて画像メモリ8におけるシー呑先頭アドレスXDg
のX座標の上下に位置する前後のラインのY座JpYg
n−、およびY Sn+1のデータをそれぞれ前ライン
データA+ = (Xo*、 MSN−1)および後ラ
インデータA2 = (XD−、MSN−1)として画
像メモリ8からそれぞれ読み出し、ステップS31にお
いて、読み出した前後のデータA、およびA2を加え、
坏にして平均値をとり、この値をドロップアウトを補正
したデータA (X o−、Y ss)としてメモリ8
の該当位置のデータと書き替えることによってドロップ
アウトの平均値補間を実現する。
次にステップS32てX方向のアドレスX。、を1イン
クリメントし、次のドロップアウトの補間に備え、ステ
ップS33で、ドロップアウトのエンドまで終了してい
なければ、ステップS29に戻り、次のドロップアウト
の補間を、1個のドロップアウトの補間が終了するまで
くり返す。次にステップS34で、ドロップアウトの個
数カウンタDCNを1デイクリメントし、ステップS3
5において、ドロップアウトの個数全てか終了していな
ければステップ328に戻り、次のドロップアウトの補
間を行なう。ドロップアウトの個数全てが補間終了した
なら、ステップS36でYCNカウンタを1インクリメ
ントし、ステップS37で全てのドロップアウトのある
ラインについて終了したかを調べ、終了していなければ
、再びステップ328に戻って、全てのラインのドロッ
プアウト補間が終了するまでくり返す。全て、終了した
時点で、このシーケンスは終了となる。このように、I
Hディレィライわれないので画像にキズが残ったりする
ことはない。
以上のような実施例では、画像メモリの内容を補正して
、アナログ信号としてモニタ等に出力するシステムにつ
いて述べたか、画像メモリの内容を伝送するシステムに
も本発明は適用できる。すなわち、従来の写真送受信機
においては、印刷の都合上、R(Red) 、  G 
(Green) 、  B (Blue)およびスミ版
と呼ばれるBに(Black)の4色メモリーを用いる
。すなわち、第7図において送信の際は画像入力部30
0によって人力した画像データを画像メモ!J−30:
lに人力できるデータに変換し、これらをメモリー30
3内のR,G、Bの3色メモリに入力できるようにCP
U 309によってスイッチング回路302を切替える
。次にCPU 309でスイッチング回路304を、送
信部305に1!続切替えし、さらにCPU 309で
、メモリー303内のR,G、Bメモリから読み出した
信号から4色R,G、B、8に信号を演算し、その演算
結果の信号を送信部305から送信する。一方、受信の
際は、CPII 309で、スイッチング回路302お
よび304を、受信側に切替え、受信部301で受信し
た、画像データR,G。
BおよびBKを、画像メモリー303のR,G、Bおよ
びBにメモリに各々人力し、そしてそこから読み出して
制御部306を介し、D/八へ換して、モニター307
および印画機308 に出力し、モニターまたは印画を
行なう。このように、従来の写真送受信機では、送信の
際はBにメモリーを用いないため、このBKメモリをド
ロップアウトメモリとして用いることによって本発明を
実施することができ、特にドロップアウトメモリーをも
つ必要がない。
ところで、上述のように、ドロップアウト箇所の補間を
、メモリ内の前後ラインのデータの平均値により行なっ
ていたが、更に、ドロップアウト箇所の斜め前後に該当
する周囲データの平均をとれば、精度の高い補間が可能
である。また、未実施例では、ドロップアウトパルスを
、メモリのMSBに、ラッチされたドロップアウトのパ
ルスをメモリのLSBに各々人力していたが、各パルス
の区別がつくようなビット人力であれば、この限りでな
い。
なお、ドロップアウトの位首が、そのまま、画像メモリ
と1対1に対応して、ドロップアウトメモリに残されて
いるため、確認しやすくかつ補正補方法も、多種多様の
方法を適用でき、より高精度の補正が可能である。
[発明の効果] 以上説明したように、本発明によれば、ドロップアウト
のようなアナログ映像信号における信号欠如を高精度に
補正することができる。
【図面の簡単な説明】
第1図は本発明実施例のブロック図、 第2図は従来のドロップアウト補正回路のブロック図、 第3図は第1図の各部の波形図、 第4図はモニタ上におけるドロップアウトメモリ20上
のドロップアウトとそのアドレスとの関係を示す図、 第5図はドロップアウト補正手順の一例を示すフローチ
ャート、 第6図はドロップアウトバッファの格納状態を示す図で
ある。 1・・・入力端子、 2・・・エンベロープ検出回路、 3・・・比較器、 4・・・切替SW。 5・・・復調器、 6・・・A/D変換器、 7・・・ディレィライン、 8・・・画像メモリ、 lO・・・ドロップアウトパルスラッチ、ll・・・5
YNCセパレータ、 12・・・A/Dタイミング発生回路、13・・・発振
器、 14・・弓10コントローラ、 15・・・メモリコントローラ、 16・・・CPIJ 。 18・・・D/A変換器、 19・・・出力端子、 20・・−ドロップアウトメモリ、 21・・・データセレクタ、 22・・・インバータ。 第4図 ドロ・ソ7°ア吟トハ゛・ソファ薗こ置図第6図 手続ネ甫正書(方式) 昭和62年9月28日

Claims (1)

  1. 【特許請求の範囲】 アナログ映像信号をデジタル映像信号に変換する変換手
    段と、 該変換手段からのデジタル映像信号を記憶する第1記憶
    手段と、 アナログ映像信号の信号欠如を検出するための検出手段
    と、 該検出手段からの検出信号をラッチするラッチ手段と、 該ラッチ手段を一定期間ごとにクリアするクリア手段と
    、 前記検出手段からの検出信号およびラッチ手段からの出
    力信号を、前記第1記憶手段に対応して記憶する第2記
    憶手段と、 前記第2記憶手段内の情報に基づいて前記第1記憶手段
    内のデジタル映像信号を補間する補間手段とを具えたこ
    とを特徴とする映像信号補正装置。
JP61116382A 1986-05-21 1986-05-21 映像信号補正回路 Expired - Fee Related JPH0828863B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP61116382A JPH0828863B2 (ja) 1986-05-21 1986-05-21 映像信号補正回路
US07/764,074 US5148291A (en) 1986-05-21 1991-09-23 Apparatus for displaying image signal drop-out

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61116382A JPH0828863B2 (ja) 1986-05-21 1986-05-21 映像信号補正回路

Publications (2)

Publication Number Publication Date
JPS6354870A true JPS6354870A (ja) 1988-03-09
JPH0828863B2 JPH0828863B2 (ja) 1996-03-21

Family

ID=14685622

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61116382A Expired - Fee Related JPH0828863B2 (ja) 1986-05-21 1986-05-21 映像信号補正回路

Country Status (1)

Country Link
JP (1) JPH0828863B2 (ja)

Also Published As

Publication number Publication date
JPH0828863B2 (ja) 1996-03-21

Similar Documents

Publication Publication Date Title
US4063284A (en) Time base corrector
EP0223436B1 (en) Picture-in-picture television receivers
EP0249281B1 (en) Television picture display device
US4573080A (en) Progressive scan television receiver with adaptive memory addressing
JP2592378B2 (ja) フォーマット変換器
JPS6355276B2 (ja)
JP2537181B2 (ja) 映像信号補正装置
JPS6052508B2 (ja) デジタル映像信号の信号補正方法
US4672612A (en) Error correction system in a teletext system
US5148291A (en) Apparatus for displaying image signal drop-out
JPS6354870A (ja) 映像信号補正回路
US5497200A (en) Digital time base corrector
US4315278A (en) Apparatus for providing error compensation in a digital video recording and reproducing system
US5027209A (en) Interpolation circuit for digital signal processor
JPH08237519A (ja) ビデオ信号処理装置
JPH0746869B2 (ja) 擬似動画伝送方法
JPS5831150B2 (ja) テレビジヨン標準方式変換装置
JPS61289768A (ja) フレ−ムシンクロナイザのフリ−ズ制御開始判定方式
JP2958929B2 (ja) 時間軸補正方法および装置
JP2568762B2 (ja) カラービデオ信号のエラー修整器
EP0522589B1 (en) Magnetic tape recording and reproducing apparatus
US5559812A (en) Digital time base corrector using a memory with reduced memory capacity
JP2599436B2 (ja) 画像拡大表示方法および装置
JP2632442B2 (ja) カラー静止画像入力装置
JPH0241947B2 (ja)

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees