JPS634293A - パタ−ン格納方式 - Google Patents
パタ−ン格納方式Info
- Publication number
- JPS634293A JPS634293A JP61148551A JP14855186A JPS634293A JP S634293 A JPS634293 A JP S634293A JP 61148551 A JP61148551 A JP 61148551A JP 14855186 A JP14855186 A JP 14855186A JP S634293 A JPS634293 A JP S634293A
- Authority
- JP
- Japan
- Prior art keywords
- character
- patterns
- pattern storage
- ctb
- pattern
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Digital Computer Display Output (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、パターン格納方式に関する。
[従来の技術〕
従来の文字パターン格納方式は、1つの文字コードに対
して、1つの文字パターンのみ格納される領域をもって
いたため、1つの文字コードに対して複数の文字パター
ンを有する場合、最初の文字パターンのみ格納し、他の
文字パターンは、別の領域に格納されていた。
して、1つの文字パターンのみ格納される領域をもって
いたため、1つの文字コードに対して複数の文字パター
ンを有する場合、最初の文字パターンのみ格納し、他の
文字パターンは、別の領域に格納されていた。
〔発明が解決しようとする間2点〕
上述した従来の文字パターン格納方式は、1つの文字コ
ードに対して、1つの文字パターンのみ格納される領域
をもっていたので、1つの文字コードに対して、複数の
文字パターンを有する場合、最初の文字パターンのみ格
納し、他の文字パターンは、別の領域に格納しなければ
ならないので、特別の文字パターン格納アドレスを記憶
する必要があり、文字パターンをアクセスするのが容易
ではないという欠点がある。
ードに対して、1つの文字パターンのみ格納される領域
をもっていたので、1つの文字コードに対して、複数の
文字パターンを有する場合、最初の文字パターンのみ格
納し、他の文字パターンは、別の領域に格納しなければ
ならないので、特別の文字パターン格納アドレスを記憶
する必要があり、文字パターンをアクセスするのが容易
ではないという欠点がある。
本発明のパターン格納方式は、1つのコードに対して複
数のパターンを宵する場合、前記複数のパターンを連続
して格納し、前記パターンの各種情報を記憶する領域を
備えて構成される〔実施例〕 次に、本発明について、図面を参照して説明する。
数のパターンを宵する場合、前記複数のパターンを連続
して格納し、前記パターンの各種情報を記憶する領域を
備えて構成される〔実施例〕 次に、本発明について、図面を参照して説明する。
第1図は、本発明の一実施例で、文字パターンの各種情
報を記憶する領域(CTB)の構成を示した図である。
報を記憶する領域(CTB)の構成を示した図である。
第2図は、文字パターンの領域である。
たとえば、文字コード5DHでは、第2図に示されてい
る様に、1つの文字コードに対して+!+UtAと4種
類の文字があり、格納されている順番は、:]、!、
廿、Aとなっている。
る様に、1つの文字コードに対して+!+UtAと4種
類の文字があり、格納されている順番は、:]、!、
廿、Aとなっている。
“コ”は、文字フード5D)Iより
(5DH−208)X4+CTB先頭アドレスを計算す
ると、文字コード5DHのCTBデータのアドレスが得
られ、文字コード5D)lに対応するCTBの各種の情
報が得られるので、CTBの情報の文字パターン格納ア
ドレスから、コの文字パターンがアクセスできる。
ると、文字コード5DHのCTBデータのアドレスが得
られ、文字コード5D)lに対応するCTBの各種の情
報が得られるので、CTBの情報の文字パターン格納ア
ドレスから、コの文字パターンがアクセスできる。
“!”は、前記のようにCTBが得られると、CTBの
情報により文字パターン格納アドレス十文字パターンデ
ータの容量×Aという計算で、“!”の文字パターン格
納アドレスが得られるので、′!”の文字パターンがア
クセスできる。
情報により文字パターン格納アドレス十文字パターンデ
ータの容量×Aという計算で、“!”の文字パターン格
納アドレスが得られるので、′!”の文字パターンがア
クセスできる。
Aは、文字パターンの格納されている順番であり、文字
コード5D)lでは、コが01 !が1、Uが2、人が
3となっている。
コード5D)lでは、コが01 !が1、Uが2、人が
3となっている。
以上説明したように本発明は、1つのコードに対して複
数パターンを有する場合、複数の7iターンを連続して
格納し、パターンのCTBをもつことにより、特別のパ
ターン格納アドレスを記憶することなしに、CTBの各
種情報だけで、パターンを容易にアクセスすることがで
きるという効果がある。
数パターンを有する場合、複数の7iターンを連続して
格納し、パターンのCTBをもつことにより、特別のパ
ターン格納アドレスを記憶することなしに、CTBの各
種情報だけで、パターンを容易にアクセスすることがで
きるという効果がある。
第1図は、本発明の一実施例におけるCTBの構成を示
した図、第2図は、文字パターン領域を示す図である。 代理人 弁理士 内 原 ;°晋。 \−−6・′ 文字コード 第 l 図 第、2− 図
した図、第2図は、文字パターン領域を示す図である。 代理人 弁理士 内 原 ;°晋。 \−−6・′ 文字コード 第 l 図 第、2− 図
Claims (1)
- 1つのコードに対して複数のパターンを有する場合、前
記複数のパターンを連続して格納し、前記パターンの各
種情報を記憶する領域をもつことを特徴とするパターン
格納方式。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP61148551A JPS634293A (ja) | 1986-06-24 | 1986-06-24 | パタ−ン格納方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP61148551A JPS634293A (ja) | 1986-06-24 | 1986-06-24 | パタ−ン格納方式 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS634293A true JPS634293A (ja) | 1988-01-09 |
Family
ID=15455289
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP61148551A Pending JPS634293A (ja) | 1986-06-24 | 1986-06-24 | パタ−ン格納方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS634293A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH06186941A (ja) * | 1992-12-18 | 1994-07-08 | Matsushita Electric Ind Co Ltd | 表示用回路装置 |
-
1986
- 1986-06-24 JP JP61148551A patent/JPS634293A/ja active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH06186941A (ja) * | 1992-12-18 | 1994-07-08 | Matsushita Electric Ind Co Ltd | 表示用回路装置 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0361176A3 (en) | Method and apparatus for communicating data between multiple tasks in data processing systems | |
| EP0231438A3 (de) | System zur Speicherung von Informationen | |
| EP0220535A3 (en) | Random access memory system | |
| JPS634293A (ja) | パタ−ン格納方式 | |
| JPH024026B2 (ja) | ||
| EP0232949A3 (en) | word-organised, content-addressable memory | |
| JPS61184693A (ja) | 電子装置のアクセス方式 | |
| JPS5839380A (ja) | 文字列制御装置 | |
| JPS61198274A (ja) | 文字パタ−ン記憶方式 | |
| JPS61148099U (ja) | ||
| JPS60211580A (ja) | データの記憶および検索方法、装置 | |
| JPS6225786A (ja) | メモリ−の読み出し装置 | |
| JPS59142999U (ja) | フオントメモリのアドレツシング回路 | |
| JPS6152684A (ja) | パタ−ンマスクromの空白領域利用方法 | |
| JPS61198351A (ja) | ダイレクト・メモリ・アクセス制御回路 | |
| JPS6167155A (ja) | ランダムフアイル・システム | |
| JPS59112477A (ja) | デ−タ記憶装置 | |
| JPS61643U (ja) | デ−タ入力装置 | |
| JPS61265629A (ja) | 印字デ−タの記憶方式 | |
| JPS585081U (ja) | 文字表示制御装置 | |
| JPS5847950U (ja) | 電子レジスタ | |
| JPS61210389A (ja) | キヤラクタデ−タの有効格納方法 | |
| JPS60109139U (ja) | 電子計算機操作シ−ト | |
| JPS62105563U (ja) | ||
| JPS5866438U (ja) | タイミング信号発生回路 |