JPS634290Y2 - - Google Patents

Info

Publication number
JPS634290Y2
JPS634290Y2 JP11899181U JP11899181U JPS634290Y2 JP S634290 Y2 JPS634290 Y2 JP S634290Y2 JP 11899181 U JP11899181 U JP 11899181U JP 11899181 U JP11899181 U JP 11899181U JP S634290 Y2 JPS634290 Y2 JP S634290Y2
Authority
JP
Japan
Prior art keywords
transistor
muting
circuit
base
capacitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP11899181U
Other languages
English (en)
Other versions
JPS5826718U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP11899181U priority Critical patent/JPS5826718U/ja
Publication of JPS5826718U publication Critical patent/JPS5826718U/ja
Application granted granted Critical
Publication of JPS634290Y2 publication Critical patent/JPS634290Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Description

【考案の詳細な説明】 本考案はテープレコーダーに関し、特に電源遮
断時における雑音の発生を抑えるミユーテイング
回路に係る。
テープデツキと呼ばれる高級なテープレコーダ
ーは大出力を有する増幅器に接続されて使用され
るため、テープレコーダーより発生する雑音は増
幅器によつて増幅された後スピーカーより大レベ
ルにて放音され、使用者に不快感を与えることに
なる。斯かる点を改良するために斯種テープレコ
ーダーはミユーテイング回路と呼ばれる回路を備
えている。本考案は電源遮断時に発生する雑音を
抑えることが出来るミユーテイング回路を提供し
ようとするものであり、以下図面を参照して詳細
に説明する。
図示した回路は本考案の一実施例であり、同図
において、1は再生用磁気ヘツド、2は該磁気ヘ
ツド1によつて再生された信号を増幅する前置増
幅回路、3は該前置増幅回路2の出力信号のレベ
ルを調整する可変抵抗器、4は該可変抵抗器3に
よつてレベル調整された信号が入力される主増幅
回路、5は該主増幅回路4の出力信号が印加され
ると共に大出力を有する増幅器の入力端子に接続
される出力端子である。6はコレクタが信号伝送
路7に接続されていると共にエミツタが接地され
ているミユーテイング用トランジスターであり、
オン状態にあるとき信号伝送路7を流れる信号を
側路する作用を有している。8は電源からの直流
電流が逆流防止用ダイオード9を通して供給され
て充電されるコンデンサー、10は該コンデンサ
ー8の給電端子にエミツタが接続されていると共
にコレクタがツエナーダイオード11及び抵抗1
2を介して前記ミユーテイング用トランジスター
6のベースに接続されている制御トランジスター
である。13は電源線路14と接地間に接続され
ているブリツジ回路であり、抵抗15,16,1
7及び18によつて構成されている。19は、前
記抵抗15及び16の接続点である平衡端子Aに
エミツタが接続されていると共に抵抗17及び1
8の接続点である平衡端子Bにベースが接続され
ている検出用トランジスターであり、そのコレク
タは前記制御トランジスター10のベースに接続
されている。20は前記検出用トランジスター1
9のベースが接続されている平衡端子Bと接地間
に接続されたコンデンサーであり、電源遮断時前
記平衡端子Bの電位降下を遅延せしめる作用を成
すものである。21はミユーテイング操作時高レ
ベルのミユーテイング信号を出力するミユーテイ
ング信号発生回路であり、その出力信号がツエナ
ーダイオード11及び抵抗12を介して前記ミユ
ーテイング用トランジスター6のベースに印加さ
れるように接続されている。斯かる回路におい
て、ブリツジ回路13を構成する抵抗15,1
6,17及び18の値は電源が供給されている定
常状態では検出用トランジスター19を逆バイア
スする値に設定されている。
以上の如く本考案のミユーテイング回路は構成
されており、次に動作について説明する。電源が
供給された定常動作状態では検出用トランジスタ
ー19が逆バイアスされてオフ状態にあるため制
御トランジスター10はオフ状態にあり、従つて
ミユーテイング用トランジスター6はオフ状態に
ある。またコンデンサー8はダイオード9を通し
て充電され、コンデンサー20は抵抗17を通し
て充電された状態にある。斯かる状態において再
生操作をすると再生動作状態になり、再生用磁気
ヘツド1によつて磁気テープに録音されている信
号が再生される。前記再生用磁気ヘツド1によつ
て再生された信号は前置増幅回路2により増幅さ
れて可変抵抗器3に印加される。該可変抵抗器3
に印加された再生信号はレベル調整されて主増幅
回路4に入力され、該主増幅回路4によつて増幅
された後出力端子5に出力される。斯かる再生動
作状態にあるときにミユーテイング操作をする
と、ミユーテイング信号発生回路21より高レベ
ルのミユーテイング信号が出力され、該ミユーテ
イング信号がツエナーダイオード11及び抵抗1
2を介してミユーテイング用トランジスター6の
ベースに印加される結果該ミユーテイング用トラ
ンジスター6がオン状態に反転しミユーテイング
動作を行なうので、再生信号や雑音が出力端子5
に出力されることはない。
以上の如く再生動作及び通常のミユーテイング
動作は行なわれるが、次に電源スイツチの開放に
よる電源遮断時の動作について説明する。電源ス
イツチの開放により電源供給が断たれると電源線
路14の電位が降下するため平衡端子Aの電位即
ち検出用トランジスター19のエミツタ電位も同
様に降下する。これに対し、他方の平衡端子Bの
電位即ち検出用トランジスター19のベース電位
は、コンデンサー20が接続されているため徐々
に降下する。それ故電源遮断により検出用トラン
ジスター19のエミツタ電位が降下すると該検出
用トランジスター19が順バイアス状態となり該
検出用トランジスター19は直ちにオン状態に反
転する。該検出用トランジスター19がオン状態
に反転すると該検出用トランジスター19のコレ
クタにベースが接続されている制御トランジスタ
ー10がオン状態に反転し、そのコレクタよりミ
ユーテイング用トランジスター6のベースにバイ
アス電流が供給される。従つて該ミユーテイング
用トランジスター6がオン状態となり信号伝送路
7を接地する結果電源遮断に伴なう雑音が出力端
子5に出力されることはない。前記ミユーテイン
グ用トランジスター6へのバイアス電流はコンデ
ンサー8に充電されていた電荷の放電によつて供
給されるが、該コンデンサー8に充電されていた
電荷が放電されると制御トランジスター10及び
ミユーテイング用トランジスター6はオフ状態に
反転する。
尚、本実施例では電源遮断を電源スイツチを開
放することによつて行なつた場合について説明し
たが、タイマー装置によつて電源遮断を行なう場
合にも同様な動作を行なうことが出来る。
以上に説明したように本考案のミユーテイング
回路は、電源遮断時に発生する雑音を抑えること
が出来るので、大出力を有する増幅器に接続され
て使用されるテープレコーダーのミユーテイング
回路として最適である。また電源遮断に伴なう電
位降下を検出しミユーテイング用トランジスター
の動作を制御する制御トランジスターを反転動作
せしめる検出用トランジスターの動作をブリツジ
回路によつて制御するようにしたので、動作点を
正確且つ容易に設定することが出来るだけでなく
電圧変動による誤動作を防止することが出来ると
いう利点を本考案のミユーテイング回路は有する
ものである。
【図面の簡単な説明】
図示した回路は、本考案のミユーテイング回路
の一実施例である。 主な図番の説明、4……主増幅回路、5……出
力端子、6……ミユーテイング用トランジスタ
ー、7……信号伝送路、10……制御トランジス
ター、13……ブリツジ回路、19……検出用ト
ランジスター、21……ミユーテイング信号発生
回路。

Claims (1)

    【実用新案登録請求の範囲】
  1. 信号伝送路と接地間にコレクタ・エミツタ路が
    接続されているミユーテイング用トランジスター
    と、該ミユーテイング用トランジスターの動作を
    制御するべく接続されていると共にオン状態にあ
    るとき前記ミユーテイング用トランジスターをオ
    ン状態にせしめる制御トランジスターと、電源線
    路と接地間に接続されていると共に4つの抵抗よ
    り成るブリツジ回路と、該ブリツジ回路の平衡端
    子にエミツタ及びベースが接続されていると共に
    コレクタが前記制御トランジスターのベースに接
    続されている検出用トランジスターと、該検出用
    トランジスターのベースと接地間に接続された第
    1コンデンサーと、電源供給状態において常時充
    電されていると共に電源遮断時前記制御トランジ
    スターを所定時間オン状態にせしめる電流を供給
    する第2コンデンサーとより成るテープレコーダ
    ーのミユーテイング回路。
JP11899181U 1981-08-10 1981-08-10 テ−プレコ−ダ−のミュ−ティング回路 Granted JPS5826718U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11899181U JPS5826718U (ja) 1981-08-10 1981-08-10 テ−プレコ−ダ−のミュ−ティング回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11899181U JPS5826718U (ja) 1981-08-10 1981-08-10 テ−プレコ−ダ−のミュ−ティング回路

Publications (2)

Publication Number Publication Date
JPS5826718U JPS5826718U (ja) 1983-02-21
JPS634290Y2 true JPS634290Y2 (ja) 1988-02-03

Family

ID=29913081

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11899181U Granted JPS5826718U (ja) 1981-08-10 1981-08-10 テ−プレコ−ダ−のミュ−ティング回路

Country Status (1)

Country Link
JP (1) JPS5826718U (ja)

Also Published As

Publication number Publication date
JPS5826718U (ja) 1983-02-21

Similar Documents

Publication Publication Date Title
JPS634290Y2 (ja)
JPS634291Y2 (ja)
JPS6145620Y2 (ja)
JPS634293Y2 (ja)
JPS634292Y2 (ja)
JPS634247Y2 (ja)
JPS634288Y2 (ja)
JPS6145621Y2 (ja)
JPS6017045Y2 (ja) テ−プレコ−ダ−のミユ−テイング回路
JPH0145149Y2 (ja)
JPH0343710B2 (ja)
JPS6017046Y2 (ja) テ−プレコ−ダ−のミユ−テイング回路
JPH0356914Y2 (ja)
JPH0316082Y2 (ja)
JPS624893Y2 (ja)
JPS604306Y2 (ja) テ−プレコ−ダ−のミュ−ティング回路
JPH0215378Y2 (ja)
JPH021731Y2 (ja)
JPH0319108Y2 (ja)
JPS604260Y2 (ja) テ−プレコ−ダ
JPS606892Y2 (ja) テ−プレコ−ダ−のミユーテイング回路
JPH0320932Y2 (ja)
JPS6112614Y2 (ja)
JPH0525085Y2 (ja)
JPS6235Y2 (ja)