JPS634247Y2 - - Google Patents

Info

Publication number
JPS634247Y2
JPS634247Y2 JP12226181U JP12226181U JPS634247Y2 JP S634247 Y2 JPS634247 Y2 JP S634247Y2 JP 12226181 U JP12226181 U JP 12226181U JP 12226181 U JP12226181 U JP 12226181U JP S634247 Y2 JPS634247 Y2 JP S634247Y2
Authority
JP
Japan
Prior art keywords
control transistor
transistor
muting
power
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP12226181U
Other languages
English (en)
Other versions
JPS5826720U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP12226181U priority Critical patent/JPS5826720U/ja
Publication of JPS5826720U publication Critical patent/JPS5826720U/ja
Application granted granted Critical
Publication of JPS634247Y2 publication Critical patent/JPS634247Y2/ja
Granted legal-status Critical Current

Links

Description

【考案の詳細な説明】 本考案は、テープレコーダーに関し、特に電源
投入時及び電源遮断時に発生する雑音を抑えるミ
ユーテイング回路に係る。
テープデツキと呼ばれる高級なテープレコーダ
ーは大出力を有する増幅器に接続されて使用され
るため、テープレコーダーより発生する雑音は増
幅器によつて増幅された後スピーカーより大レベ
ルにて放音され使用者に不快感を与えることにな
る。テープレコーダーより出力される雑音として
は動作切換に伴なつて発生するものがあるが、電
源の投入及び遮断に伴なつて発生する雑音が特に
大きく、斯かる雑音を抑える回路が種々開発され
ている。
本考案は、電源投入時及び遮断時に発生する雑
音を抑えることが出来るミユーテイング回路を提
供しようとするものであり、以下図面を参照して
詳細に説明する。図示した回路は、本考案の一実
施例であり、同図において1は再生用磁気ヘツ
ド、2は該磁気ヘツド1によつて再生された信号
を増幅する前置増幅回路、3は該前置増幅回路2
の出力信号のレベルを調整する可変抵抗器、4は
該可変抵抗器3によつてレベル調整された信号が
入力される主増幅回路、5は該主増幅回路4によ
つて増幅された信号が印加されると共に大出力を
有する増幅器の入力端子に接続される出力端子で
ある。6はコレクタが信号伝送路7に接続されて
いると共にエミツタが接地されているミユーテイ
ング用トランジスターであり、オン状態にあると
き前記信号伝送路7を流れる信号を側路する作用
を有している。8は商用交流電源に接続される電
源端子、9は電源供給時閉成される電源スイツ
チ、10は該電源スイツチ9の閉成により入力さ
れる交流電源を整流すると共に定電圧化された電
圧を電源線路11に出力する定電圧電源回路であ
る。12は該定電圧電源回路10の出力である直
流電流が逆流防止用ダイオード13を通して供給
されて充電される第1コンデンサー、14は該第
1コンデンサー12の給電端子にエミツタが接続
されていると共にコレクタがツエナーダイオード
15及び抵抗16を介して前記ミユーテイング用
トランジスター6のベースに接続されている第1
制御トランジスターである。17は該第1制御ト
ランジスター14の動作を制御するべくそのコレ
クタが抵抗18を介して前記第1制御トランジス
ター14のベースに接続されていると共にエミツ
タが接地されている第2制御トランジスターであ
り、そのベースは抵抗19及び第2コンデンサー
20を介して電源線路11に接続されている。2
1は電源遮断に伴なう電源線路11の電圧降下時
前記第1制御トランジスター14をオン状態にせ
しめるべく接続された抵抗である。22はミユー
テイング操作時高レベルのミユーテイング信号を
出力するミユーテイング信号発生回路であり、そ
の出力信号がツエナーダイオード15及び抵抗1
6を介して前記ミユーテイング用トランジスター
6のベースに印加されるように接続されている。
以上の如く本考案のミユーテイング回路は、構
成されており次に動作について説明する。図示し
た状態は非電源供給状態であり、この状態におい
て電源スイツチ9を閉成すると定電圧電源回路1
0より定電圧化された電圧が出力される。その結
果前置増幅回路2及び主増幅回路4に電源が供給
されて動作状態になると共に逆流防止用ダイオー
ド13を通して第1コンデンサー12に充電電流
が流れ、該第1コンデンサー12は充電される。
また第2コンデンサー20に流れる充電電流が第
2制御トランジスター17のベース電流として印
加される結果該第2制御トランジスター17は所
定時間オン状態になる。該第2制御トランジスタ
ー17がオン状態にある間該第2制御トランジス
ター17のコレクタにベースが接続されている第
1制御トランジスター14は順バイアスされてオ
ン状態となり、そのコレクタよりツエナーダイオ
ード15及び抵抗16を介して前記ミユーテイン
グ用トランジスター6のベースにバイアス電流が
供給される。それ故電源投入後所定時間前記ミユ
ーテイング用トランジスター6がオン状態となり
信号伝送路7を接地する結果雑音等の信号が出力
端子5に出力されることはない。電源が供給され
た後所定時間経過すると第2制御トランジスター
17がオフ状態に反転するため第1制御トランジ
スター14及びミユーテイング用トランジスター
6が共にオフ状態に反転する。斯かる状態におい
て、再生操作をすると再生動作状態になり、再生
用磁気ヘツド1によつて磁気テープに録音されて
いる信号が再生される。前記再生用磁気ヘツド1
によつて再生された信号は前置増幅回路2により
増幅されて可変抵抗器3に印加される。該可変抵
抗器3に印加された再生信号はレベル調整されて
主増幅回路4に入力され、該主増幅回路4によつ
て増幅された後出力端子5に出力される。該出力
端子5に出力された再生信号は大出力を有する増
幅器によつて増幅された後スピーカーに印加され
て放音される。斯かる再生動作状態にあるときに
ミユーテイング操作をするとミユーテイング信号
発生回路22より高レベルのミユーテイング信号
が出力され、該ミユーテイング信号がツエナーダ
イオード15及び抵抗16を介してミユーテイン
グ用トランジスター6のベースに印加される。そ
の結果該ミユーテイング用トランジスター6がオ
ン状態に反転しミユーテイング動作を行なうの
で、再生信号や雑音が出力端子5に出力されるこ
とはない。
以上の如く電源投入時における雑音防止動作、
再生動作及び通常のミユーテイング動作は行なわ
れるが、次に電源スイツチ9の開放による電源遮
断時の動作について説明する。前記電源スイツチ
9を開放すると電源線路11の電位が降下するた
め第1制御トランジスター14のベース電位も降
下する。しかしながら第1制御トランジスター1
4のエミツタ電位は第1コンデンサー12に充電
されている電荷によつてその電位が保持されるた
め降下することはない。従つて該第1制御トラン
ジスター14はベース電位の降下に伴なつて順バ
イアス状態となりオン状態に反転する。該第1制
御トランジスター14がオン状態に反転するとそ
のコレクタより前記ミユーテイング用トランジス
ター6のベースにバイアス電流が供給される。従
つて該ミユーテイング用トランジスター6がオン
状態となり信号伝送路7を接地する結果電源遮断
に伴なう雑音が出力端子5に出力されることはな
い。前記ミユーテイング用トランジスター6への
バイアス電流は第1コンデンサー12に充電され
ていた電荷の放電によつて供給されるが、該コン
デンサー12に充電されていた電荷が放電される
と第1制御トランジスター14及びミユーテイン
グ用トランジスター6は共にオフ状態に反転す
る。
尚本実施例では、電源スイツチ9の開閉によつ
て電源の遮断及び供給を行なつた場合の動作につ
いて説明したが、該電源スイツチ9を閉成したま
までタイマー装置によつて電源を制御する場合に
も同様な動作を行なうことが出来る。
以上に説明したように本考案のミユーテイング
回路は簡潔な回路構成により電源投入時だけでな
く電源遮断時に発生する雑音を抑えることが出来
るので、大出力を有する増幅器に接続されて使用
されるテープレコーダーのミユーテイング回路と
して最適である。
【図面の簡単な説明】
図示した回路は、本考案のミユーテイング回路
の一実施例である。 主な図番の説明、4……主増幅回路、5……出
力端子、6……ミユーテイング用トランジスタ
ー、7……信号伝送路、9……電源スイツチ、1
0……定電圧電源回路、12……第1コンデンサ
ー、13……逆流防止用ダイオード、14……第
1制御トランジスター、17……第2制御トラン
ジスター、20……第2コンデンサー、22……
ミユーテイング信号発生回路。

Claims (1)

    【実用新案登録請求の範囲】
  1. 信号伝送路と接地間にコレクタ・エミツタ路が
    接続されているミユーテイング用トランジスター
    と、該ミユーテイング用トランジスターの動作を
    制御するべく接続されていると共にオン状態にあ
    るとき前記ミユーテイング用トランジスターをオ
    ン状態にせしめる第1制御トランジスターと、電
    源供給状態において逆流防止用ダイオードを通し
    て常時充電されていると共に前記第1制御トラン
    ジスターの電流供給側に接続されている第1コン
    デンサーと、前記第1制御トランジスターの動作
    を制御するべく接続されていると共にオン状態に
    あるとき前記第1制御トランジスターをオン状態
    にせしめる第2制御トランジスターと、該第2制
    御トランジスターのベース回路に接続されている
    と共に電源投入時該第2制御トランジスターを所
    定時間オン状態にせしめるバイアス電流を供給す
    る第2コンデンサーと、前記第1制御トランジス
    ターのベースと電源との間に接続されていると共
    に電源遮断に伴なう電圧降下時該第1制御トラン
    ジスターを順バイアス状態にせしめる抵抗とより
    成るテープレコーダーのミユーテイング回路。
JP12226181U 1981-08-17 1981-08-17 テ−プレコ−ダ−のミユ−テイング回路 Granted JPS5826720U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12226181U JPS5826720U (ja) 1981-08-17 1981-08-17 テ−プレコ−ダ−のミユ−テイング回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12226181U JPS5826720U (ja) 1981-08-17 1981-08-17 テ−プレコ−ダ−のミユ−テイング回路

Publications (2)

Publication Number Publication Date
JPS5826720U JPS5826720U (ja) 1983-02-21
JPS634247Y2 true JPS634247Y2 (ja) 1988-02-03

Family

ID=29916185

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12226181U Granted JPS5826720U (ja) 1981-08-17 1981-08-17 テ−プレコ−ダ−のミユ−テイング回路

Country Status (1)

Country Link
JP (1) JPS5826720U (ja)

Also Published As

Publication number Publication date
JPS5826720U (ja) 1983-02-21

Similar Documents

Publication Publication Date Title
JPS634247Y2 (ja)
JPS634293Y2 (ja)
JPS6145620Y2 (ja)
JPS634292Y2 (ja)
JPS634291Y2 (ja)
JPS6145621Y2 (ja)
JPS634288Y2 (ja)
JPS634290Y2 (ja)
JPH0145149Y2 (ja)
JP2512951Y2 (ja) ミュ―ティング回路
JPS6017045Y2 (ja) テ−プレコ−ダ−のミユ−テイング回路
JPS6235Y2 (ja)
JP3079797B2 (ja) 定電圧電源回路
JPH0356914Y2 (ja)
JPS606892Y2 (ja) テ−プレコ−ダ−のミユーテイング回路
JPH0425661Y2 (ja)
JPS604306Y2 (ja) テ−プレコ−ダ−のミュ−ティング回路
JPH0633578Y2 (ja) テ−プレコ−ダ−のミユ−テイング回路
JPH0413789Y2 (ja)
JPS606895Y2 (ja) テープレコーダのミユーテイング回路
JPH0325342Y2 (ja)
JPS5822258Y2 (ja) テ−プレコ−ダ−のミユ−テイング回路
JPS6017046Y2 (ja) テ−プレコ−ダ−のミユ−テイング回路
JPS624893Y2 (ja)
JPH021731Y2 (ja)