JPS604306Y2 - テ−プレコ−ダ−のミュ−ティング回路 - Google Patents

テ−プレコ−ダ−のミュ−ティング回路

Info

Publication number
JPS604306Y2
JPS604306Y2 JP14362478U JP14362478U JPS604306Y2 JP S604306 Y2 JPS604306 Y2 JP S604306Y2 JP 14362478 U JP14362478 U JP 14362478U JP 14362478 U JP14362478 U JP 14362478U JP S604306 Y2 JPS604306 Y2 JP S604306Y2
Authority
JP
Japan
Prior art keywords
control transistor
muting
power supply
supply line
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP14362478U
Other languages
English (en)
Other versions
JPS5557134U (ja
Inventor
和男 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP14362478U priority Critical patent/JPS604306Y2/ja
Publication of JPS5557134U publication Critical patent/JPS5557134U/ja
Application granted granted Critical
Publication of JPS604306Y2 publication Critical patent/JPS604306Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
  • Amplifiers (AREA)

Description

【考案の詳細な説明】 本考案はテープレコーダーに関し、特に雑音の発生を抑
えるミューティング回路に関する。
テープデツキと呼ばれる高級なテープレコーダーは大出
力を有する増幅器に接続されて使用されるため、テープ
レコーダーより発生する雑音は増幅器によって増幅され
た後スピーカーより大レベルにて放音され使用者に不快
感を与えることになる。
斯る点を改良するために、斯種テープレコーダーはミュ
ーティング回路を備えている。
本考案は斯かるミューティング回路に関し、特に電源投
入及び電源遮断時に発生する雑音を抑えることが出来る
回路を提供しようとするものであり、以下図面を参照し
て詳細に説明する。
図示した回路は本考案の一実施例であり、図において、
1は磁気テープより再生された信号等が印加される入力
端子、2は増幅回路、3は大出力を有する増幅器の入力
端子に接続される出力端子である。
4は信号伝送路5と接地間に挿入接続されたスイッチで
あり、後述するリレー6の吸引により開放されるように
構成されている。
7は該リレー6がコレクタ負荷として接続された第1制
御トランジスターであり、コレクタは抵抗8及びリレー
6を介して電源線路9に接続されると共にエミッタは接
地されている。
10は前記第1制御トランジスター7の動作を制御する
第2制御トランジスターであり、そのコレクタはツェナ
ーダイオード11を介して前記第1制御トランジスター
7のベースに、また抵抗12.を介して電源線路9に接
続されていると共にエミッタは接地されている。
該第2制御トランジスター10のベースハ抵抗13を介
してミューティング動作制御回路14に接続されている
と共にコンデンサー15及び抵抗16より成る時定数回
路上1を介して電源線路9に接続されている。
18は誤動作を防止する作用を威すコンデンサーであり
、ツェナーダイオード11のツェナー電圧は電源線路9
の電圧が下降すると直ちに第1制御トランジスター7が
オン状態よりオフ状態に反転する値、即ち電源線路9の
電圧値よりトランジスター7の立上り電圧値を差し引い
た値に略等しくなるように設定されている。
以上の如く本考案は構成されており、次に動作について
説明する。
電源スィッチ(図示せず)を投入しない状態では電源線
路9に電源が供給されないためリレー6は非吸引動作状
態にあり、スイッチ4は図示した如く信号伝送路5を接
地した状態にある。
斯かる状態において電源スィッチを投入すると、電源線
路9に電源が供給される。
その結果時定数回路11を構成するコンデンサー15の
充電電流が第2制御トランジスター10のベース電流と
して流入し該第2制御トランジスター10は所定時間即
ちコンデンサー15が充電されるまでオン状態にある。
従ってその間第1制御トランジスター7はオフ状態にあ
り、リレー6を吸引せしめることはなくスイッチ4は図
示した状態に保持される。
それ故増幅回路2等が定常動作状態になるまでに発生す
る雑音は前記スイッチ4を通して側路されることになり
、出力端子3に雑音等の信号が現われることはない。
そして所定時間後第2制御トランジスター10がオフ状
態に反転すると第1制御トランジスター7がオン状態に
反転し、リレー6を吸引せしめる。
その結果スイッチ4が開放され、増幅回路2にて増幅さ
れた信号は側路されることなく出力端子3に印加される
斯かる状態においてテープレコーダーの再生等の所定の
動作が行なわれる。
次に通常のミューティング動作について説明する。
早送り動作状態や巻戻し動作状態より再生動作状態に切
換たりすると、各部のスイッチの切換によって発生する
雑音が増幅回路2に入力されて増幅されるが、その切換
に先だってミューティング動作制御回路14より所定時
間制御信号が出力され第2制御トランジスター10をオ
ン状態に、即ち第1制御トランジスター7をオフ状態に
せしめてスイッチ6を閉成せしめるので、該雑音が出力
端子3に出力されることはない。
このようにミューティング回路のミューティング動作は
行なわれるが、次に電源スィッチを開放した場合の動作
について説明する。
電源スィッチを開放すると電源線路9の電圧は平滑用コ
ンデンサー等の影響によって徐々に下降することになる
が第1制御トランジスター7のベース回路に接続されて
いるツェナーダイオード11のツェナー電圧値は電源線
路9の電圧値より第1制御トランジスター7の立上り電
圧値を差し引いた値に略等しくなるように設定されてい
るため、電源線路9の電圧が下降するとツェナーダイオ
ード11は直ちにオフ状態に反転する。
その結果第1制御トランジスター7がオフ状態に反転し
リレー6が非吸引状態に反転するのでスイッチ4が図示
した如く閉成される。
従って電源スィッチが開放されて電源線路9の電圧が下
降するとスイッチ4が直ちに閉成されることになり、電
源切断時増幅回路2等より発生する雑音は出力端子3よ
り出力されることはない。
尚、本実施例では第1制御トランジスター7によって制
御されるミューティング用手段としてリレー6を使用し
た場合について説明したが、トランジスターのようなス
イッチング素子を信号伝送路と接地間に挿入接続するよ
うに構成することも出来る。
以上に説明したように、本考案のミューティング回路は
通常のミューティング動作を行なうだけでなく、タイマ
ー等による電源供給時及び電源供給遮断時にもミューテ
ィング動作を行なうようにしたので電源供給時及び電源
供給遮断時に増幅回路等より発生する雑音が出力される
ことはなく、大出力を有する増幅器に接続されて使用さ
れるテープレコーダーのミューティング回路として最適
なものである。
またミューティング用手段の動作を制御するべく接続さ
れている第1制御トランジスターのベースと電源線路と
の間に接続されているツェナーダイオードのツェナー電
圧を電源線路の電圧値より該第1制御トランジスターの
立上り電圧値を差し引いた値に略等しくなるようにした
ので電源供給遮断に伴ない前記電源線路の電圧が降下す
ると該第1制御トランジスターを直ちにオフ状態にして
ミューティング動作を行なうことが出来るので雑音の出
力動作を確実に阻止することが出来、本考案の実用的価
値は非常に大である。
【図面の簡単な説明】 図示した回路は本考案のミューティング回路の一実施例
である。 主な図番の説明、2・・・・・・増幅回路、5・・・・
・・信号伝送路、6・・・・・・リレー、7・・・・・
・第1制御トランジスター、9・・・・・・電源線路、
10・・・・・・第2制御トランジスター、11・・・
・・・ツェナーダイオード、14・・・・・・ミューテ
ィング動作制御回路、11・・・・・・時定数回路。

Claims (1)

    【実用新案登録請求の範囲】
  1. 信号伝送路を流れる信号を側路するミューティング用手
    段と、該ミューティング用手段の動作を制御すると共に
    非ミューティング動作時オン状態にある第1制御トラン
    ジスターと、該第1制御トランジスターのベースにアノ
    ードが接続されていると共にカソードが抵抗を介して電
    源線路に接続され、且つ該第1制御トランジスターのベ
    ースにバイアス電流を供給するツェナーダイオードと、
    前記第1制御トランジスターの動作を制御するべく前記
    ツェナーダイオードのカソード・接地間にコレクタ・エ
    ミツタ路が接続されていると共にミューティング動作時
    ベースに制御信号が印加されてオン状態上なり前記第1
    制御トランジスターをオフ状態にする第2制御トランジ
    スターと、該第2制御トランジスターのベースと電源線
    路との間に接続されていると共に電源投入時該第2制御
    トランジスターを所定時間オン状態にせしめる時定数回
    路とより威り、前記ツェナーダイオードのツェナー電圧
    を電源線路の電圧値より前記第1制御トランジスターの
    立上り電圧値を差し引いた値に略等しくなるようにした
    ことを特徴とするテープレコーダーのミューティング回
    路。
JP14362478U 1978-10-16 1978-10-16 テ−プレコ−ダ−のミュ−ティング回路 Expired JPS604306Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14362478U JPS604306Y2 (ja) 1978-10-16 1978-10-16 テ−プレコ−ダ−のミュ−ティング回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14362478U JPS604306Y2 (ja) 1978-10-16 1978-10-16 テ−プレコ−ダ−のミュ−ティング回路

Publications (2)

Publication Number Publication Date
JPS5557134U JPS5557134U (ja) 1980-04-18
JPS604306Y2 true JPS604306Y2 (ja) 1985-02-06

Family

ID=29121479

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14362478U Expired JPS604306Y2 (ja) 1978-10-16 1978-10-16 テ−プレコ−ダ−のミュ−ティング回路

Country Status (1)

Country Link
JP (1) JPS604306Y2 (ja)

Also Published As

Publication number Publication date
JPS5557134U (ja) 1980-04-18

Similar Documents

Publication Publication Date Title
JPS6034094Y2 (ja) ミユ−テイング回路
JPH0223047B2 (ja)
JPS604306Y2 (ja) テ−プレコ−ダ−のミュ−ティング回路
JPS6017046Y2 (ja) テ−プレコ−ダ−のミユ−テイング回路
JPS6339162B2 (ja)
JPS606892Y2 (ja) テ−プレコ−ダ−のミユーテイング回路
JPS634293Y2 (ja)
JPS634288Y2 (ja)
JPS634292Y2 (ja)
US4366513A (en) Tape recorder with noise blanking circuit
JPS6341625Y2 (ja)
JPS5941642Y2 (ja) 送受信切換信号発生回路
JPS5850490Y2 (ja) テ−プレコ−ダ−
JPS6017045Y2 (ja) テ−プレコ−ダ−のミユ−テイング回路
JPS6316029Y2 (ja)
JPS624893Y2 (ja)
JPS634290Y2 (ja)
JPH0413789Y2 (ja)
JPS634247Y2 (ja)
JP2512951Y2 (ja) ミュ―ティング回路
JPS6145620Y2 (ja)
JPS6312415Y2 (ja)
JPS604305Y2 (ja) ミユ−テイング回路
JPS634291Y2 (ja)
JPH024504Y2 (ja)