JPS6338122B2 - - Google Patents

Info

Publication number
JPS6338122B2
JPS6338122B2 JP56105235A JP10523581A JPS6338122B2 JP S6338122 B2 JPS6338122 B2 JP S6338122B2 JP 56105235 A JP56105235 A JP 56105235A JP 10523581 A JP10523581 A JP 10523581A JP S6338122 B2 JPS6338122 B2 JP S6338122B2
Authority
JP
Japan
Prior art keywords
circuit
amplifier
differential
noise reduction
input terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP56105235A
Other languages
English (en)
Other versions
JPS586613A (ja
Inventor
Nobuhiro Suzuki
Masaru Sasaki
Yasuo Kominami
Kazuo Watanabe
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP56105235A priority Critical patent/JPS586613A/ja
Publication of JPS586613A publication Critical patent/JPS586613A/ja
Publication of JPS6338122B2 publication Critical patent/JPS6338122B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G11/00Limiting amplitude; Limiting rate of change of amplitude ; Clipping in general
    • H03G11/08Limiting rate of change of amplitude

Landscapes

  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
  • Reduction Or Emphasis Of Bandwidth Of Signals (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Description

【発明の詳細な説明】 本発明は、テープデツキ用ノイズリダクシヨン
システムに関し、特に、かかるノイズリダクシヨ
ンシステムの圧縮及び伸張共用回路に関する。
磁気テープを用いてアナログ録音をするテープ
デツキにおいて、録再特性のダイナミレンジの拡
大をなすためにドルビーノイズリダクシヨンシス
テム等のノイズリダクシヨンシステムが広く用い
られている。
かかるノイズリダクシヨンシステムは、録音さ
るべき入力信号をあるレベルにまで圧縮してテー
プに録音しテープから得られる再生出力を伸張し
て元に戻す圧縮回路及び伸張回路を備えている。
この圧縮回路及び伸張回路は、ちようど互いに
逆特性になつており、ほとんどの部分が共用出来
るため、通常、単一の共用回路として構成され外
部からの指定により、圧縮回路としてあるいは伸
張回路して作用するようになつている。
かかる共用回路の従来例を第1図に示す。第1
図の回路においては、録音さるべき入力信号が入
力端子1に供給され、テープデツキから得られる
再生信号が入力端子2に供給されるように接続さ
れる。端子1を経た録音入力信号は第1DC増幅回
路(以下アンプ)3の一方の入力端子に供給さ
れ、端子2を経た再生入力信号は第2DCアンプ4
の一方の入力端子に供給される。第1及び第2DC
アンプ3,4の他方の入力端子と出力端子との間
には各々帰還抵抗R1,R2が接続され、該他方の
入力端子は共に抵抗R3,R4を介して基準電位Vr
に接続されている。第1及び第2DCアンプ3,4
の出力端子は、アナログ切替スイツチ5の2つの
入力端子5a,5bに接続されている。アナログ
切替スイツチは、録音(REC)指定制御信号又
は再生(PB)指定制御信号に応じて入力端子5
a又は5bを出力端子5cに選択的に接続する。
出力端子5cは特性可変回路6に接続されてい
る。特性可変回路6は録音制御指定制御信号又は
再生指定制御信号に応じて圧縮特性回路又は伸張
特性回路となる。特性可変回路6は、デツキ(図
示せず)に供給さるべきレベル圧縮された信号を
出力端子6aに出力し、スピーカ等を含む再生処
理回路(図示せず)に供給さるべきレベル伸張さ
れた信号を出力端子6bに出力する。
上記した如く構成された共用回路は録音又は再
生指定制御信号に応じて圧縮又は伸張作用をなす
のであるが、録音指定制御信号から再生指定制御
信号に切替わるとき、特性可変回路6から大なる
レベルのクリツクノイズが生ずる。これは、DC
アンプ3,4が直流増幅をなすアンプであり、内
部能動素子のオフセツト電圧のバラツキにより出
力直流電位が互いに大きく異なる故である。
本発明は、上記した如き従来例における問題点
を解決して、録音再生切替時においてもクリツク
ノイズが生じないノイズリダクシヨン共用回路を
提供することを目的とする。
本発明によるノイズリダクシヨン共用回路は、
録音指定制御信号によつて活性化される低利得の
第1差動アンプと再生指定制御信号によつて活性
化される低利得の第2差動アンプの出力信号を増
幅する高利得の第3のアンプとを備え、第3のア
ンプの出力信号のうちの交流成分のみを第1及び
第2差動アンプの入力端子に帰還する一方第1及
び第2差動アンプは交流アンプとして作用せしめ
るように構成された切替回路を含むことを特徴と
している。
以下、本発明の実施例を第2図によつて説明す
る。
第2図に示した本発明によるノイズリダクシヨ
ン共用回路において、入力端子11,12には録
音入力信号及び再生入力信号が各々供給される。
第1及び第2差動アンプ13,14は各々例えば
1対のトランジスタからなる低利得の差動アンプ
であり、差動アンプ13,14の一方の入力端子
は直流カツト用キヤパシタC1,C2を介して入力
端子11,12に接続されかつ抵抗R5,R6を介
して基準電位Vrに接続されている。また、差動
アンプ13,14の残りの端子は、抵抗R8、キ
ヤパシタC3の直列回路を介して接地されている。
更に、差動アンプ13,14は、録音指定制御信
号及び再生指定制御信号によつて活性化されるよ
うになつている。例えば、差動アンプ13,14
の差動対への定電流供給をオン・オフするように
構成することが出来る。差動アンプ13,14の
出力端子は、第3のアンプ15の入力端子に接続
されている。アンプ15は、例えば多段アンプで
あつて高利得を有する。アンプ15の出力端子
は、特性可変回路6の入力端子に接続されてお
り、特性可変回路6の機能及び出力端子6a,6
bの接続関係は従来例と同様である。アンプ15
の出力端子と差動アンプ13,14の共通接続入
力端子との間には帰還抵抗R7が接続され、抵抗
R7,R8及ぶキヤパシタC3によつて交流帰還回路
が形成されている。
上記した如く構成された本発明によるノイズリ
ダクシヨン共用回路において、録音指定と再生指
定とが切替わる場合、差動アンプ13,14の活
性状態が切替わるのであり、このとき、差動アン
プ13,14の直流レベルは同一アンプに構成す
ることで互いに基準電位Vrにほぼ等しくかつ低
利得であり直流的にはゲインが1であるから内部
能動素子のオフセツトの多少のバラツキがあつて
も出力電位の変動は極めて小さく、クリツクノイ
ズは発生しないのである。また、抵抗R8とキヤ
パシタC3とからなる接地回路は差動アンプ13,
14に対して共用されており、差動アンプ13,
14について各々必要とせず部品点数の削減に寄
与すると共にこのノイズリダクシヨン共用回路を
IC化したとき抵抗R8とキヤパシタC3との間にキ
ヤパシタ外付用のピンが1本必要となるだけであ
つて、ピン数削減にも寄与するのである。更に、
C1R5とC2R6の時定数をそろえることにより電源
投入時の不安定状態において録音再生切換を行な
つてもクリツクノイズは極めて小さくなるのであ
る。
【図面の簡単な説明】
第1図は従来例を示すブロツク図、第2図は本
発明の実施例を示すブロツク図である。 主要部分の符号の説明、11,12……入力端
子、13,14……差動アンプ、15……第3の
アンプ。

Claims (1)

  1. 【特許請求の範囲】 1 第1及び第2制御信号に各々応じて活性化さ
    れるように構成された低利得の第1及び第2差動
    増幅回路と、前記第1及び第2差動増幅回路の出
    力端子双方に接続された入力端子を有する高利得
    の第3増幅回路と、前記第3増幅回路の出力電圧
    の交流成分のみを前記第1及び第2差動増幅器
    各々の一方の端子に帰還する帰還回路と、前記第
    1及び第2差動増幅回路各々の他方の入力端子に
    交流入力信号を供給する交流入力回路と、前記第
    3増幅回路の出力信号を前記第1又は第2制御信
    号に応じて圧縮し又は伸張する作用をなす特性可
    変回路とからなることを特徴とするノイズリダク
    シヨン共用回路。 2 前記帰還回路は、前記第3増幅器の出力端子
    と一端において接続し前記第1及び第2差動増幅
    器の前記一方の入力端に他端において接続した抵
    抗回路と、前記抵抗回路の前記他端と基準電位点
    との間に接続された抵抗とキヤパシタとの直列回
    路とからなることを特徴とする特許請求の範囲第
    1項記載のノイズリダクシヨン共用回路。 3 前記直列回路のキヤパシタが前記基準電位点
    側に接続されていることを特徴とする特許請求の
    範囲第2項記載のノイズリダクシヨン共用回路。
JP56105235A 1981-07-06 1981-07-06 ノイズリダクシヨン共用回路 Granted JPS586613A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56105235A JPS586613A (ja) 1981-07-06 1981-07-06 ノイズリダクシヨン共用回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56105235A JPS586613A (ja) 1981-07-06 1981-07-06 ノイズリダクシヨン共用回路

Publications (2)

Publication Number Publication Date
JPS586613A JPS586613A (ja) 1983-01-14
JPS6338122B2 true JPS6338122B2 (ja) 1988-07-28

Family

ID=14401985

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56105235A Granted JPS586613A (ja) 1981-07-06 1981-07-06 ノイズリダクシヨン共用回路

Country Status (1)

Country Link
JP (1) JPS586613A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03100822U (ja) * 1990-01-30 1991-10-22

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6481402A (en) * 1987-09-22 1989-03-27 Canon Kk Signal processor
JP2831996B2 (ja) * 1987-09-22 1998-12-02 キヤノン株式会社 信号記録装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03100822U (ja) * 1990-01-30 1991-10-22

Also Published As

Publication number Publication date
JPS586613A (ja) 1983-01-14

Similar Documents

Publication Publication Date Title
US4256980A (en) Electronic switchover circuit
JPS58142611A (ja) 演算増幅器を含む増幅回路
US5942942A (en) Differential amplifier with double output stages
JPH0132566B2 (ja)
JPH0535929B2 (ja)
JPS6338122B2 (ja)
JP2861325B2 (ja) 所定の入力インピーダンス及び種々の相互コンダクタンスを有する電圧電流増幅回路
US4283683A (en) Audio bridge circuit
GB2032716A (en) Biasing networks for power and amplifiers
JPS6048605A (ja) ミュ−ティング回路
JP2548157B2 (ja) 利得制御回路
JP2709984B2 (ja) オーディオ増幅回路およびオーディオシステム
JPH0212740Y2 (ja)
JP3113147B2 (ja) フィルタ装置
JPH0223089B2 (ja)
JPS58197905A (ja) 利得切換え増幅回路
JP3157461B2 (ja) 平滑回路
JPS6339965B2 (ja)
JPS6316053B2 (ja)
JPH0528596Y2 (ja)
JP2547732B2 (ja) リミッタ回路
JPH0161247B2 (ja)
JPH0125040Y2 (ja)
JP3178016B2 (ja) 信号入力選択回路
JP2534791B2 (ja) 磁気ヘッド用増幅回路