JPS63299519A - 圧縮伸長処理装置 - Google Patents

圧縮伸長処理装置

Info

Publication number
JPS63299519A
JPS63299519A JP13379987A JP13379987A JPS63299519A JP S63299519 A JPS63299519 A JP S63299519A JP 13379987 A JP13379987 A JP 13379987A JP 13379987 A JP13379987 A JP 13379987A JP S63299519 A JPS63299519 A JP S63299519A
Authority
JP
Japan
Prior art keywords
data
input
selector
control
processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP13379987A
Other languages
English (en)
Inventor
Fumitaka Sato
文孝 佐藤
Shigenori Miyagawa
重徳 宮川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Toshiba Computer Engineering Corp
Original Assignee
Toshiba Corp
Toshiba Computer Engineering Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Toshiba Computer Engineering Corp filed Critical Toshiba Corp
Priority to JP13379987A priority Critical patent/JPS63299519A/ja
Publication of JPS63299519A publication Critical patent/JPS63299519A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の目的〕 (産業上の利用分野) 本発明は、処理データと一部同じパスを利用してセット
アツプデータを高速に設定することができる圧縮伸長処
理装置に関する。
(従来の技術) 複数の従来の圧縮伸長処理装置をカスケード接続してバ
イシライン型のイメージデータ処理装置を構成したとき
、後段の圧縮伸長処理装置のパラメータをセットアツプ
データによシ設定するためには以下に示される2通シの
方法があった。
(a)  第2図体)に示されるよう忙、外部回路を用
いて後段の圧縮伸長処理装置にパラメータを設定する方
法、この方法では、外部回路を新たに設ける必要がある
いいう欠点がある。
(b)  第2図(b)に示されるように、同期式の圧
縮伸長処理部を用いて後段の圧縮伸長処理装置のパラメ
ータを設定する方法。この方法では、第2図(clK示
されるように、複数のクロックを入力しないとセットア
ツプデータを転送することができず。
転送に時間が掛かるという欠点がある。
(発明が解決しようとする問題点) 本発明は上記事情に鑑みてなされたもので、その目的は
、処理データと一部同じパスを利用してセットアツプデ
ータを高速に転送することができる圧縮伸長処理装置を
提供することである。
〔発明の構成〕
(問題を解決するための手段とその作用)本発明の圧縮
伸長処理装置は、処理手段と、入力バッファ手段と、選
択手段と、出力バッファ手段と、および制御手段とを具
備する。
前記入力パツファ手段は、前記制御手段から入力される
第2の制御データに従って、入力される処理前データを
順次前記処理手段に出力し、あるいは入力されるセット
アツプデータを直ちに前記選択手段に出力する。前記処
理手段は、前記制御手段から入力される第1の制御デー
タに従って、入力される処理前データをパイプライン的
に処理し、処理後データを順次出力する。前記選択手段
は、前記制御手段から入力される第3の制御データに従
りて、前記処理手段からの処理後データと前記入力パツ
ファ手段からのセットアツプデータのうちの1つを出力
データとして選択的に出力する。前記出力バッファ手段
は、前記制御手段からの第4の制御データに従って、前
記選択手段からの出力データを直ち延出力する。前記制
御手段は、それに宛てたセットアツプデータを受信する
(実施例) 以下に添付図面を参照して、本発明による圧縮伸長処理
装置について説明する。
最初に第1図(a)と(b)を参照して、本発明による
圧縮伸長処理装置の構成について説明する。
圧縮伸長処理装置は、システムパス28とデータを交換
する入出力部5ノと52と、コードデータバッファ20
と、圧縮伸長処理制御部4と、圧縮伸長処理部2と1時
分割セレクタ60と、イメージバッファ22と、イメー
ジパス29とデータを交換する入出力部69から72と
、参照ラインバッファメモリ6と、セレクタ59とおよ
び補助的なセレクタ57と58とから構成される。
コードバッファ20は、レジスタ53と、セレクタ54
と、レジスタ55と、およびセレクタ56とから構成さ
れる。レジスタ53は、制御信号CBCK1に従って、
ドライバ51を介してデータを入力してラッチする。ラ
ッチされたデータはセレクタ54忙出力される。セレク
タ54FCは時分割セレクタ60からのデータも供給さ
れていて、制御信号DMA−C0DVC従って選択され
る。
選択されたデータは、圧縮伸長処理部2とセレクタ59
に供給される。レジスタ55は、時分割セレクタ60か
らのデータをラッチし、セレクタ561/C出力する。
セレクタ56には、セレクタ58を介してのステータス
データ/制御データが制御部4から供給されている。セ
レクタ56は。
制御信号IOR,CBRに従って選択されたデータをド
ライバ52に出力する。圧縮伸長処理部2からの処理デ
ータと、セレクタ54からのデータがセレクタ59に入
力される。セレクタ59では制御信号TESTINに従
りて選択された入力データが出力される。
イメージバッファ22は、レジスタ6ノと、セレクタ6
2.63と、レジスタ群64.66と、レジスタ65.
61と、およびセレクタ68とから構成される。セレク
タ59からのデータはレジスタ61にラッチされる。セ
レクタ62は、ドライバ71を介して入力されるデータ
とレジスタ61からのデータのうち1つを選択してレジ
スタ群64に出力する。セレクタ63は、ドライバ72
を介して入力されるデータとレジスタ61からのデータ
とを選択してレジスタ群66に出力する。レジスタ64
と66は、制御信号に従ってデータをンフトし、それぞ
れレジスタ65と67に出力される。レジスタ群66の
データは制御信号に従ってレジスタ群64に移送される
ことができる。レジスタ65はレジスタ群64からのデ
ータをラッチし、レジスタ61はレジスタ群66からの
データをラッチする。また、レジスタ群64と66から
のデータはまた時分割セレクタ60に供給される。ドラ
イバ71からのデータはまた、時分割セレクタ60にも
供給されている。セレクタ58からのステータステータ
/制御データと、セレクタ59からのデータと、および
レジスタ65からのデータのうち1つが制御信号DMA
・IORに従ってセレクタ68で選択されドライバ69
に出力される。レジスタ61のデータはまたドライバ7
0に供給されている。
次に、本発明による圧縮伸長処理装置の動作を説明する
外部のCPU(図示せず)から、同期転送モードである
パイグラインモードと、非同期転送モードであるDMA
モードのいずれかを指定するデータと、圧縮処理を実行
するのか伸長処理を実行するのかを示すデータを含むセ
ットアツプコントロールデータがシステムパス28に出
力される。その、セットアツプコントロールデータは、
ドライバ51とセレクタ51を介して宛て先としての制
御部4IC入力される。これによシ、制御部4は圧縮伸
長処理装置内の各部に制御信号を出力する。その後、入
力される2値データの処理が行われる。
また、ステータスデータが、セレクタ56を介して出力
される。
圧縮伸長処理装置がカスケード接続されるときは、ドラ
イバ52.69は点線で示されるようにされている。こ
のときドライバ51と52は、それぞれドライバ69と
71に接続されている。
今システムパス28を介して2段目の圧縮伸長処理装置
に宛ててセットアツプデータが出力されたとする。1段
目の制御部4は、レジスタ53がスルーになるように制
御信号Cl5CKlをレジスタ63に出力する。セレク
タ54は制御信号DMA 、CODに従ってレジスタ5
3からのデータを選択する。また、セレクタ59に、は
、セレクタ59からのデータを選択するように制御信号
TBSTINが出力される。また、セレクタ6BFCは
制御信号DMA−lORが出力され、セレクタ59から
のデータが選択される。従って、ドライバ51に入力さ
れたセットアツプデータは直ちにドライバ69から出力
される。
最初に、同期転送モードでの伸長処理について説明する
システムパス28からドライバ51を介してコードデー
タが、コードバッファ20に入力される。
コードバッファ20内のレジスタ53は制御部4からの
制御信号CBCKIに従って入力されたコードデータを
ラッチする。ラッチされたコードデータは処理ステップ
につれて、セレクタ54を介して圧縮伸長処理部2に入
力される。セレクタ54は、同期モードでは、制御信号
DMA−CMDに従ってレジスタ53からのデータを選
択するように制御されている。圧縮伸長処理部2に入力
されたコードデータは制御部4からの制御データに従っ
て参照ラインバッファメモリ6の参照ラインデータを参
照して伸長処理され、イメージデータ@DTRO7−o
oとして出力される。イメージデータ@DTRO7−0
0は、制御信号TBSTINで制御されるセレクタ59
を介してイメージデータDTRO7−00としてイメー
ジバッファ221C入力される。
イメージデータDTRO7−00は、制御信号DMA・
IOHによって制御されるセレクタ68によシ選択され
る。選択されたイメージデータは、ドライバ69を介し
てイメージバス29上に出力される。同期モードの圧縮
処理は、同期モードの伸長処理と同様である。
次忙、DMAモードの伸長処理について説明する。
システムパス28からドライバ51を介してコードデー
タが、コードバッファ20に入力される。
コードバッファ20内のレジスタ53は制御信号CBC
KIに従って入力されたコードデータをラッチする。ラ
ッチされたコードデータは処理ステップにつれてセレク
タ54を介して圧縮伸長処理部2I/c入力される。セ
レクタ54は、DMA%−ドの伸長処理でも、制御信号
DMA−C0DK従ってレジスタ53からのデータを選
択するように制御されている。圧縮伸長処理部2に入力
されたコードデータは制御部4からの制御データに従っ
て伸長処理され、イメージデータ@DTRO7−〇〇と
して出力される。イメージデータ@DTR07−00は
、制御信号TE8TINによって制御されるセレクタ5
9を介してイメージデータDTRO7−00としてイメ
ージバッファ22Fc入力される。
イメージデータDTRO7−00は、イメージバッファ
22内のレジスタ61にラッチされる。
このとき、イメージパス29が1バイトでアクセスされ
ているときは、イメージデータはセレクタ62、レジス
タ64、およびレジスタ65を介してセレクタ68に出
力される。制御信号DMA・IORに従うてセレクタ6
8で選択されたイメージデータは、ドライバ69を介し
てイメージパス29上に出力される。また、イメージパ
ス29が2バイト(16ピツト)でアクセスされている
ときは、イメージデータは、セレクタ63、レジスタ6
6FCラツチされる。つぎのイメージデータはセレクタ
62を介してレジスタ64にラッチされる。レジスタ6
4と66にラッチされたイメージデータは、制御信号I
CKIB、ICK2 、ICK3 、ICK4 、IC
KIAに従ってシフトされ、レジスタ65と67にラッ
チされる。レジスタ65からのイメージデータはセレク
タ68とドライバ69を介して、またレジスタ67から
のイメージデータはドライバ70を介して、イメージパ
ス29に出力される。
次KDMAモードの圧縮処理について説明する。
イメージパス29が8ビツトでアクセスされているとき
は、イメージデータはドライバ22、セレクタ62を介
してレジスタ64にラッチされる。
ラッチされたイメージデータはシフトされ、時分割セレ
クタ60に出力される。
イメージパス29が16ビツトでアクセスされていると
きは、イメージデータはドライバ71と72、セレクタ
62と63を介してそれぞれレジスタ64と66にラッ
チされる。ラッチされたイメージデータはシフトされ、
それぞれ時分割セレクタ60に出力される。
時分割セレクタ60によって選択されたイメージデータ
はコードバッファ20内のセレクタ54を介して圧縮伸
長処理部2に加えられる。圧縮伸長処理部2で圧縮処理
されたコードデータはセレクタ59を介して再び時分割
セレクタ6oに供給される。処理されたコードデータは
コードバッファ20内のレジスタ55とセレクタ56、
およびトライバ52を介してシステムバス28に出力す
れる。従って、セレクタ60からレジスタ55とセレク
タ54につながるパスラインは時分割で使用される。
〔発明の効果〕
本発明によれば、一般のマイコンI10と同様にして、
圧縮伸長処理装置にセットアツプデータを設定し、tた
ステータスを読出すことができる。また、そのために、
専用のデータバスを設ける必要がなく、それによシ、L
SI検査回路を容易に設けることができる。
【図面の簡単な説明】
第1図(a)と(b)は、本発明による圧縮伸長処理装
置の詳細を示すブロックダイアグラムであり、第2図(
a)と(blは従来例を示し、第2図(C)は、第2図
(bl&C示される従来例の動作を説明するための図で
ある。 2・・・圧縮伸長処理部、6・・・参照ラインバッファ
メモリ、4・・・制御部、20・・・コードバッファ、
22・・・イメージバッファ、59・・・セレクタ。

Claims (1)

  1. 【特許請求の範囲】 入力される第1の制御データに従って、入力される処理
    前データをパイプライン的に処理し、処理後データを順
    次出力するための処理手段と、入力される第2の制御デ
    ータに従って、入力される処理前データを順次前記処理
    手段に出力し、あるいは入力されるセットアップデータ
    を直ちに出力するための入力バッファ手段と、 入力される第3の制御データに従って、前記処理手段か
    らの処理後データと前記入力バッファ手段からのセット
    アップデータのうちの1つを出力データとして選択的に
    出力するための選択手段と、および、 入力される第4の制御データに従って、前記選択手段か
    らの出力データを直ちに出力するための出力バッファ手
    段と、 それに宛てたセットアップデータを受信し、他の圧縮伸
    長処理装置に宛てたセットアップデータを通すために、
    前記入力バッファ手段に第2の制御データを、前記選択
    手段に第3の制御データを、および前記出力バッファ手
    段に第4の制御データを出力し、前記処理手段に第1の
    制御データを出力するための制御手段と、 を具備することを特徴とする圧縮伸長処理装置。
JP13379987A 1987-05-29 1987-05-29 圧縮伸長処理装置 Pending JPS63299519A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13379987A JPS63299519A (ja) 1987-05-29 1987-05-29 圧縮伸長処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13379987A JPS63299519A (ja) 1987-05-29 1987-05-29 圧縮伸長処理装置

Publications (1)

Publication Number Publication Date
JPS63299519A true JPS63299519A (ja) 1988-12-07

Family

ID=15113298

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13379987A Pending JPS63299519A (ja) 1987-05-29 1987-05-29 圧縮伸長処理装置

Country Status (1)

Country Link
JP (1) JPS63299519A (ja)

Similar Documents

Publication Publication Date Title
JPS63299519A (ja) 圧縮伸長処理装置
JPH02226419A (ja) データ配列変換制御方式
US6510480B1 (en) Data transfer circuit and data processing method using data transfer circuit for handling interruption processing
JPS5952331A (ja) 機器アドレス設定装置
JP4134371B2 (ja) 入出力バスブリッジ装置
JPS6116357A (ja) デ−タ転送装置
JP2721458B2 (ja) チャネル装置およびそのフレーム送受信方法
JPH0267665A (ja) インタフェイス回路
JPS61223964A (ja) デ−タ転送装置
JPH09319863A (ja) 画像処理装置における設定データ変更装置
JPH10301895A (ja) バス拡張装置
JPH0359475A (ja) スキャンイン・アウト方式
JPH01137778A (ja) 符号化/復号化装置
JPS59123957A (ja) デジタル信号演算装置
JPH09269890A (ja) エンディアン変換方式
JPS6261976B2 (ja)
JPH05274111A (ja) データ処理タイミング制御方式
JPH07141288A (ja) Dma転送方式
JPH0659968A (ja) ビット・バイト変換回路
JPS62212839A (ja) 命令バツフアレジスタ整列制御回路
JPH0342721A (ja) 情報処理装置
JPH10269137A (ja) メモリ・システム及びデータ処理システム
JPH03262061A (ja) データ入力処理方式
JPH04242466A (ja) バースト転送方法及び同方法による半導体装置のインタフェース
JPS6217776B2 (ja)