JPS63252270A - 導通表示装置 - Google Patents

導通表示装置

Info

Publication number
JPS63252270A
JPS63252270A JP62087833A JP8783387A JPS63252270A JP S63252270 A JPS63252270 A JP S63252270A JP 62087833 A JP62087833 A JP 62087833A JP 8783387 A JP8783387 A JP 8783387A JP S63252270 A JPS63252270 A JP S63252270A
Authority
JP
Japan
Prior art keywords
display device
terminal
external
terminals
continuity
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62087833A
Other languages
English (en)
Inventor
Kei Tokunaga
徳永 系
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC IC Microcomputer Systems Co Ltd
Original Assignee
NEC IC Microcomputer Systems Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC IC Microcomputer Systems Co Ltd filed Critical NEC IC Microcomputer Systems Co Ltd
Priority to JP62087833A priority Critical patent/JPS63252270A/ja
Publication of JPS63252270A publication Critical patent/JPS63252270A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は導通表示装置、特に例えばICボート等の配線
の検査用に使われる導通表示装置に関する。
〔従来の技術〕
従来、この種の導通表示装置としてはテスターが使用さ
れていた。テスターによる配線の検査方法は、2端子間
の抵抗値を計測し、抵抗値が0であれば配線有りとし、
抵抗値が無限大であれば配線無しとするものである。
〔発明が解決しようとする問題点〕
上記した従来の導通表示装置は1回の試行につき2端子
間の配線が検査される。従って端子の数をnとすれば、
全ての端子間の配線の検査にはn(n−1)72回の試
行が必要である。通常、1枚のICボードには数十個〜
数百個のICが使用されるので、端子の数は数百〜数千
もあり、n・(n−1)72回の試行は大変な労力を必
要とするという欠点があった。
本発明の目的は、上記の欠点を解決し、少ない試行回数
と少ない労力による全ての端子間の配線の検査のできる
導通表示装置を提供することにある。
〔問題点を解決するための手段〕
本発明の導通表示装置は、複数の外部接続端子と、前記
の外部接続端子のそれぞれと共通の端子との間の電位差
を表示する表示器とを有している。
〔実施例〕
次に、本発明について図を参照して説明する。
第1図は本発明の一実施例の導通表示装置を示す見取シ
図であシ、第2図は第1図の回路図である。第1121
において、1は外部端子としてのDIP型I型入Cパッ
ケージ子、2は前記の外部端子のそれぞれと共通の端子
、3は1と2との間の電位差を表示する表示器としての
電球である。との導通表示装置をICボード上へICの
かわりに装着し、各々の共通端子を導通させておき、配
線を確認しようとする外部端子と共通端子との間に電位
差を与えれば、確認しようとする端子と導通のある全て
の外部端子の電球が光り、導通のない外部端子の電球は
全て光らない。このことにより確認しようとする外部端
子と他の全ての外部端子との配線が1度の試行で確認で
きる。従ってICボード上の端子の数がnとすれば、全
ての端子間の配線の検査にはn回の試行が必要であるが
、一度接続が確認された端子は再度の確認は必要ないの
で、試行回数はn回以下でよいことになる。
本発明によれば端子数nの全ての端子間の配線の検査に
必要な試行回数はn回以下であり、これは従来のn・(
n−1)72回と比較して非常に少ない。
以上の説明においては例として外部端子にDIP型I型
入Cパッケージ示器に電球を使用するものとしたが、こ
れに限られることはなく外部端子にフラットケーブル用
コネクタでも、ワニグチ・クリップでも、又、表示器に
液晶表示でも、LEDでも、同様の効果が得られ、本発
明の目的を達成することができる。
〔発明の効果〕
以上の説明で明らかな如く、本発明の4通表示装置によ
れば少ない試行回数と少ない労力による全ての端子間の
検査ができる効果がある。
【図面の簡単な説明】
第1図は本発明の見取シ図、第2図は第1図の回路図で
ある。 1.4・・・・・・外部端子、2,5・・・・・・共通
端子、3゜6・・・・・・表示器。 代理人 弁理士  内 原   晋 、t= ’9−(
’第27

Claims (1)

    【特許請求の範囲】
  1.  複数の外部端子と、前記の外部端子のそれぞれと共通
    の端子との間の電位差を表示する表示器とを有すること
    を特徴とする導通表示装置。
JP62087833A 1987-04-08 1987-04-08 導通表示装置 Pending JPS63252270A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62087833A JPS63252270A (ja) 1987-04-08 1987-04-08 導通表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62087833A JPS63252270A (ja) 1987-04-08 1987-04-08 導通表示装置

Publications (1)

Publication Number Publication Date
JPS63252270A true JPS63252270A (ja) 1988-10-19

Family

ID=13925935

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62087833A Pending JPS63252270A (ja) 1987-04-08 1987-04-08 導通表示装置

Country Status (1)

Country Link
JP (1) JPS63252270A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8766962B2 (en) 2008-09-02 2014-07-01 E Ink Holdings Inc. Bistable display device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8766962B2 (en) 2008-09-02 2014-07-01 E Ink Holdings Inc. Bistable display device

Similar Documents

Publication Publication Date Title
US7208967B2 (en) Socket connection test modules and methods of using the same
US3728616A (en) Continuity testing apparatus utilizing a plurality of paired resistors
US3617879A (en) Apparatus for automatically indicating whether or not a test joint in a circuit is above or below a predetermined reference potential
JPS63252270A (ja) 導通表示装置
JPS62269075A (ja) プリント基板検査装置
JPS6119142A (ja) 半導体装置の試験装置
KR0179093B1 (ko) 테스트 어댑터 보드 체크기
JPH03120484A (ja) 集積回路検査装置
KR101284243B1 (ko) 미실장 인쇄회로기판 검사장치의 크로스 셰어 그리드
JPS5830674A (ja) 布線試験器装置
JPH11202016A (ja) 回路基板の検査方法及び装置
JPS63168579A (ja) 電子回路の試験方法
JPH03200075A (ja) 導通状態試験装置
CN111999626A (zh) 可配置的半导体器件i-v特性测试装置及其测试方法
JP2591453B2 (ja) バーンインボード検査装置およびバーンインボード検査方法
JPS59145546A (ja) 半導体装置の検査装置
JPS6329273A (ja) バ−ンイン基板
JPS61105474A (ja) 半導体装置試験用ボ−ドの検査装置
JPH03244142A (ja) 半導体デバイスの検査方法
JPH05315416A (ja) 論理検査端子付きlsi
JPH05264633A (ja) 試験ボード配線導通試験回路
JPS63307764A (ja) Icソケツト
JP2002357628A (ja) 金属ベース回路基板の検査方法
JPS61102565A (ja) フラツトケ−ブルテスタ
JPH03220462A (ja) 参照電圧設定回路