JPS63238675A - 画像重ね表示装置 - Google Patents
画像重ね表示装置Info
- Publication number
- JPS63238675A JPS63238675A JP7226787A JP7226787A JPS63238675A JP S63238675 A JPS63238675 A JP S63238675A JP 7226787 A JP7226787 A JP 7226787A JP 7226787 A JP7226787 A JP 7226787A JP S63238675 A JPS63238675 A JP S63238675A
- Authority
- JP
- Japan
- Prior art keywords
- memory
- contents
- image
- bpm
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015654 memory Effects 0.000 claims abstract description 38
- 238000000034 method Methods 0.000 claims description 3
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 2
- 210000004556 brain Anatomy 0.000 claims 2
- 238000010586 diagram Methods 0.000 description 5
- 102100030551 Protein MEMO1 Human genes 0.000 description 2
- 101710176845 Protein MEMO1 Proteins 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
Landscapes
- Image Processing (AREA)
- Image Generation (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
この発明は、多値画像データと二値画像データの重ね表
示を行う画像重ね表示装置に関するものである。
示を行う画像重ね表示装置に関するものである。
第3図は従来のこの種の画像重ね表示装置の構成図であ
る。
る。
第3図において、(l)は多値データを記憶しておく画
像メモIJ、+2)は画像メモ1月1)内の画像データ
に重ね表示を行う2値データを記憶しておくビットブレ
ーンメモリ(以下BPMと略す)l(4)は画像メモ1
月1)の出力とBPM121の出力の論理和をとって出
力するオアゲート(5)はオアゲート(4)の出力した
ディジタル信号をアナログ1g号に変換するディジタル
/アナログ変換部(以下D/Ai候部と略す)、(6)
はD / A変換部(5)でアナログ化された画像デー
タを表示するディスプレイ、(7)は画像メモリ+11
. B P M (21の制御タイミング信号を作成
する制御タイミング信号作成部、(8)は画像メモ+7
(1)内の画像データの処理、解析などを行うプロセ
ッサ、(9)は人が画像データの処理、解析などの命令
をプロセッサ(8)に与えるための操作部、αOは画像
データの入出力機器や他のコンピュータなどと接続する
ための外部インク7エースである。
像メモIJ、+2)は画像メモ1月1)内の画像データ
に重ね表示を行う2値データを記憶しておくビットブレ
ーンメモリ(以下BPMと略す)l(4)は画像メモ1
月1)の出力とBPM121の出力の論理和をとって出
力するオアゲート(5)はオアゲート(4)の出力した
ディジタル信号をアナログ1g号に変換するディジタル
/アナログ変換部(以下D/Ai候部と略す)、(6)
はD / A変換部(5)でアナログ化された画像デー
タを表示するディスプレイ、(7)は画像メモリ+11
. B P M (21の制御タイミング信号を作成
する制御タイミング信号作成部、(8)は画像メモ+7
(1)内の画像データの処理、解析などを行うプロセ
ッサ、(9)は人が画像データの処理、解析などの命令
をプロセッサ(8)に与えるための操作部、αOは画像
データの入出力機器や他のコンピュータなどと接続する
ための外部インク7エースである。
従来の装置は以上のように構成されており。
画像メモリ(1)の内容にB P M (2)の内容を
重ね表示する場合には、2つの出力の論理和をとって出
力していた。このため1画像メモリ(1)内の画像デー
タが白(全てのビットが1)の場合でもB P M (
2)の出力が1 (ON)のところは白としてD /
A変換部(5)に送られそのままディスプレイ(6)に
表示されるため人はB P M (2)と画像メモリ(
1)の内容が重ね表示されていても見ることができない
などの問題点がめった。
重ね表示する場合には、2つの出力の論理和をとって出
力していた。このため1画像メモリ(1)内の画像デー
タが白(全てのビットが1)の場合でもB P M (
2)の出力が1 (ON)のところは白としてD /
A変換部(5)に送られそのままディスプレイ(6)に
表示されるため人はB P M (2)と画像メモリ(
1)の内容が重ね表示されていても見ることができない
などの問題点がめった。
この発明は係る問題点を解決するためになされたもので
、 B P M (2)の内容が1の場合には。
、 B P M (2)の内容が1の場合には。
画像メモ1月1)の内容がどうであれ重ね表示したとき
はディスプレイ(6)上で確認できるような画像重ね表
示装置を碍ることを目的としている。
はディスプレイ(6)上で確認できるような画像重ね表
示装置を碍ることを目的としている。
この発明にかかる画像重ね表示装置は1画像メモリの内
容に応じてBPMが1のとき及びOのときにそれぞれ出
力すべき値を記憶しておくルックアップテーブルメモリ
を備えたもので・ある〔作用〕 この発明においては9画像メモリの内容とBPMの内容
を重ね表示する際、ルックアップテーブルメモリは画像
メモリの出力とBPMの出力をアドレスとしてとり込む
。該当のアドレスには画像データの内容とは異なる。デ
ィスプレイ上で人が判別できるような値が記憶されてお
り出力畑れる。このためBPMの内容はどんな場合にも
ディスプレイ上で確認することが可能である。
容に応じてBPMが1のとき及びOのときにそれぞれ出
力すべき値を記憶しておくルックアップテーブルメモリ
を備えたもので・ある〔作用〕 この発明においては9画像メモリの内容とBPMの内容
を重ね表示する際、ルックアップテーブルメモリは画像
メモリの出力とBPMの出力をアドレスとしてとり込む
。該当のアドレスには画像データの内容とは異なる。デ
ィスプレイ上で人が判別できるような値が記憶されてお
り出力畑れる。このためBPMの内容はどんな場合にも
ディスプレイ上で確認することが可能である。
第1図に本発明の一実施例の構成図を示す。
第1図において、 11+、 (31〜00は第2図の
同一符号と同一あるいは相当のものである。
同一符号と同一あるいは相当のものである。
(3)は入力されたアドレスに対して、出力する値を人
が設定して記憶させておくことができる。例えばランダ
ム・アクセス・メモリのような働きを持つ、ルックアッ
プテーブルメモリである。
が設定して記憶させておくことができる。例えばランダ
ム・アクセス・メモリのような働きを持つ、ルックアッ
プテーブルメモリである。
第2図に、第1図に示す構成の画像重ね表示装置のひと
つの例として、1画素が8 bitで表わされるような
画像データに1画素1bitで表わされるBPMの内容
を重ね表示する装置のデータ設定のひとつのパターンを
示す。
つの例として、1画素が8 bitで表わされるような
画像データに1画素1bitで表わされるBPMの内容
を重ね表示する装置のデータ設定のひとつのパターンを
示す。
第2図において(3)は第1図の同一符号と同一のもの
、 (lla)はBPMT23の内容が0((JFF
)の場合に対応してルックアップテーブルメモリ(3)
に記憶されているデータ1 、 (nb)はB P
M(21の内容が1 (ON)D場合に対応してルック
アップテーブルメモリ(3)に記憶されているデータ2
、 (12a)は各アドレスに対応したデータ1(1
1a)の内容を示すグラフ、 (xzb)は各アドレス
に対応したデータ2 (ttb)の内容を示すグラフで
ある第1図に示す構成の画像重ね表示装置に画像を重ね
表示させる場合1人はまずルックアップテーブルメモリ
(3)に記憶させる値を設定する。
、 (lla)はBPMT23の内容が0((JFF
)の場合に対応してルックアップテーブルメモリ(3)
に記憶されているデータ1 、 (nb)はB P
M(21の内容が1 (ON)D場合に対応してルック
アップテーブルメモリ(3)に記憶されているデータ2
、 (12a)は各アドレスに対応したデータ1(1
1a)の内容を示すグラフ、 (xzb)は各アドレス
に対応したデータ2 (ttb)の内容を示すグラフで
ある第1図に示す構成の画像重ね表示装置に画像を重ね
表示させる場合1人はまずルックアップテーブルメモリ
(3)に記憶させる値を設定する。
第3図に示す例の場合には、 BPM(23の内容1b
itを最上位ビット、画像メモリ(1)の内容8bit
をその下位ビットとする9ビツトのデータをアドレスと
して入力する。B P M(2)の内容が0(OFF)
の場合には最上位ビットが0となるため画像メモ1月1
)の内容がそのままアドレスとして入力され、グラフ(
12a)に従って、入力データと同じ内容が出力される
。B P M(21の内容が1(ON)の場合には、最
上位ビットが1となるため1画像メモ1月1)の内容に
256を足した値がアドレスとして入力される。この場
合は、 BPM12)の内容が1(ON)であること
をディスプレイ(6)上で人が確認できるようにするた
めに、グラフ(i3a)で示すように1画像メモリ(1
)の内容が0(黒)に近い場合、すなわちルックアップ
テーブルメモ1月3)に入力されるアドレスが256に
近い場合は255(白)を出力する。B P Mg2>
の内容が1(ON)でかつ画像メモリの内容が255(
白)に近い場合は、0(黒)を出力する。
itを最上位ビット、画像メモリ(1)の内容8bit
をその下位ビットとする9ビツトのデータをアドレスと
して入力する。B P M(2)の内容が0(OFF)
の場合には最上位ビットが0となるため画像メモ1月1
)の内容がそのままアドレスとして入力され、グラフ(
12a)に従って、入力データと同じ内容が出力される
。B P M(21の内容が1(ON)の場合には、最
上位ビットが1となるため1画像メモ1月1)の内容に
256を足した値がアドレスとして入力される。この場
合は、 BPM12)の内容が1(ON)であること
をディスプレイ(6)上で人が確認できるようにするた
めに、グラフ(i3a)で示すように1画像メモリ(1
)の内容が0(黒)に近い場合、すなわちルックアップ
テーブルメモ1月3)に入力されるアドレスが256に
近い場合は255(白)を出力する。B P Mg2>
の内容が1(ON)でかつ画像メモリの内容が255(
白)に近い場合は、0(黒)を出力する。
このような設定を行うことで画像メモリ(1)の内容に
かかわらずBPM(2)の内容を重ね表示した場合にデ
ィスプレイ(6)上で確認することが可能となる。
かかわらずBPM(2)の内容を重ね表示した場合にデ
ィスプレイ(6)上で確認することが可能となる。
以上述べたように、この発明によれば1画像データがど
のようなものであってもBPMの内容を重ね表示した場
合はディスプレイ上で人が目視により確認することが可
能となる。
のようなものであってもBPMの内容を重ね表示した場
合はディスプレイ上で人が目視により確認することが可
能となる。
更に画像データの内容及びBPM の内容に応じて、デ
ィスプレイに表示される出力データを人が設定すること
ができることにより、BPMの内容を全く確認できない
ようにすることや1画像データの内容が特定な値のとき
だけBPM の内容を人が目視で確認できるようにする
ことなどが容易に行える。
ィスプレイに表示される出力データを人が設定すること
ができることにより、BPMの内容を全く確認できない
ようにすることや1画像データの内容が特定な値のとき
だけBPM の内容を人が目視で確認できるようにする
ことなどが容易に行える。
このため画像データの処理、解析を行う際のBPMの有
効活用を図ることができる。
効活用を図ることができる。
第1図はこの発明の一実施例の構成図、第2図はこの発
明の要素である。ルックアップテーブルメモリの内容を
示す図、第3図は従来の画像重ね表示装置の構成図であ
る。 図において(11は画像メモリ、(2)はビットブレー
ンメモリ、(3)はルックアップテーブルメモリ、 <
4)f−1,オアゲート、(5)はディジタル/アナロ
グ変換部、(6)はディスプレイ、(7)は制御タイミ
ング信号作成部、(8)はプロセッサ、(9)は操作部
。 GOは外部インタフェース、■はデータ、@はグラフを
示す。 なお図中同一符号は同−又は相当部分を示す第1rM 第 2 図
明の要素である。ルックアップテーブルメモリの内容を
示す図、第3図は従来の画像重ね表示装置の構成図であ
る。 図において(11は画像メモリ、(2)はビットブレー
ンメモリ、(3)はルックアップテーブルメモリ、 <
4)f−1,オアゲート、(5)はディジタル/アナロ
グ変換部、(6)はディスプレイ、(7)は制御タイミ
ング信号作成部、(8)はプロセッサ、(9)は操作部
。 GOは外部インタフェース、■はデータ、@はグラフを
示す。 なお図中同一符号は同−又は相当部分を示す第1rM 第 2 図
Claims (1)
- 多値画像を記憶しておく画像メモリと、画像を重ね表示
するためのメモリであるビットブレーンメモリと、ディ
ジタル信号である画像データを、アナログ信号に変換す
るディジタル/アナログ変換器と、ディスプレイと、上
記各機器の制御タイミング信号を作成する制御タイミン
グ信号作成部と、上記画像メモリに記憶された画像デー
タの処理、解析などを行うプロセッサと、このプロセッ
サに人が画像データの処理、解析などの指令を与えるた
めの操作部と、入出力機器やコンピュータ等と接続する
ための外部インタフェースを備えた画像重ね表示装置に
おいて、前記画像メモリの出力と上記ビットブレーンメ
モリの出力をアドレスとして受け取り、この2つのメモ
リの内容を重ね表示した結果を出力するとともに、上記
画像メモリの内容に応じて、上記ビットブレーンメモリ
の内容を重ね表示した結果のデータを可変できるルック
アップテーブルを設けたことを特徴とする画像重ね表示
装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7226787A JPS63238675A (ja) | 1987-03-26 | 1987-03-26 | 画像重ね表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7226787A JPS63238675A (ja) | 1987-03-26 | 1987-03-26 | 画像重ね表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63238675A true JPS63238675A (ja) | 1988-10-04 |
Family
ID=13484337
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7226787A Pending JPS63238675A (ja) | 1987-03-26 | 1987-03-26 | 画像重ね表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63238675A (ja) |
-
1987
- 1987-03-26 JP JP7226787A patent/JPS63238675A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS61107392A (ja) | 画像処理システム | |
JPS63238675A (ja) | 画像重ね表示装置 | |
JP2508544B2 (ja) | グラフィックディスプレイ装置 | |
JPS63146094A (ja) | 表示制御回路 | |
JPS61133983A (ja) | 画像表示装置 | |
JP2582743B2 (ja) | 画像処理装置 | |
KR100408363B1 (ko) | 전자공책 | |
JPS6292070A (ja) | 画像デ−タの記憶方式 | |
JPS6331384A (ja) | 静止画伝送装置 | |
EP0185328B1 (en) | Display control system | |
JPH0224783A (ja) | 画像表示装置 | |
JPS6193494A (ja) | 表示色制御装置 | |
JPS60133496A (ja) | 画像処理装置 | |
JPH01216667A (ja) | ハンディタイプイメージスキャナ | |
JPH02135392A (ja) | 画像処理装置 | |
JPS60222894A (ja) | 表示装置 | |
JPS63233477A (ja) | 画像情報システム | |
JPS62165276A (ja) | 画像処理装置 | |
JPH06332392A (ja) | 輝度合成回路 | |
JPH04109770A (ja) | カラースキャナ用色処理回路 | |
JPS61129689A (ja) | 表示装置 | |
JPS63175884A (ja) | 画像表示装置 | |
JPS61290484A (ja) | 表示装置 | |
JPS5854386A (ja) | カラ−crtデイスプレイ装置 | |
JPH01316845A (ja) | 画像処理装置 |