JPS63237138A - レジスタ表示デ−タ作成方式 - Google Patents
レジスタ表示デ−タ作成方式Info
- Publication number
- JPS63237138A JPS63237138A JP62072040A JP7204087A JPS63237138A JP S63237138 A JPS63237138 A JP S63237138A JP 62072040 A JP62072040 A JP 62072040A JP 7204087 A JP7204087 A JP 7204087A JP S63237138 A JPS63237138 A JP S63237138A
- Authority
- JP
- Japan
- Prior art keywords
- description
- register
- path
- module
- signal name
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 claims description 7
- 239000000470 constituent Substances 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62072040A JPS63237138A (ja) | 1987-03-25 | 1987-03-25 | レジスタ表示デ−タ作成方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62072040A JPS63237138A (ja) | 1987-03-25 | 1987-03-25 | レジスタ表示デ−タ作成方式 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS63237138A true JPS63237138A (ja) | 1988-10-03 |
JPH0583934B2 JPH0583934B2 (enrdf_load_html_response) | 1993-11-30 |
Family
ID=13477888
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62072040A Granted JPS63237138A (ja) | 1987-03-25 | 1987-03-25 | レジスタ表示デ−タ作成方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63237138A (enrdf_load_html_response) |
-
1987
- 1987-03-25 JP JP62072040A patent/JPS63237138A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPH0583934B2 (enrdf_load_html_response) | 1993-11-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS613400A (ja) | チツプ上の高密度メモリを試験する方法と装置 | |
JP3168839B2 (ja) | 論理エミュレーションシステム及び等価回路生成方法 | |
JPS63237138A (ja) | レジスタ表示デ−タ作成方式 | |
JP2943491B2 (ja) | 遅延設計方式 | |
JP2888049B2 (ja) | 図面編集装置 | |
JPS6315366A (ja) | 回路変換システム | |
JPS59127157A (ja) | テストデ−タ発生装置 | |
JPH04369079A (ja) | 論理回路図出力方法 | |
JP2004118301A (ja) | 展開型試験プログラムツールの生成方法及び装置 | |
JP3032874B2 (ja) | 等価回路作成方法および論理シミュレーション方法 | |
JPH0533425B2 (enrdf_load_html_response) | ||
JPH06180729A (ja) | 論理図面生成装置 | |
JPH05346451A (ja) | ショート試験回路 | |
JPH04107783A (ja) | 回路図入力方法 | |
JPH0562381B2 (enrdf_load_html_response) | ||
JPH04333979A (ja) | 回路のレイアウト設計支援装置 | |
JPS63265323A (ja) | ビット配列変換方式 | |
JPH04182874A (ja) | 論理合成方法 | |
JPS62232044A (ja) | エラ−伝播情報作成方法 | |
JPS59147246U (ja) | 小型電子機器 | |
Clark | Hardware systems in the core curriculum of a computer science ph. d. program | |
JPH0785129A (ja) | テストパターン生成方法 | |
JPH06162131A (ja) | 大規模集積回路の故障シミュレーション方式 | |
JPH01232421A (ja) | バス制御回路 | |
JPS63115270A (ja) | Cadシステム |